-
公开(公告)号:KR1020160015753A
公开(公告)日:2016-02-15
申请号:KR1020140098418
申请日:2014-07-31
Applicant: 전남대학교산학협력단
Abstract: 본발명은피험체의병변의영상화및 치료를동시에비침습적으로수행하기위해, 피험체에조사되는펄스또는연속고주파를발생시키는고주파발생원; 상기피험체를지지하는지지대; 상기지지대와이격되어배치되며, 상기피험체로부터발생한초음파를검출하며, 선형모터에의해 x, y축으로이동이가능한, 일렬로배치된적어도세 개이상의트랜스듀서; 상기트랜스듀서및 피험체사이에위치하는물탱크; 상기트랜스듀서로부터검출된초음파를증폭하는증폭기; 상기증폭된초음파로부터데이터를추출하는데이터수집장치; 상기데이터수집장치에서수집된데이터를처리하여이미지를획득하는연산장치; 상기획득된이미지를표시하는화상장치; 및상기고주파의형태및 트랜스듀서의위치를조정하기위한조절부를포함하는병변에대한고주파-유도영상화및 치료용장치를제공한다.
Abstract translation: 提供了用于对病变进行治疗和高频诱导成像的装置,其旨在对测试对象进行病变的非侵入性治疗和成像。 为此,该装置包括:发射到测试对象的高频发生源产生脉冲或连续的高频; 支撑测试对象的支撑杆; 三个或更多个换能器设置成一排并且与支撑杆分离,检测从测试对象产生的超声波,并且可以通过线性电动机沿x,y轴移动; 位于换能器和测试对象之间的水箱; 放大从换能器检测的超声的放大器; 数据采集装置,从放大的超声波提取数据; 操作装置,在从所述数据收集装置收集的数据处理之后获取图像; 显示所获取的图像的成像装置; 以及调整高频模式和换能器位置的调整部。
-
公开(公告)号:KR101480143B1
公开(公告)日:2015-01-06
申请号:KR1020130091941
申请日:2013-08-02
Applicant: 전남대학교산학협력단
CPC classification number: G06F12/0871 , G06F9/468
Abstract: 본 발명은 멀티코어 프로세서의 캐쉬 교체 방법 및 그 방법에 의해 동작하는 멀티코어 프로세서에 관한 것으로, 보다 구체적으로는 라스트 레벨의 비공유 캐쉬를 캐쉬 교체 정책에 따라 캐쉬 블록 단위로 동적으로 교체함으로써 라스트 레벨 캐쉬의 적중률을 향상시킬 수 있는 멀티코어 프로세서의 캐쉬 교체 방법 및 그 방법에 의해 동작하는 멀티코어 프로세서에 관한 것이다.
Abstract translation: 本发明涉及一种多核处理器和由此操作的多核处理器的高速缓存替换方法,更具体地说,涉及一种多核处理器和多核处理器的高速缓存替换方法, 根据高速缓存替换策略,通过高速缓存块动态地替换最后级别的非共享高速缓存,从而达到上一级缓存的最大比例。
-
公开(公告)号:KR101420592B1
公开(公告)日:2014-07-17
申请号:KR1020120150725
申请日:2012-12-21
Applicant: 전남대학교산학협력단
Abstract: 본 발명은 컴퓨터 시스템에 관한 것으로, 컴퓨터 시스템에서 연산 자원의 활용률을 향상시키고, 스레드들을 실행하는 데 소요되는 시간을 절감하여 컴퓨터 시스템의 성능을 향상시키기 위한 것이다. 본 발명은 실행 준비가 완료된 워프들을 선택하고, 선택된 워프들을 결합하여 결합 워프를 인출하는 워프 스케줄러와, 결합 워프의 스레드들에 연산을 수행하는 연산 장치들을 포함하는 컴퓨터 시스템을 제공한다. 본 발명에 따르면, 컴퓨터 시스템에서 연산 자원의 활용률이 향상될 수 있다.
-
24.
公开(公告)号:KR101086457B1
公开(公告)日:2011-11-25
申请号:KR1020090132139
申请日:2009-12-28
Applicant: 전남대학교산학협력단
CPC classification number: G06F9/3844 , G06F9/3806 , G06F9/3808
Abstract: 본 발명은 프로세서 시스템에 관한 것으로, 보다 구체적으로는 분기예측기(Branch predictor)를 포함하는 프로세서 시스템에 있어서, 분기가 일어나지 않을 것으로 예측되는 명령어들을 하나의 세트로 하여 복수 개의 명령어 세트를 저장하는 저전력 트레이스 캐쉬 및 다음에 실행될 명령어 세트를 예측하여 하나의 명령어 세트가 인출되는 동안 프로세서 코어에서 분기예측기 및 주 명령어 캐쉬로의 접근을 차단하는 명령어 세트 예측기를 구비하여 상기 분기예측기의 동작에 의해 소비되는 전력을 절감할 수 있는 프로세서 시스템에 관한 것이다.
프로세서 시스템, 프로세서 코어, 분기예측기, 주 명령어 캐쉬-
25.
公开(公告)号:KR1020110075648A
公开(公告)日:2011-07-06
申请号:KR1020090132149
申请日:2009-12-28
Applicant: 전남대학교산학협력단
CPC classification number: Y02D10/13 , G06F12/0897 , G06F1/3243
Abstract: PURPOSE: A low power processor system having a victim cache for a filter cache is provided to reduce the number of instruction usages by using the victim cache to lower power consumption. CONSTITUTION: An instruction filter cache(130) is placed between a processor core(110) and an instruction cache(120). If the instruction of the processor core exists, the instruction filter cache draws the instruction prior to the instruction cache. If the instruction requested in the processor core is not stored, the instruction filter cache stores the instruction which is drawn to the processor core from the instruction cache. A victim cache for a filter cache(140) stores the instruction which is deleted from the instruction cache by the instruction which is stored to the instruction filter cache.
Abstract translation: 目的:提供具有用于过滤器高速缓存的受害缓存的低功率处理器系统,以通过使用受害者缓存来降低功耗来减少指令使用的数量。 构成:指令过滤器高速缓存(130)被放置在处理器核心(110)和指令高速缓存(120)之间。 如果存在处理器核心的指令,则指令过滤器高速缓存在指令高速缓存之前绘制指令。 如果处理器核心中请求的指令未被存储,则指令过滤器高速缓存从指令高速缓存存储从处理器核心提取的指令。 用于过滤器高速缓存(140)的受害者缓存通过存储到指令过滤器高速缓存的指令来存储从指令高速缓存中删除的指令。
-
公开(公告)号:KR101853648B1
公开(公告)日:2018-06-08
申请号:KR1020180029231
申请日:2018-03-13
Applicant: 전남대학교산학협력단
CPC classification number: G06T1/20 , G06F9/3885 , G06T1/60 , G06T2200/28 , G09G5/363
Abstract: 본발명은캐쉬우회기법, 그기법이적용된스트리밍멀티프로세서및 임베디드시스템에관한것으로, 보다구체적으로는캐쉬우회기법을통해 L1 데이터캐쉬에접근횟수를줄임으로써임베디드시스템의성능을향상시킬수 있는캐쉬우회기법, 그기법이적용된스트리밍멀티프로세서및 임베디드시스템에관한것이다.
-
公开(公告)号:KR101541737B1
公开(公告)日:2015-08-05
申请号:KR1020140042158
申请日:2014-04-09
Applicant: 전남대학교산학협력단
IPC: G06F12/08
Abstract: 본발명은프로세서장치의캐시교체방법, 그캐시교체방법이적용된프로세서장치및 임베디드시스템에관한것으로, 보다구체적으로는 L2 캐시의각 캐시라인의접근대비히트율로부터교체대상캐시라인을선정하고, 다음, 선정된교체대상캐시라인들에서최저사용빈도(LRU:least recently used) 기법으로캐시를교체함으로써캐시미스율(Miss Rate)은낮추고클럭당명령수행수(IPC:Instruction Per Cycle)는높일수 있는프로세서장치의캐시교체방법, 프로세서장치및 임베디드시스템에관한것이다.
Abstract translation: 本发明涉及处理器设备的高速缓存替换方法,应用高速缓存替换方法的处理器设备和嵌入式系统。 更具体地,根据本发明,基于对L2高速缓存的每个高速缓存行的访问的热速率来选择目标替换高速缓存行,然后用所选择的最近最少使用(LRU)方法替换高速缓存 目标替换高速缓存行,从而降低高速缓存未命中率并增加每个周期的指令数(IPC)。
-
28.
公开(公告)号:KR101086460B1
公开(公告)日:2011-11-25
申请号:KR1020090132149
申请日:2009-12-28
Applicant: 전남대학교산학협력단
CPC classification number: Y02D10/13
Abstract: 본 발명은 프로세서 시스템 및 그 구동방법에 관한 것으로, 보다 구체적으로는 명령어 인출시에 적은 전력을 사용하는 작은 크기의 완전 연관 사상 캐쉬인 명령어 필터 캐쉬 및 필터 캐쉬용 희생 캐쉬를 구비하여 명령어 캐쉬 또는 주 메모리에서 명령어가 인출되는 횟수를 줄임으로써 적은 전력으로 구동할 수 있는 필터 캐쉬용 희생 캐쉬를 구비한 저전력 프로세서 시스템 및 그 구동방법에 관한 것이다.
프로세서 시스템, 필터 캐쉬, 희생 캐쉬, 명령어 캐쉬, 프로세서 코어
-
-
-
-
-
-
-