Abstract:
A system and a method for phase unwrapping with improved resolving power in a digital holography are provided to measure a structure of an object accurately and obtain a high calculation speed so that real time measurement is possible. A phase unwrapping system includes: an input unit which receives wrapped phase information including a wrapped phase of each pixel from a phase information image including at least one pixel; a residue detector which detects residue information including a location of at least one residue from the wrapped phase information; a boundary information detector which detects boundary information including at least one boundary by using a phase difference between neighboring pixels from the wrapped phase information; a branch cut detector which detects branch cut information including at least one connecting line connecting at least one residue according to the detected boundary information; and an integrator which integrates the wrapped phase information according to the detected branch cut information.
Abstract:
본 발명은 기존의 3차원 영상 표시장치가 완벽하게 만족시키지 못한 초점조절 기능의 만족을 증명한 새로운 3차원 영상 표시장치에 관한 것이다. 이러한 초점조절 기능의 만족은 3차원 영상 표시장치의 상용화를 위한 가장 중요한 요소이며, 제공하는 3차원 영상의 자연스러움과도 밀접하게 연계되어 있다. 본 발명의 핵심 내용은 눈의 동공 최소 직경내에 2개 이상의 시차영상을 제공하는 것으로 눈의 동공 주변에 각 시차영상을 균등하게 수렴하도록 함으로써 시차영상의 모든 영상이 초점조절 조건을 만족할 수 있도록 하는 것이다. 본 발명에 의하면, 기존의 3차원 영상 표시장치의 상용화에 가장 큰 문제점으로 알려진 눈의 피로현상을 제거할 수 있는 효과를 가진다.
Abstract:
본발명은내용기반영상검색시스템의전처리과정인특징추출과정에서칼라(color) 정보와모양(shape) 정보를동시에고려한특징벡타를이용하는칼라영상의칼라및 모양특징추출방법및 이들특징벡타를사용하여영상간정합을수행하는영상검색방법에관한것이다. 칼라영상의칼라특징추출방법은칼라영상의비균등양자화및 NICO(Neighborhood Information of Color Histogram)행렬및 GICO(Global Information of Color Histogram)행렬생성을통해달성되며, 칼라영상의모양특징추출방법은영상내물체의전체윤곽만을고려하는향상된불변모멘트(Improved Invariants Moments: IMI) 및우위(dominant) 칼라의각 그룹별불변모멘트를계산을통해달성되고, 상기추출방법을활용하여데이타베이스내에저장된영상과질의영상을비교정합하는영상검색방법은 NICO행렬과 GICO행렬의성분값비교를통해칼라정보의정합과향상된불변모멘트및 우위(dominant) 칼라의각 그룹별불변모멘트의계수값을비교하여모양정보의정합을통해각각의비교값으로질의영상의유사도를결정하게된다. 따라서, 본발명은영상내의잡음의첨가, 감마보정값의변화에의한칼라히스토그램(histogram)의자체를변형시키는경우에대해서도더욱향상된검색효율을달성할수 있게된다..
Abstract:
PURPOSE: A method for extracting dense depth information using input images of plural cameras and a method for synthesizing an intermediate image using the same are provided to find an excellent intermediate image by obtaining depth information of reach pixel. CONSTITUTION: Images for one object received from plural cameras are resolved in multi-resolution. Depth information for each parent node are obtained by performing an MBS(Multiple Baseline Stereo) matching process and an occlusion area process for an image of low resolution. The depth information of the parent node becomes depth information of a child node of the next resolution process. The depth information of each child node are obtained by confirming the depth information each parent node. The depth information for each pixel of an original image is obtained by confirming depth information from the low resolution to a high resolution.
Abstract:
본 발명은 디지탈 마스킹 기법을 이용한 실시간 입체영상 합성방법 및 장치에 관한 것으로, 종래의 렌티큐라 혹은 패러랙스 배리어 방식에 의한 입체영상 방식에 있어서는 아날로그 방식과 디지탈 방식으로 나눌 수 있는데, 아날로그 방식은 영상합성이 용이한 장점이 있는 반면에 입력이 2채널로 고정되어 시스템의 확장성에 제약을 받고, 이전의 영상처리에 어려움을 갖게 되었으며, 디지탈 방식 역시 시스템의 유연성이 제한되는 문제점이 있었다. 이러한 문제점을 감안하여 디지탈 신호로 변환된 좌, 우 입력영상을 좌, 우 영상의 마스크 패턴영상과 각기 화소별로 논리곱 연산을 수행하여 스트라이프 형태의 영상을 얻고, 상기 2개의 스트라이프 형태의 영상을 화소별로 논리합 연산을 수행하여 입체영상으로 출력하게 함으로써, 컴퓨터와의 접속 및 영상처리기법의 적용 등이 용이하고, 영상데이타의 저장 및 전송이 편리하게 하고, 소프트웨어적인 데이터 처리방식을 통한 패턴의 변화가 용이하여 카메라 채널 수를 유연하게 확장할 수 있고, 실험에 쉽게 적용할 수 있게 한다.
Abstract:
본 발명은 디지탈 마스킹 기법을 이용한 실시간 입체영상 합성방법 및 장치에 관한 것으로, 종래의 렌티큐라 혹은 패러랙스 배리어 방식에 의한 입체영상 방식에 있어서는 아날로그 방식과 디지탈 방식으로 나눌 수 있는데, 아날로그 방식은 영상합성이 용이한 장점이 있는 반면에 입력이 2채널로 고정되어 시스템의 확장성이 제약을 받고, 이전의 영상처리에 어려움을 갖게되었으며, 디지탈 방식 역시 시스템의 유연성이 제한되는 문제점이 있었다. 이러한 문제점을 감안하여, 디지탈 신호로 변환된 좌, 우 입력영상을 좌, 우 영상의 마스크 패턴영상과 각기 화소별로 논리곱 연산을 수행하여 스트라이트 형태의 영상을 얻고, 상기 2개의 스트라이트 형태의 영상을 화소별로 논리합 연산을 수행하여 입체영상으로 출력하게 함으로써, 컴퓨터와의 접속 및 영상처리기법의 적용 등이 용이하고, 영상데이타의 저장 및 전송이 편리하게 하고, 소프트웨어적인 데이터 처리방법을 통한 패턴의 변화가 용이하여 카메라 채너 수를 유연하게 확장 할 수 있고, 실험이 쉽게 적용할 수 있게 한다.
Abstract:
본 발명은 조건부 감산방법 및 감산기에 관한 것으로서, 이는 종래의 문제점으로 지적되는 연산시간의 지연과 칩 면적의 증가를, 감수를 2의 보수 또는 1의 보수를 취하지 않고 바로 감산동작을 수행시켜 칩면적의을 축소시키고 연산시산의 지연을 베제시키도록 한 것이다. 이와같은 본 발명은 M비트의 피감수와 감수를 각기 두 비트씩 연산하여 1비트의 빌림수와 2비트의 차값을 츨력하는 제1연산수단과, 상기 제1연산수단에서 얻어진 1비트의 빌림수에 따라 상기 M비트중에서 다음 두 비트의 피감수와 감수를 연산하여 두 비트의 차값과 1비트의 빌림수를 출력하는 제2연산수단과, 상기 제2연산수단에서 얻어진 빌림수에 따라 M비트의 나머지 피감수와 감수를 연산하여 네비트의 차값과 한 비트의 빌림수값을 출력하는 제3연산수단으로 이루어짐으로써, 달성된다.
Abstract:
A pipelined carry storage type division divergence calculating processor capable of processing image data at a high speed is disclosed. In the processor, lookup tables(11)(12) receive an address in such a way that m pieces of n bit data(D0-Dm-1) are divided into every m/2. Carry storage accumulators(13)(14) have 2L pieces of latches which store the output signals of the lookup tables(11)(12) as a sum of a full adder and a carry output according to output bit L of the lookup tables(11)(12). One bit full adder(15) sequentially adds the outputs of the array storage accumulators(13)(14).
Abstract:
a multi-input part(100) inputting 12 bit input pixel and performing the bit sequence conversion of the 8 pixel value; an one-dimensional converting part(200) performing the discrete cosine transforming of the output signal of the multi-input part; a 2 bit parallel bit sequential procession transforming part(300) performing the procession transform processing of the output signal of the one-dimensional converting part(200); an one-dimensional transform part(400) performing the discrete cosine transform operation of the output signal of the 2 bit parallel bit sequential procession transforming part(300); and an output part(500) outputting the output signal of the one-dimensional transform part(400) as 12 bit parallel data.
Abstract:
본 발명은 국제표준의 화상 및 멀티미디어 데이타의 압축알고리즘을 파이프라인 분산연산에 근거하여 고성능으로 처리할수 있게 한 파이프라인 분산연산을 이용한 8×8 이차원 이산여현 변환/역변환 처리장치에 관한 것이다. 종래 장치에 있어서는 분산연산 처리결과가 병렬이므로 비트순차를 이용하는 분산연산구조의 잇점을 최대로 이용할 수 없으며, 병렬가산기 및 누적기의 사용으로 캐리신호의 지연으로 인한 처리속도의 한계, 순방향 및 역방향 기능공유를 위한 별도 룩업테이블 사용등으로 하드웨어가 방대해지는 결점이 있었다. 이러한 점을 감안하여, 병렬다중화된 입출력 구조와 비트순차형 행렬변환기를 이용함으로써 중간결과의 데이타 변환기능을 불필요하게하여 변환처리 전과정이 비트순차 처리가 가능하게 하고, 또한 16개의 병렬 파이프라인 캐리저장 분할분산 연산기를 사용하여 8싸이클내에 순방향 및 역방향의 이산여현 변환을 수행하게 함으로써 1클럭 싸이클에 1화소에 처리가 가능하게 하고, 캐리지연이 발생하지 않는 캐리저장 수치례를 사용하여 파이프라인 구조를 가지므로 고속클럭에서 동작가능하고, 또한 룩업 테이블의 분할과 어드레스 절환을 이용하여 부가적인 연산없이 순방향 및 역방향 이산여현 변환기능을 동일한 룩업 테이블에 의해 수행할 수 있게한 것이다. 이러한 구조를 갖는 이산여현 변환/역변환 처리기는 고선명 텔레비젼, 멀티미디어, 디지탈 전자식 카메라 등 고속압축변환이 요구되는 곳에 널리 이용될 수 있다.