고효율 포락선 추적 증폭장치와 그 방법 및 포락선 추적 증폭장치용 다중 레벨 DC-DC 컨버터
    24.
    发明公开
    고효율 포락선 추적 증폭장치와 그 방법 및 포락선 추적 증폭장치용 다중 레벨 DC-DC 컨버터 无效
    高效率跟踪放大器,其方法和多电平DC-DC转换器,用于高效率跟踪放大器

    公开(公告)号:KR1020120070910A

    公开(公告)日:2012-07-02

    申请号:KR1020100132433

    申请日:2010-12-22

    CPC classification number: H03F1/0227 H02M3/158 H03F1/223 H03F1/32 H03F3/193

    Abstract: PURPOSE: A high efficiency envelope tracking amplifier, a method thereof, and a multi-level DC-DC converter for high efficiency envelope tracking amplifier are provided to reduce a ripple current generated from the DC-DC converter by using the DC-DC converter in multiple bits. CONSTITUTION: A baseband signal applying unit applies a baseband signal to a power amplifying unit. A signal converting unit detects an envelope signal from the baseband signal. The signal converting unit outputs a voltage according to a multilevel quantization signal by quantizing the detected envelope signal into a multiple level. A signal amplifying unit receives power from the signal amplifying unit. The signal amplifying unit amplifies the baseband signal inputted from the baseband signal applying unit. The signal converting unit quantizes the envelope signal to a K-bit(K>=2).

    Abstract translation: 目的:提供一种高效率包络跟踪放大器,其方法和用于高效率包络跟踪放大器的多电平DC-DC转换器,以通过使用DC-DC转换器来减少由DC-DC转换器产生的纹波电流 多个位。 构成:基带信号施加单元向功率放大单元施加基带信号。 信号转换单元从基带信号检测包络信号。 信号转换单元通过将检测到的包络信号量化为多级来输出根据多级量化信号的电压。 信号放大单元从信号放大单元接收电力。 信号放大单元放大从基带信号施加单元输入的基带信号。 信号转换单元将包络信号量化为K位(K> = 2)。

    디지털 전치 왜곡 전력 증폭 장치 및 그 장치에서의 디지털 방식의 동기 조절 방법
    25.
    发明公开
    디지털 전치 왜곡 전력 증폭 장치 및 그 장치에서의 디지털 방식의 동기 조절 방법 有权
    数字预失真功率放大器及其数字控制方法

    公开(公告)号:KR1020120070144A

    公开(公告)日:2012-06-29

    申请号:KR1020100131578

    申请日:2010-12-21

    Abstract: PURPOSE: A digital pre-distortion power amplifier and a method for digitally controlling synchronization thereof are provided to improve the non-linearity of an ET power amplifier by digitally pre-distorting signals of the ET power amplifier. CONSTITUTION: A power amplifier(930) amplifies input signals to be wirelessly transmitted through an antenna. A bias changing device(950) changes voltages of bias signals according to a size of the input signals. A digital pre-distorter(910) digitally controls the input signals of the power amplifier and the time delay of the bias signals. The digital pre-distorter controls the synchronization of the bias signals and the input signals. An ADC(940) controls the predistortion and synchronization of the power amplifier with a digital signal. A DAC(920) changes a predistortion output signal to an analog signal to be able to inputted into the power amplifier.

    Abstract translation: 目的:提供数字预失真功率放大器及其数字控制同步方法,以通过ET功率放大器的数字预失真信号来提高ET功率放大器的非线性。 构成:功率放大器(930)放大要通过天线无线传输的输入信号。 偏置改变装置(950)根据输入信号的大小改变偏置信号的电压。 数字预失真器(910)数字地控制功率放大器的输入信号和偏置信号的时间延迟。 数字预失真器控制偏置信号和输入信号的同步。 ADC(940)控制功率放大器与数字信号的预失真和同步。 DAC(920)将预失真输出信号改变为能够输入到功率放大器中的模拟信号。

    메모리 다항식 모델을 이용하는 전치 왜곡 장치, 그것의 전치 왜곡 방법, 및 전치 왜곡 장치를 포함하는 시스템
    26.
    发明公开
    메모리 다항식 모델을 이용하는 전치 왜곡 장치, 그것의 전치 왜곡 방법, 및 전치 왜곡 장치를 포함하는 시스템 无效
    使用存储器多项式模型的预测器,其预测方法和包括预测器的系统

    公开(公告)号:KR1020120054369A

    公开(公告)日:2012-05-30

    申请号:KR1020100115714

    申请日:2010-11-19

    CPC classification number: H03F3/24 H03F1/3258 H03F2201/3212 H04B1/0475

    Abstract: PURPOSE: An inlet distortion apparatus, inlet distortion method, system including the same are provided to constitute simplified memory polynomial models by combining basic sections according to feedback results for output signals of a non-linear apparatus. CONSTITUTION: An inlet distortion filter(1100) selects one or more basic sections of plural basic sections according to selecting values. The inlet distortion filter constitutes memory polynomial models. The inlet distortion filter distorts input signals by using the memory polynomial models. A selection module(1140) determines the selecting values according to feedback results for output signals of a non-linear apparatus(1200).

    Abstract translation: 目的:提供入口失真装置,入口失真方法,包括其的系统,以根据非线性装置的输出信号的反馈结果组合基本部分来构成简化的存储多项式模型。 构成:入口失真滤波器(1100)根据选择值选择多个基本部分的一个或多个基本部分。 入口失真滤波器构成存储多项式模型。 入口失真滤波器通过使用存储多项式模型来扭曲输入信号。 选择模块(1140)根据非线性装置(1200)的输出信号的反馈结果确定选择值。

    무선 통신 환경에서의 효율적인 주파수 오프셋 추정 방법 및 장치

    公开(公告)号:KR101049363B1

    公开(公告)日:2011-07-13

    申请号:KR1020080128013

    申请日:2008-12-16

    Abstract: 주파수 오프셋 추정 장치가 개시된다. 주파수 오프셋 추정 장치는 수신한 신호의 코릴레이션을 결정하는 상관부; 상기 코릴레이션이 결정된 신호를 타임 도메인 신호로 전환하는 IFFT부; 상기 타임 도메인 신호를 게이팅하는 게이팅부; 상기 게이팅부에서 게이팅된 신호에 FFT를 적용하여 주파수 도메인으로 재변환하는 FFT부; 및, 상기 주파수 도메인을 기초로 오프셋을 추정하는 오프셋 추정부를 포함한다.
    게이팅, 오프셋, 타임 도메인, 주파수 도메인, 코릴레이션.

    격자를 이용한 연성 채널 부호화 및 복호화 장치
    29.
    发明公开
    격자를 이용한 연성 채널 부호화 및 복호화 장치 无效
    用于软通道编码和解码的装置和方法

    公开(公告)号:KR1020100071644A

    公开(公告)日:2010-06-29

    申请号:KR1020080130434

    申请日:2008-12-19

    Inventor: 김성락 김영훈

    CPC classification number: H04L1/0019 H03M13/3715 H04L1/003

    Abstract: PURPOSE: An apparatus and a method for encoding and decoding a soft channel using lattices are provided to receive information which is adequate for the channel quality and reception capability of a receiver by transmitting encoded information using a multiple nested lattice and selecting a suitable channel decoding lattice. CONSTITUTION: A source encoding part(101) generates a transmission information message. An information codeword set generator(102) generates a codeword set using the shaping lattice and the finest channel lattice from a multiple nested lattice. A codeword selection part(103) selects a codeword which corresponds the transmission information message as a transmission codeword. A dithering part(104) dithers the transmission codeword. A shaping part(105) shapes the transmission codeword and generates a difference vector. A modulation part(106) modulates the difference vector into a transmission wave.

    Abstract translation: 目的:提供使用格子对软通道进行编码和解码的装置和方法,以通过使用多个嵌套格点发送编码信息并选择适当的信道解码格点来接收对于接收机的信道质量和接收能力而言足够的信息 。 构成:源编码部(101)生成发送信息消息。 信息码字集合生成器(102)使用整形网格和来自多个嵌套网格的最细的信道格点来生成码字集合。 码字选择部(103)选择与发送信息消息对应的码字作为发送码字。 抖动部分(104)使发送码字抖动。 成形部(105)对发送码字进行整形,生成差分矢量。 调制部(106)将差矢量调制为发送波。

    상향링크 수신단의 유효비트 제어에 적합한 자동 이득 제어장치 및 그 방법
    30.
    发明授权
    상향링크 수신단의 유효비트 제어에 적합한 자동 이득 제어장치 및 그 방법 有权
    自动增益控制方法,用于控制上行接收器中的有效位

    公开(公告)号:KR100940872B1

    公开(公告)日:2010-02-09

    申请号:KR1020070130508

    申请日:2007-12-13

    Abstract: 본 발명은 상향링크 수신단의 유효비트 제어에 적합한 자동 이득 제어 장치 및 그 방법에 관한 것이다. 본 발명에서는 기지국의 수신단에서 수신되는 상향링크 신호의 첫 번째 CP와 심볼의 평균 전력을 측정하여 해당 프레임의 이득 제어를 수행한다. 이득 제어를 위한 평균 전력 측정시 해당 CP와 심볼은 버퍼 내에 저장되고, 버퍼의 출력은 수신 모듈로 출력되지 않도록 경로 제어된다. 전력 측정부는 이득 제어기에서 출력되는 하나의 CP와 심볼에 대해 평균 전력을 측정하며, 측정된 평균 전력의 값에 해당하는 이득 제어 계수를 결정하여 이득 제어기의 이득을 제어한다. 이 때, 서브프레임이 상향링크 채널 추정용 심볼을 전송하는 경우에는 이득 제어 계수를 데이터 심볼만 전송하는 경우에 비해 작게 설정하여 이득 제어기에 의해 선택되는 유효 비트의 수가 작도록 제어한다. 그리고, 첫 번째 데이터 심볼에 대해서 다시 평균 전력을 측정하여 이득 제어를 수행한다. 본 발명에 따르면, 프레임 단위로 실시간 유효 비트를 변경시키면 기지국의 전력 제어에 의한 단말 송신 전력 제어시, 기지국 수신단에 기지국 수신 모듈에서 제어 할 수 있는 입력 비트 레벨을 넘는 경우 올 수 있는 성능 열화를 감쇠시킬 수 있다.
    이득 제어, 상향링크, 이득 제어 계수, AGC, ADC

Patent Agency Ranking