에이티엠 호스트 어댑터 분해 및 재조립장치
    21.
    发明公开
    에이티엠 호스트 어댑터 분해 및 재조립장치 失效
    ATTM主机适配器拆卸和重组装置

    公开(公告)号:KR1019990052184A

    公开(公告)日:1999-07-05

    申请号:KR1019970071633

    申请日:1997-12-22

    Abstract: 본 발명은 데스크-탑 영역의 ATM 호스트가 ATM 망을 통하여 상호 통신을 하고자 할 경우 ATM 호스트 어댑터에서 제공되어야 할 분해 기능 및 재조립 기능에 대한 장치 개시한다. 본 발명은 ATM 호스트 어댑터내 시스템 버스와 접속되는 시스템 버스 접속 블럭, DMA마스터, DMA 슬레이브, 분해 프로세싱 블럭, 재조립 프로세싱 블럭, 디바이스 레지스터, UTOPIA Tx/Rx 블럭, 로컬 버스 중재기, 물리적 디바이스로 구성되어, 처리되어야 할 ATM 접속의 수에 따라서 로컬 메모리용량을 조절함으로서 분해 및 재조립 기능을 확장할 수 있는 구조를 가지고 있다.

    통신 시스템의 알에이유 정보 제어방법
    22.
    发明公开
    통신 시스템의 알에이유 정보 제어방법 失效
    用于控制通信系统中的原因信息的方法

    公开(公告)号:KR1019990050444A

    公开(公告)日:1999-07-05

    申请号:KR1019970069563

    申请日:1997-12-17

    Abstract: 본 발명은 매스터 노드와 슬레이브 노드들 사이에 데이터를 전달하는 통신 시스템의 RAU 정보 제어방법에 관한 것이다. 그 목적은 세계 표준화 기구인 ITU-T와 ATM Forum에서 표준화 작업을 진행 중인 ATM-PON 방식의 점대다중점 토폴로지 통신 시스템에 적용할 수 있는 대역할당 방법과 이를 위한 프레임 형식을 제안하여 한정된 대역폭 내에서 최대한의 대역사용 효율을 이끌어내고 슬레이브들의 각 버퍼에서 전송을 위하여 대기하는 데이터 전송지연을 최소화하여 최고의 QoS(quality of Service)를 만족하도록 하는 통신 시스템의 RAU 정보 제어방법을 제공하는 데에 있다. 그 특징은 매스터 노드가 하방향으로 소정개수의 grant들 중에서 필요한 만큼의 RAU grant를 지정하는 제 1 단계와, 그 grant가 어떤 슬레이브가 어떤 슬롯을 사용하여야 하는지와 어떤 정보를 전달해야 하는지를 지정하는 제 2 단계 및 슬레이브들이 매 grant 서브필드를 분석해서 해당 grant가 자기에게 해당하는지를 확인하고 지정된 정보유형을 상방향 슬롯을 통하여 매스터로 그 정보를 전달하는 제 3 단계로 이루어지는 데에 있다. 그 효과는 한정된 대역폭 내에서 최대한의 대역사용 효율을 이끌어내고 슬레이브들의 각 버퍼에서 전송을 위하여 대기하는 데이터 전송지연을 최소화하여 최고의 QoS(quality of Service)를 만족하도록 하는 데에 있다.

    패킷 폐쇄 사용자 그룹 구현을 위한 데이타 처리 방법
    24.
    发明授权

    公开(公告)号:KR100164119B1

    公开(公告)日:1998-12-15

    申请号:KR1019950055919

    申请日:1995-12-23

    Abstract: 본 발명은 패킷 폐쇄 사용자 그룹 구현을 위한 데이터 처리 방법에 관한 것으로, 임의 서비스 구동을 명령받으면 명령어가 의미하는 동작이 무엇인지를 구분하여 요구별로 프로세서를 생성할 수 있도록 하는 제1 단계, 프로세서가 생성된 직후에는 등록, 삭제, 등록된 CUG 출력기능에 따라 시스템 사전점검을 수행하는 제2 단계, 및 상기 시스템이 정상이면 입력되는 명령어의 기능에 따라 폐쇄 사용자 기능 등록 수행 과정이나, 폐쇄 사용자 기능 삭제 기능 수행 과정이나, 폐쇄 사용자 등록 정보 출력 요구에 대한 출력 기능 수행 과정을 수행하는 제3 단계를 포함하는 것을 특징으로 하여 향후 데이터 베이스의 오류나 시스템의 고장 검출이 용이하여 안정적인 시스템 운용에 크게 기여할 것이다.

    비동기식 전송 모드(ATM)의 헤더 변환 시스템
    25.
    发明授权
    비동기식 전송 모드(ATM)의 헤더 변환 시스템 失效
    用于转换ATM头的系统

    公开(公告)号:KR100129606B1

    公开(公告)日:1998-04-14

    申请号:KR1019940035744

    申请日:1994-12-21

    Abstract: The system is comprised of the following structure, wherein the CPU control unit(23) transmits to a reception control unit(21), a control signal for not performing a filtering function or a value for initializing routing information of the cell having specific header pattern. The CPU contorl unit transmits to a control unit(22), the control signal for not performing the filtering function, and to and from the CPU connection unit(27), transmitting and receiving an information of a registered address. Thereby the CPU connection is performed in an asynchronously manner with regard to data flow under the ATM service environment where an address registration and a cancellation are made frequently, the CPU control is performed over the system in a systematic manner, the CPU connection port is separated from two of data transmitting and receiving ports for the real-time header conversion to be performed, thereby the service delay is minimized, UPC and GFC functions is accommodated afterwards.

    Abstract translation: 该系统包括以下结构,其中CPU控制单元(23)向接收控制单元(21)发送用于不执行滤波功能的控制信号或用于初始化具有特定标题模式的单元的路由信息​​的值 。 CPU控制单元向控制单元(22)发送用于不执行滤波功能的控制信号以及从CPU连接单元(27)发送和接收注册地址的信息。 从而CPU频繁地进行地址登记和取消的ATM服务环境下的数据流异步地执行CPU连接,CPU系统以系统的方式进行CPU控制,CPU连接端口被分离 从要执行的实时报头转换的两个数据发送和接收端口,由此使服务延迟最小化,之后容纳UPC和GFC功能。

    ATM 계층용 가입자 액세스 처리장치
    26.
    发明公开
    ATM 계층용 가입자 액세스 처리장치 失效
    用于ATM层的订户访问处理设备

    公开(公告)号:KR1019970056450A

    公开(公告)日:1997-07-31

    申请号:KR1019950056851

    申请日:1995-12-26

    Abstract: 본 발명은 광대역 종합정보 통신망(B-ISDN)에서 ATM계층의 기능처리하기 위한 ATM 계층용 가입자 액세스 처리장치에 관한 것으로, 광대역 종합정보 통신망의 ATM 계층의 기능을 처리하는 장치의 송신 셀 처리를 위한 구성부에, 송신하고자 하는 음성, 영상 또는 데이타 등의 상위 계층의 사용자 정보를 전달 받아 셀로 만들 수 있도록 접속하는 송신 ATM 서비스 접속부; ATM 계층에서 생성해야 할 셀인 OAM 및 메타신호 셀들을 생성 처리하는 송신 OAM 셀 생성부; 서비스 셀 또는 OAM 셀이 송신되지 않을 때 송신 셀 전송율을 맞추기 위한 비할당셀 생성부; 외부에서 입력된 서비스 정보나 자체 생성된 OAM 셀들을 다중화 하는 셀 다중화부; GFC 기능의 운용에 있어서 기본 모드인 비제한 제어 방식이나 필요한 흐름 제어를 위해 외부의 GFC 기능 수행부와 접속하는 송신 GFC 접속부; 다중화가 완료된 셀 데이타의 헤더에 실려있는 채널 구분용의 프리미티브를 셀 헤더로 변환하도록 하는 내부의 소규모 변환기를 포함하여 외부의 헤더변환기와 실시간으로 변환 정보를 주고 받는 송신 헤더 변환 수단; 및 헤더변환이 완료된 셀들을 물리계층의 기능부와 접속하기 위해, 완전한 셀로 변환한 후 물리계층으로 전달하기 위한 신호 제어와 이중 구조의 버퍼로 셀 손실을 방지하도록 제어하는 송신 ATM 셀 접속부를 구비시키는 한편, 광대역 종합정보통신망의 ATM 계층의 기능을 처리하는 장치의 수신 셀 처리를 위한 구성부에 있어서는, 물리계층 기능부로 부터 셀 데이타를 수신하기 위해, 상기 물리계층으로부터 유효한 셀이 있을 경우 이를 손실 없이 전달 받도록 제어하는 수신 ATM 셀 접속부; 수신된 셀 정보의 헤더를 변환하기 위한 수신 헤더 변환부; 헤더 변환된 셀 정보의 헤더 영역을 해석하여 해당 셀 정보들의 처리부로 전달하는 라우팅 제어부; 각종 OAM 및 메타신호 셀의 처리를 하는 수신 OAM 셀 처리부; 상위 계층으로 전달할 사용자 정보인 서비스 데이타가 전달되도록 제어하는 수신 ATM 서비스 접속부; 및 수신된 셀을 아무런 처리없이 송신 방향으로 되돌려 송신하도록 하는 중계 셀 처리를 구비시킴을 특징으로 한다.

    로컬시스템에서 에이. 티. 엠(ATM) 셀의 헤더 에러 제어(HEC)필드를 이용한 계층 접속 검사 장치

    公开(公告)号:KR1019960009492A

    公开(公告)日:1996-03-22

    申请号:KR1019940019539

    申请日:1994-08-08

    Abstract: 본 발명은 광대역 종합 정보 통신망(B-ISDN)의 로컬시스템에서 ATM 계층과 물리 계층 사이의 접속 검사에 정보 전달의 최소 단위가 되는 ATM 셀의 헤더 에러 제어(HEC:Header Error Control) 필드를 사용하는 계층 접속 검사 장치에 관한 것으로, 셀의 HEC 필드를 사용하여 분리된 두 칩 (또는 PCB)사이에 CPU를 통한 영구적 통신 패스를 열어주고, 이들 사이의 접속 규격(Interface Specification)의 불만족에 기인한 접속 비트 에러 및 접속 오류를 서비스 중단 없이 찾아내기 위하여 HEC 필드에 접속 에러 검출을 위한 데이타를 삽입하는 제1 및 제2송신 접속수단(5,9); 에러 표시를 위한 데이타와 결과 신호를 출력하는 제1 및 제2수신 접속 수단을(7)을 구비하여 대역폭을 절약하고, 서비스의 중단없이 시스템의 오 동작에 대하여 자체적으로 검색할 수 있어 시스템의 안정성과 신뢰성을 향상시키는 효과가 있다.

    비동기식 전송 모드 시스템에서 물리계층수신부의 실시간 섹션 오버헤드 바이트 검출 및 발생을 위한 장치 및 방법
    30.
    发明授权

    公开(公告)号:KR1019950012327B1

    公开(公告)日:1995-10-16

    申请号:KR1019920026118

    申请日:1992-12-29

    Abstract: The apparatus and method is for detecting real time overhead byte of STM-1 frame. The apparatus includes a 3-phase signal generator(21) for generating signals needed to BIP24 calculation, a position signal generator(22) for generating enable signals for special bytes(B2,Z2) in section overhead bytes, and an overhead generator(23) for executing BIP24 calculation, for generating a section overhead byte(Z2), and for storing whole overhead.

    Abstract translation: 该装置和方法用于检测STM-1帧的实时开销字节。 该装置包括用于产生BIP24计算所需的信号的三相信号发生器(21),用于在部分开销字节中产生用于特殊字节(B2,Z2)的使能信号的位置信号发生器(22)和一个架空发生器 ),用于执行BIP24计算,用于生成段开销字节(Z2),并用于存储整个开销。

Patent Agency Ranking