-
公开(公告)号:KR1019940017487A
公开(公告)日:1994-07-26
申请号:KR1019920026052
申请日:1992-12-29
IPC: H04B3/04
Abstract: 본 발명은 일반 공중전화교환망(PSTN)과 같은 전송회선에서 유발되는 미세한 주파수편이를 검출하는 방법에 관한 것이다.
본 발명은, 검출대상의 전송채널에 시험신호를 송출하고, 이 신호를 수신하여 기본주기를 검출하여 측정주기를 결정하는 제1단계(3-1)와, 상기 제1단계(3-1)수행후, 결정된 기본주기로부터 정규화처리를 수행하는 제2단계(3-2)와, 상기 제2단계(3-2)수행후, 기본주기 및 측정주기의 신호값에서 계산대상의 신호값만을 선별하는 제3단계(3-3)와, 상기 제3단계(3-3)수행후, 계산범위의 신호에 대해 각각을 계산한 다음 이를 평균하여 계산대상의 신호값으로 부터 주파수 편이의 절대값을 계산하고 주파수 편이의 부호 또는 방향을 결정하는 제4단계(3-4,3-5)수행후, 상기 제4단계(3-4, 3-5)수행후, 주파수 편이의 절대값에서 결정된 부호에 의해 최종 주파수 편이값을 결정하는 제6단계(3-6)에 의해 수행된다.-
公开(公告)号:KR1020020054198A
公开(公告)日:2002-07-06
申请号:KR1020000083021
申请日:2000-12-27
Applicant: 한국전자통신연구원
IPC: H04B1/7156
CPC classification number: H04B1/7156 , H04L7/0012 , H04L7/0016 , H04L7/0079
Abstract: PURPOSE: A frequency hopping synchronism deviation control method is provided to implement a synchronization function simply at a low cost by using a system controlling processor built-in timer and a general crystal oscillator, and implement an accurate and reliable synchronizing method even in a communication environment that a synchronous signal is lost. CONSTITUTION: There is a frame of a transmission terminal providing a hopping synchronization and a frame structure of a receiving terminal for receiving a synchronization. Each frame length is the same and synchronous areas having a certain length exist in one frame. A position and a length in a frame of a synchronous area of the transmission terminal frame and the receiving terminal frame are set the same, and the transmission terminal is set as a transmission mode and the receiving terminal is set as a receiving mode in the synchronization area. The transmission terminal transmits a synchronous code to a synchronous time previously set in the synchronization area, and the receiving terminal is in a standby state to receive the synchronous code in entering into the synchronous area. When the receiving terminal receives an accurate synchronous code without an error, it compares the receiving time with a previously set synchronous time. If there is a deviation therebetween, the receiving terminal adjusts a receiving terminal timer(323) to correspond the previously set synchronous signal receiving time to an actual synchronous code receiving time. Oscillators(314,324) drive the timer. Timers(313,323) inform a processor of a time last for every certain period. Processors(312,322) record the number of receiving a signal in an internal register whenever it receives the signal from the timer, determines whether an operation mode of a system is in a communication mode or in a synchronous mode by using the number, to thereby control demodulating/modulating units(311,321).
Abstract translation: 目的:提供一种跳频同步偏差控制方法,通过使用系统控制处理器内置定时器和一般晶体振荡器,以简单的低成本实现同步功能,即使在通信环境中也能实现准确可靠的同步方法 同步信号丢失。 构成:存在提供用于接收同步的接收终端的跳频同步和帧结构的传输终端的帧。 每个帧长度相同,并且在一个帧中存在具有一定长度的同步区域。 发送终端帧和接收终端帧的同步区域的帧中的位置和长度被设置为相同,并且将发送终端设置为发送模式,并且将接收终端设置为同步的接收模式 区。 发送终端将同步码发送到在同步区域中预先设定的同步时间,并且接收终端处于待机状态,以接收进入同步区域的同步码。 当接收终端没有错误地接收到准确的同步码时,它将接收时间与先前设置的同步时间进行比较。 如果它们之间存在偏差,则接收终端将接收终端定时器(323)调整为将先前设置的同步信号接收时间与实际的同步码接收时间相对应。 振荡器(314,324)驱动定时器。 定时器(313,323)通知处理器每隔一段时间的最后时间。 处理器(312,322)每当接收到来自定时器的信号时,记录在内部寄存器中接收信号的数量,通过使用该数字来确定系统的操作模式是处于通信模式还是处于同步模式,从而控制 解调/调制单元(311,321)。
-
公开(公告)号:KR1019990001582A
公开(公告)日:1999-01-15
申请号:KR1019970024956
申请日:1997-06-16
Applicant: 한국전자통신연구원
IPC: H01Q1/02
Abstract: 본 발명은 무선통신장치 및 그 냉각 방법에 관한 것으로서, 무선통신기 송수신 안테나의 구조가 히트파이프와 유사한 점, 안테나 내부공간에는 고주파의 전계 및 자계가 존재하지 않거나 미약한 점, 무선단말의 경우 고주파고전력 증폭기가 급전선 길이의 단축을 위하여 안테나와 가까운 곳에 배치되는 점 등을 착안하여 내부가 비어있는 안테나의 내부공간을 히트파이프의 냉각매체의 순환공간으로 활용하고, 히트파이프 흡열부의 안테나는 유연하며 절연성이 있는 튜브로 결합시켜 안테나와 흡열부 간 절연과 설치의 용이성을 확보하며, 히트파이프의 냉각매체도 도전율이 낮은 액체를 사용하고, 안테나와 상부의 로딩을 히트파이프의 응축부로 활용함으로써, 고발열 무선통신장치의 냉각에 히트파이프 냉각방식을 적용할 경우 별도의 히트파이프 � �치시보다 시스템 구조가 단순해지며, 히트파이프의 동작에는 외부 동력이 인가될 필요가 없으므로 전체 시스템의 전력소모량을 축소시키고, 냉각효율 향상으로 인한 고주파 전력증폭기의 고출력 응용이 가능하고, 시스템 내부에 공기를 순환시킬 필요성이 제거되므로 내부의 청정성이 증가하는 효과가 있다.
-
24.
公开(公告)号:KR100221497B1
公开(公告)日:1999-09-15
申请号:KR1019960047705
申请日:1996-10-23
IPC: H04L12/26 , H04L12/801 , H04L12/70
Abstract: 본 발명은 단말 대 단말 사이에서 기존망(PSTN, N-ISDN)과 ATM망과의 연동시 요구되는 기능 중 AAL 형태 1 헤더의 SN값을 이용하여 데이터의 투명성을 보장해주는 방법에 관한 것으로, 셀의 순서가 정상인지 손실이 발생하였는지, 또는 오삽입되었는지를 판단하여 오삽입된 셀의 데이터는 버리고 손실이 발생하면 발생한 셀의 수만큼 더미셀을 발생시켜 원래 데이터의 구조를 유지하게 하여 서비스의 품질이 크게 저하되는 것을 방지할 수 있는 방법이며, 셀의 정상여부를 판단하는 알고리즘의 구조가 간단하고, 논리소자를 이용하여 구성할 수 있으며, 가변비트율 서비스 및 영상신호뿐만 아니라 존재가능한 모든 서비스의 ATM망 연동시에도 이용할 수 있도록 기능화시켜 범용성이 있도록 구성한 점을 특징으로 한다.
-
公开(公告)号:KR1019970072791A
公开(公告)日:1997-11-07
申请号:KR1019960012089
申请日:1996-04-20
IPC: H04B10/00
Abstract: 본 발명은 해당 시스템의 전체 기능을 정지시키지 않고, 실장된 인쇄회로기판만의 교체 및 유지보수를 용이하게 수행하기 위한 인쇄회로기판의 광신호 상호연결장치에 관한 것으로, 광도파로 사이를 통과하여 백플레인(4)에 접속되는 해당 인쇄회로기판(3)의 일단측 중앙부위에 한쪽이 개방된 슬롯(3a)이 형성되며, 상기 슬롯(3a)의 양부에는 백플레인(4)과 접속을 위한 제2커넥터(8)를 구비하고 또한 상기 인쇄회로기판(3)의 슬롯(3a)에 삽입되는 크기로 형성되어 백플레인(4)에 연결되며, 상, 하면에 제2발광소자(13)와 제2수광소자(14)를 구비한 중계기판(12)을 포함하므로써 전기적 임피던스정합에 의한 인쇄회로기판의 상호접속보다 고속의 광신호를 용이하게 전송하고 전기적 접속과 병행하여 필요한 채널별로 선택적으로 적용할 수 있고, 또한 시스템 운용 정지하지 않고도 인쇄회로기판의 유지보수를 용이하게 수행할 수 있는 효과를 가진다.
-
公开(公告)号:KR1019970000819B1
公开(公告)日:1997-01-20
申请号:KR1019940027302
申请日:1994-10-25
Applicant: 한국전자통신연구원
IPC: G01R31/28
Abstract: A crosstalk test apparatus of digital PCB is provided that rapidly checks a reason of crosstalk in PCB pattern using a monostable pulse latch when an error occurs due to crosstalk. The crosstalk test apparatus of digital PCB using a monostable pulse latch for testing a crosstalk between interconnections in designing PCB includes a signal generator(10) being connected to a pin hole or via hole of a PCB to be tested by a signal transmitting bar(40) and a wire, for generating a monostable pulse signal(ST) under the control of a control signal; a plurality of crosstalk detectors(20A~20N) for detecting whether the signal inputted from the interconnections to which a plurality of crosstalk receiving bars(50A~50N) each connected via the wire is a crosstalk signal beyond a predetermined limitation value; and a display means(30) for receiving a test signal outputted from the plurality of crosstalk detectors(20A~20N) and displaying crosstalk receiving bars that received a crosstalk beyond the predetermined threshold value and its polarity.
Abstract translation: 提供数字PCB的串扰测试装置,当由于串扰发生错误时,使用单稳态脉冲锁存器快速检查PCB图案中的串扰原因。 使用用于测试设计PCB中的互连之间的串扰的单稳态脉冲锁存器的数字PCB的串扰测试装置包括信号发生器(10),其被连接到要由信号传输条(40)测试的PCB的针孔或通孔 )和导线,用于在控制信号的控制下产生单稳态脉冲信号(ST); 多个串扰检测器(20A〜20N),用于检测从经由导线连接的多个串扰接收条(50A〜50N)的互连输入的信号是否超过预定限制值的串扰信号; 以及显示装置(30),用于接收从多个串扰检测器(20A〜20N)输出的测试信号,并显示接收超过预定阈值及其极性的串扰的串扰接收条。
-
公开(公告)号:KR100250436B1
公开(公告)日:2000-04-01
申请号:KR1019970065688
申请日:1997-12-03
Applicant: 한국전자통신연구원
IPC: H04L12/00
Abstract: PURPOSE: A frequency hopping synchronous device in asynchronous serial data communication is provided to easily extract a synchronous signal necessary for frequency hopping, as using an asynchronous data transmission system for data transmissions of a wireless section in a wireless data transmission system using a frequency hopping system. CONSTITUTION: An RF modulator/demodulator(501) outputs received serial data frames. If high-level signals having short constant times are inputted among the data frames, an integrator(502) accumulates the signals to integrate the signals. If the integrated signals are low-level signals, a low-level detector(503) discharges inputted signals. If a frequency hopping synchronous signal is inputted after high-level signals having long constant times are inputted, a comparator(504) compares an output value of the integrator(502) with a comparison voltage, and outputs a square wave pulse. A timer(506) is preset as the same time as one frequency frame length. If an elapsing time of the timer(506) is remarkably earlier than a synchronization expiring time, a deciding circuit(510) decides a wrong operation signal by using a timer completion signal. If the elapsing time is close to the synchronization expiring time, the deciding circuit(510) performs a frequency conversion to hop into a next step of communication frequency from a present communication frequency. If the elapsing time exceeds the expiring time, the deciding circuit(510) performs a frequency conversion by using a timer expiring signal as an additional synchronous signal. A PN generator(511) is driven by an output of the deciding circuit(510).
Abstract translation: 目的:提供异步串行数据通信中的跳频同步装置,以便在使用跳频系统的无线数据传输系统中使用用于数据传输的无线部分的异步数据传输系统来轻松提取跳频所需的同步信号 。 构成:RF调制器/解调器(501)输出接收到的串行数据帧。 如果在数据帧之间输入具有短常数时间的高电平信号,则积分器(502)累积信号以对信号进行积分。 如果集成信号是低电平信号,则低电平检测器(503)放电输入的信号。 如果在输入了具有长时间的高电平信号之后输入跳频同步信号,比较器(504)将积分器(502)的输出值与比较电压进行比较,并输出方波脉冲。 定时器(506)被预设为与一个频率帧长度相同的时间。 如果定时器(506)的经过时间明显早于同步到期时间,则判定电路(510)通过使用定时器完成信号来确定错误的操作信号。 如果经过时间接近于同步到期时间,则判定电路(510)进行频率转换,从当前通信频率跳到通信频率的下一步。 如果经过时间超过到期时间,则判定电路(510)通过使用定时器到期信号作为附加同步信号进行频率转换。 PN发生器(511)由决定电路(510)的输出驱动。
-
28.
公开(公告)号:KR1019990047331A
公开(公告)日:1999-07-05
申请号:KR1019970065688
申请日:1997-12-03
Applicant: 한국전자통신연구원
IPC: H04L12/00
Abstract: 본 발명은 비동기 직렬 데이터 통신에서의 주파수 도약 동기 장치와 동기 신호 검출 방법 및 장치에 관한 것이다.
데이터 전송 시스템의 주파수 도약 동기 수단으로 주로 사용되는 방식은 송신단에서 전송되는 디지털 데이터 신호로부터 동기 신호를 축출하는 위상 동기 루프(Phase Locked Loop ;PLL) 방식이며, PLL 방식을 사용하기 위해서는 데이터 전송에 동기식 전송 방식을 사용하는 것이 PLL 회로의 구현에 유리하다. 그러나 현재 주로 사용되는 데이터 통신 단말들은 비동기 전송 방식을 사용하며, 비동기 전송 방식을 사용할 경우 전송 속도는 저하되지만 망 구성 및 접속이 용이해진다. 하지만 비동기식 직렬 전송 방식의 경우에도 데이터의 레벨 천이가 불규칙하므로 접속은 편리하지만 PLL을 구현하기 복잡한 문제점이 있다.
이러한 문제점을 해결하기 위하여, 본 발명에서는 비동기식 직렬 전송 방식으로 데이터를 전송하면서 도약 동기를 유지하기 위하여 PLL 회로를 사용하지 않고 데이터 프레임 끝에 삽입되는 짧은 동기 신호와 내장된 타이머를 이용하여 페이딩 등에 의한 동기 신호의 일시적 상실에도 주파수 동기를 유지할 수 있는 비동기 직렬 데이터 통신에서의 주파수 도약 동기 장치와 동기 신호 검출 방법 및 장치가 제시된다.-
公开(公告)号:KR100171372B1
公开(公告)日:1999-05-01
申请号:KR1019950047052
申请日:1995-12-06
IPC: H05K3/40
Abstract: 본 발명은 광 직접전송방식에 의한 인쇄회로기판 어셈블리의 상호접속방법에 관한 것이다. 본 발명에 따른 인쇄회로기판 어셈블리의 상호접속방법은 복수개의 인쇄회로기판 어셈블리를 백플레인에 전기적 커넥터를 사용하여 접속하고, 고속신호의 상호접속이 요구되는 인쇄회로기판 어셈블린 상에 하나의 상호접속 채널을 형성하도록 발광소자의 수광소자를 광빔의 주전송 방향에 수직으로 인쇄회로기판 어셈블린 상에 대향하게 각각 배치하는 동시에, 상호접속 채널 사이에 제3의 인쇄회로기판 어셈블리가 존재하는 경우에는 전기한 발광소자 또는 수광소자의 대향하는 위치의 인쇄회로기판 어셈블리 상에 광신호를 통과시키기 위한 인쇄회로기판 구멍을 형성하며, 인쇄회로기판 어셈블리의 사이의 공간을 해당 신호의 상호접속을 위한 광도파로로 이용하는 것을 특징으로 한다.
-
-
-
-
-
-
-
-
-