-
公开(公告)号:CN1328853C
公开(公告)日:2007-07-25
申请号:CN200410033854.6
申请日:2004-04-15
Applicant: 日本电气株式会社
Inventor: 石井大二
CPC classification number: H04B1/712 , H04B1/7117 , H04B2201/70707
Abstract: 本发明公开了一种基于路径接收和瑞克合成扩频信号的瑞克接收装置,其包括叉指接收器、开关、加法器和缓冲器。叉指接收器基于路径解扩接收信号。开关基于路径有序地逐个选择从所述多个叉指接收器输出的解扩数据。加法器将所述开关选择的数据加到与所述数据相对应的瑞克合成中间结果上,并将相加结果作为更新后的瑞克合成中间结果输出。缓冲器保存从所述加法器输出的瑞克合成中间结果,并将与所述开关选择的数据相对应的瑞克合成中间结果输出到所述加法器。还公开了一种瑞克接收方法。
-
公开(公告)号:CN1926778A
公开(公告)日:2007-03-07
申请号:CN200580006238.4
申请日:2005-02-18
Applicant: 日本电气株式会社
CPC classification number: H04B1/712 , H04B2201/70707 , H04L25/0224
Abstract: 个人信道路径解调单元(1A-1L)的信道估计电路(12)执行对个人信道的信道估计。然后共享信道路径解调单元(2A-2L)的信道估计值校正电路(22)对由于个人信道和共享信道之间的定时偏移引起的上行链路发送功率控制而导致的接收功率波动进行校正。所产生的数据被共享信道解调电路(23)用于解调。
-
公开(公告)号:CN1302625C
公开(公告)日:2007-02-28
申请号:CN03800116.0
申请日:2003-01-28
Applicant: 松下电器产业株式会社
CPC classification number: H04L25/06 , H03G3/3068 , H04B1/30 , H04B2201/70707 , H04L27/3809
Abstract: 一确定部分(18)和增益变化量检测部分(9),检测由于AGC操作造成的,直接转换接收器内置电路的DC部分偏移的增加有可能超过允许值的时间段,在该时间段内,将每个高通滤波器(12a到12d)的截止频率设置为比常规操作高的频率,从而快速收敛通过高通滤波器信号的瞬态响应,同时精确控制接收功率测量部分(16),增益计算部分(22),增益控制部分(23)和电路供电控制部分(24)等AGC回路构成部分的操作时间,从而防止DC偏移增加,确保稳定的电路操作。因此,有可能使用直接转换接收器使CDMA接收器的体积和功耗进一步减小。
-
公开(公告)号:CN1839644A
公开(公告)日:2006-09-27
申请号:CN03827108.7
申请日:2003-09-24
Applicant: 三菱电机株式会社
CPC classification number: H04W48/16 , H04B1/70735 , H04B1/7083 , H04B2201/70707 , H04W88/08
Abstract: 在本发明的移动站中,在存在于通信范围外并且为了间歇地检索基站而执行初始小区检索的情况下,例如步骤1执行部件(23a)在初始小区检索中,作为用于检测基站的时间片定时的处理,而执行检测p-SCH(Primary Synchronization Channel:初始同步信道)的接收电平的小区检索步骤1。另外,控制部件(26)以能够执行初始小区检索的频率为单位顺序地指示小区检索步骤1的执行,在上述接收电平超过了规定的时间片定时检测用阈值的情况下,不执行以后其他频率的小区检索步骤1,直接指示小区检索步骤2的执行。
-
公开(公告)号:CN1262131C
公开(公告)日:2006-06-28
申请号:CN00109773.3
申请日:2000-07-06
Applicant: 日本电气株式会社
Inventor: 田村浩一
CPC classification number: H04B1/7113 , H04B1/70752 , H04B1/7115 , H04B1/7117 , H04B2201/70707
Abstract: 一种用于CDMA通信系统的无线电通讯装置,具有多个指状元件并执行分离多径接收,包括延迟分布计算部分和指状元件路径分配部分。延迟分布计算部分利用接收信号计算延迟分布。指状元件路径分配部分根据延迟分布计算部分计算出的延迟分布对多个指状元件分配路径。在延迟分布计算部分中的延迟分布计算周期是可变的。还包括一种功率消耗控制方法。
-
公开(公告)号:CN1714550A
公开(公告)日:2005-12-28
申请号:CN200380103571.8
申请日:2003-10-23
Applicant: 沙桥技术有限公司
CPC classification number: H04L27/2092 , H04B1/707 , H04B2201/70707 , H04L25/03834 , H04L27/206 , H04L27/2071
Abstract: 一种方法,通过在查找表中存储具有I和Q的被调制数据比特的调制、扩展、过抽样和滤波的抽样,而提高发射速度。比特I和Q被差分调制,并且基于该差分调制来索引检查表。
-
公开(公告)号:CN1229921C
公开(公告)日:2005-11-30
申请号:CN01818424.3
申请日:2001-08-28
Applicant: 高通股份有限公司
IPC: H04B1/707
CPC classification number: H04B1/707 , H04B1/70751 , H04B2201/70701 , H04B2201/70702 , H04B2201/70707
Abstract: 根据时间复用的导频数据产生参考信号的技术。已调信号被接收(图7)并被处理以提供已被接收的采样。该采样接着被进一步处理以提供导频码元。参考信号根据可用的导频码元(722a,722b)而产生。参考信号包括一连串代表产生已调信号所用的一个或多个载波信号的一种或多种特性(例如,相位和幅度)的将来估计的“预测的”导频码元(图5A-5E)。参考信号可以用若干技术产生。例如,参考信号可以通过从前面的时间间隔(如,线性地)外插导频码元(图5B)、曲线拟合导频码元(图5C)、或者(正态或总集)平均(未加权或加权的)导频码元(图5D,5E)来产生。对于W-CDMA系统,产生导频码元的处理一般包括用信道化编码对已接收采样进行去覆盖以产生信道化的码元(720a,720b),以及用特定的导频码元样本与信道化的码元相乘。来自每个时隙的导频码元也可以被滤波以产生一个或多个经滤波的导频码元。
-
公开(公告)号:CN1695313A
公开(公告)日:2005-11-09
申请号:CN02829887.X
申请日:2002-11-15
Applicant: 意大利电信股份公司
Inventor: 多纳托·埃托尔 , 莫里斯奥·格雷齐诺 , 布鲁诺·麦利斯 , 安德烈亚·菲诺泰里奥 , 亚历山德罗·奥索利 , 埃尔弗雷德·卢斯塞托
IPC: H04B1/707
CPC classification number: H04B1/7093 , H04B1/7113 , H04B1/7117 , H04B2201/70707
Abstract: 一种类型的扩频数字通信接收机,包括存储输入信号(y(k))的样本的输入存储缓冲器(16)和生成再生的用户代码的代码发生器电路(30),该接收机并入估计信道延迟分布的设备(24),它包括:基本相关器(32),具有用于从输入存储缓冲器(16)的一个存储位置顺序读取所述输入信号(y(k))的多个样本的第一输入端(41);用于从代码发生器电路(30)接收再生的用户代码的第二输入端(43);以及,通过所述输入信号的多个样本和再生用户代码之间的相关运算,生成信道延迟分布能量的第一值(DP(1))的输出端;以及存储器控制电路(36),用于寻址所述存储缓冲器(16),使得所述存储缓冲器(16)的若干存储位置的内容被连续馈送到所述基本相关器(32)的第一输入端(41),每次寻址操作对应于基本相关器(32)计算所述信道延迟分布能量的一个新值(DP(l))的一次新的相关运算。
-
公开(公告)号:CN1690726A
公开(公告)日:2005-11-02
申请号:CN200510076214.8
申请日:2005-02-28
Applicant: 三星电子株式会社
Inventor: 许祯训
CPC classification number: H04B1/7075 , H04B2201/70707
Abstract: n至m比特按比例缩减将多个n比特相关积分值与多个m比特数据相关(n>m)。通过将全球定位系统(GPS)信号与多个期望码相关来获得n比特相关积分值。较高的(n-m+1)比特从n比特相关积分值中被选出,并且获得(n-m+1)比特估计绝对值。该估计绝对值的较高(n-m+1)比特的最大值的有效比特被选出。基于最大值的有效比特来获得比例级别。n比特相关积分值基于比例级别被按比例缩减至m比特数据。n比特相关积分值的量通过按比例缩减方法被减少至m比特相关积分值,由此减少用于存储相关积分值的存储器的尺寸。
-
公开(公告)号:CN1675849A
公开(公告)日:2005-09-28
申请号:CN03819650.6
申请日:2003-08-05
Applicant: 皇家飞利浦电子股份有限公司
IPC: H04B1/707
CPC classification number: H04B1/7113 , H04B2201/70707
Abstract: 本发明涉及到一种用于延时输入信号的延时线(D_LINE),所述输入信号包括样本序列(IN_TIME,EARLY,LATE,VOID)。本发明的特征在于延时线用来把所述输入信号延时一系列延时并且被划分成延时子线序列(ZONE),每个延时子线用来写入所述输入信号的样本序列(IN_TIME,EARLY,LATE,VOID)中的一个样本,以及延时线包括控制装置(RD_ADD_GEN),所述控制装置用来生成来自输入信号的样本序列(IN_TIME,EARLY,LATE,VOID)的、在延时子线(ZONE)中的样本的读地址。读地址等于输入信号在延时子线(ZONE)中的样本的写地址与被表示为码片周期数的所述延时之间的差值。
-
-
-
-
-
-
-
-
-