다중 시퀀스 추정기를 사용하는 DS-CDMA 방식의파일럿 신호 수신장치
    31.
    发明授权
    다중 시퀀스 추정기를 사용하는 DS-CDMA 방식의파일럿 신호 수신장치 失效
    具有多个序列估计器的DS-CDMA引导接收器

    公开(公告)号:KR100590231B1

    公开(公告)日:2006-06-15

    申请号:KR1020040001837

    申请日:2004-01-10

    Inventor: 이성민 장동운

    Abstract: 본 발명은 DS(Direct Sequence)-CDMA 방식의 파일럿 신호 수신장치에 관한 것으로서, 특히 확산 시퀀스에 대한 부가적인 수신처리를 통해 잡음을 감소시키고 수신 신호를 보강할 수 있는 DS-CDMA 방식의 파일럿 신호 수신장치에 관한 것이다. 이를 위해, 본 발명에 의한 DS-CDMA 방식의 파일럿 신호 수신장치는 수신 시퀀스의 샘플을 일시적으로 저장하는 기억장치와, 시퀀스를 생성하는 시퀀스 발생기와, 상기 기억장치에 저장된 수신 시퀀스의 샘플에 기초하여 추정 시퀀스를 생성하는 시퀀스 추정기와, 상기 기억장치에서 출력된 수신 시퀀스의 샘플과 상기 시퀀스 발생기에서 생성된 시퀀스를 곱하는 제 1곱셈기와, 상기 시퀀스 추정기에서 생성된 추정 시퀀스와 상기 시퀀스 발생기에서 생성된 시퀀스를 곱하는 제 2곱셈기와, 상기 제 1곱셈기에서 출력된 신호를 적분하여 제 1적분신호를 출력하는 제 1적분기와, 상기 제 2곱셈기에서 출력된 신호를 적분하여 제 2적분신호를 출력하는 제 2적분기와, 상기 제 1적분신호의 신호대잡음비를 추정하는 제 1신호대잡음비 추정기와, 상기 제 2적분신호의 신호대잡음비를 추정하는 제 2신호대잡음비 추정기와, 상기 제 1적분신호와 상기 제 2적분신호를 각각 신호대잡음비의 비율로 결합하는 최대비 결합기를 포함하여 이루어진 것을 특징으로 한다.

    프레임 동기를 유지하는 탄성버퍼 및 이를 이용한 노드간클럭 편차 검출 방법
    32.
    发明公开
    프레임 동기를 유지하는 탄성버퍼 및 이를 이용한 노드간클럭 편차 검출 방법 有权
    用于维护框架同步的弹性缓冲器和用于检测其间的时钟差异的方法

    公开(公告)号:KR1020040034225A

    公开(公告)日:2004-04-28

    申请号:KR1020020064316

    申请日:2002-10-21

    Inventor: 이성민 최낙중

    Abstract: PURPOSE: An elastic buffer for maintaining frame synchronization and a method for detecting a clock difference between nodes using the same are provided to minimize the loss of data by maintaining a state of frame synchronization. CONSTITUTION: An elastic buffer for maintaining frame synchronization includes a FIFO memory(100), a write address increment part(300), and a read address increment part(200). The FIFO memory(100) inputs data to a write address according to a write signal, output read address data according to a read signal, and have the storage capacity corresponding to integer times of two super frames. The write address increment part(300) increases a write address as much as 1 according to the write signal. The read address increment part(200) increases a read address as much as 1 according to the read signal. One of the write address increment part(300) and the read address increment part(200) shifts the write addresses or the read addresses corresponding to a half of a memory size of the FIFO memory before the FIFO memory is in an empty state of data or a full state of data.

    Abstract translation: 目的:提供一种用于维护帧同步的弹性缓冲器和用于检测使用其的节点之间的时钟差的方法,以通过维持帧同步的状态来最小化数据丢失。 构成:用于维持帧同步的弹性缓冲器包括FIFO存储器(100),写地址增量部分(300)和读地址增量部分(200)。 FIFO存储器(100)根据写信号将数据输入到写地址,根据读信号输出读地址数据,并具有对应于两个超帧的整数倍的存储容量。 写地址增量部分(300)根据写入信号将写入地址增加到1。 读地址增加部分(200)根据读信号增加读地址多达1个。 写入地址增加部分(300)和读取地址增加部分(200)之中的一个写入地址或与FIFO存储器的存储器大小的一半对应的读取地址在FIFO数据的空闲状态之前移位 或完整的数据状态。

    링거 전원 장치의 과전류 보호 회로
    33.
    发明公开
    링거 전원 장치의 과전류 보호 회로 有权
    保护电力装置电流的电路

    公开(公告)号:KR1020030088199A

    公开(公告)日:2003-11-19

    申请号:KR1020020026134

    申请日:2002-05-13

    Abstract: PURPOSE: A circuit for protecting over current of a ringer power device is provided to sense over current generated on a ring output by a current detection transformer on the second side of a transformer, and to cut off the generated over current, thereby preventing component damage and fatal malfunction in advance. CONSTITUTION: A power supplier abandons an input power, rectifies and smoothes the abandoned power, and generates a DC supply voltage. An over current detector(300) detects a current from an output ground of the power supplier. A main pulse width modulator(310) inputs a voltage corresponding to the detected current, turns off an operation when the inputted voltage is more than a reference voltage, and cuts off over current. The over current detector(300) comprises as follows. A current detection transformer(CT2) abandons the current to the second side on the output ground, and detects the current. A diode(D5) and a capacitor(C6) rectify and smooth the detected current. Resistors(R10,R11) limit the detected current.

    Abstract translation: 目的:提供一种用于保护振铃器功率器件过电流的电路,用于感测由变压器第二侧上的电流检测变压器产生的环路输出上的电流,并切断产生的过电流,从而防止元件损坏 并提前致命的故障。 构成:电源放弃输入电源,纠正和平滑弃置的电源,并产生直流电源电压。 过电流检测器(300)检测来自电源的输出地的电流。 主脉冲宽度调制器(310)输入与检测到的电流相对应的电压,当输入的电压大于参考电压时,关闭操作,并切断过电流。 过电流检测器(300)包括如下。 电流检测变压器(CT2)放弃输出地的第二侧的电流,并检测电流。 二极管(D5)和电容器(C6)对检测到的电流进行整流和平滑。 电阻(R10,R11)限制检测到的电流。

    표면이 개질된 사이알론 복합체 및 그것의 제조 방법
    34.
    发明授权
    표면이 개질된 사이알론 복합체 및 그것의 제조 방법 失效
    表面改性硅铝及其制备方法

    公开(公告)号:KR100235203B1

    公开(公告)日:1999-12-15

    申请号:KR1019970008870

    申请日:1997-03-15

    CPC classification number: C04B35/597

    Abstract: 본 발명은 표면층의 상이 내부상과는 다른 상으로 이루어지는 구조를 가지는 표면이 기질된 α-β 사이알론 복합체 및 그것을 제조하는 방법에 관한 것으로, 본 발명의 방법은 첨가제를 포함하는 β-사이알론 조성 또는 α-사이알론 조성의 혼합분말로 성형된 압분체를 , 각각 첨가제를 포함하는 α-사이알론 조성 또는 β-사이알론 조성의 혼합분말의 혼합분말 속에 넣고 소결하는 것으로 이루어진다.

    망 이동성을 위한 라우팅 경로관리 방법 및 이를 이용한 시스템
    37.
    发明授权
    망 이동성을 위한 라우팅 경로관리 방법 및 이를 이용한 시스템 有权
    用于管理用于网络移动性的路由路径的方法和使用该方法的系统

    公开(公告)号:KR101220929B1

    公开(公告)日:2013-01-11

    申请号:KR1020110028201

    申请日:2011-03-29

    Abstract: 본 발명은 라우터간 메시지 교환을 통하여 정적 라우팅 정보를 자동으로 구성함으로써 라우팅 경로의 중복 문제를 해결하는 망 이동성을 위한 라우팅 경로관리 방법에 관한 것으로서, 이동 라우터가 기반 라우터로부터 IP 주소와 대여 시간(lease time)을 할당받는 단계와, 상기 이동 라우터가 상기 기반 라우터에 이동망의 경로정보 설정을 요청하는 단계와, 상기 기반 라우터가 상기 이동 라우터에 할당된 대여 시간이 유효한지 판단하는 단계와, 상기 대여 시간이 유효하다면, 상기 기반 라우터에 상기 이동망의 경로정보를 설정하는 단계와, 상기 기반 라우터가 상기 경로정보를 포함한 경로관리 리스트를 생성하는 단계와, 상기 기반 라우터가 상기 이동 라우터에게 경로정보 설정을 통지하는 단계와, 상기 이동 라우터에서 상기 기반 라우터의 IP 주소를 기본 경로로 추가하는 단계를 포함한다.
    본 발명에 따른 망 이동성을 위한 라우팅 경로관리 방법을 이용하면, 홈 에이전트(Home Agent)의 제약 없이 단말 IP 주소의 연속성을 보장할 수 있으며, 라우팅 경로의 중복 문제를 해결할 수 있다.

    보호구간 시퀀스를 추가한 준직교 확산시퀀스를 사용하는코드분할 다중접근 통신 장치 및 시스템
    38.
    发明授权
    보호구간 시퀀스를 추가한 준직교 확산시퀀스를 사용하는코드분할 다중접근 통신 장치 및 시스템 有权
    CDMA通信设备和系统使用正交正交扩频序列与保护间隔序列

    公开(公告)号:KR100743888B1

    公开(公告)日:2007-08-02

    申请号:KR1020060002427

    申请日:2006-01-09

    Abstract: 본 발명은 CDMA(code division multiple access) 이동통신 시스템에 관한 것으로서, 지연 수신으로 인한 CDMA 무선 신호 사이의 간섭을 감소시키기 위해 보호구간 시퀀스를 포함하는 준직교 확산 시퀀스를 이용하여 확산 및 역확산을 수행하는 CDMA 이동통신 시스템에 관한 것으로서, 사용자간 신호를 서로 준직교하게 만들어 사용자간 발생할 간섭을 억제하는 효과가 있다. 또한 사용자 단말간 반송파 위상차를 허용하고, 기지국과 단말간 직접파가 닿는 거리나 간접파가 닿는 거리의 차이나 다중 경로에 의한 애매한 시간 지연에 대해서도 여전히 사용자 신호 사이에 준직교성을 유지하는 효과가 있다.

    등방 다차원 배열을 이용한 주파수 할당 테이블 생성방법
    39.
    发明公开
    등방 다차원 배열을 이용한 주파수 할당 테이블 생성방법 有权
    使用等度多维阵列生成频率分配表的方法

    公开(公告)号:KR1020060006301A

    公开(公告)日:2006-01-19

    申请号:KR1020040055237

    申请日:2004-07-15

    CPC classification number: H04B1/713 H04B2001/71362 H04W72/0453

    Abstract: 본 발명은 등방 다차원 배열을 이용한 주파수 할당 테이블 생성방법에 관한 것으로, 특히 주파수 도약 방식의 무전기 통신을 위해 주파수 할당 테이블을 생성할 때 1차원 배열이 아닌 등방 다차원 배열을 이용하여 주파수 겹침이 없거나 주파수 겹침이 균등한 주파수 할당 테이블을 생성할 수 있는 주파수 할당 테이블 생성방법에 관한 것이다. 이를 위해, 본 발명에 의한 주파수 할당 테이블 생성방법은 가용 주파수들을 무작위로 배열하는 단계와, 상기 무작위로 배열된 가용 주파수들을 등방 다차원 배열로 변환하는 단계와, 무전기가 운용될 지역에 따라 등방 다차원 배열의 차원 순번을 선택하는 단계와, 상기 선택된 차원 순번에 주파수 할당 테이블 번호에 따른 순번값을 결정하는 단계와, 상기 선택된 차원 순번에 상기 결정된 순번값을 고정하고 나머지 차원 순번에 들어가는 순번값들을 변화시키면서 각 배열을 선택하는 단계와, 상기 선택된 배열에 해당하는 주파수를 이용하여 주파수 할당 테이블을 생성하는 단계를 포함하여 이루어진 것을 특징으로 한다.

    가변 복잡도를 갖는 선택적 확산 코드 발생 장치 및 방법
    40.
    发明授权

    公开(公告)号:KR100399199B1

    公开(公告)日:2003-09-26

    申请号:KR1020010025903

    申请日:2001-05-11

    Inventor: 이성민

    Abstract: PURPOSE: An apparatus and a method for generating a selective spreading code having a variable complexity are provided to maintain an order of sequences according to operation by one control and change a kind of code. CONSTITUTION: A first M-sequence generator(21) generates the first M-sequence of a 2¬n-1 period. A second M-sequence generator(22) generates the second M-sequence of a 2¬m-1 period. An adder(23) adds the first and second M-sequences and generates the third sequence. An r-power square circuit(24) square the third sequence to a r-power, and generates the fourth sequence. A trace circuit(25) receives the fourth sequence as m bits, and generates a spreading code with 1 bit.

    Abstract translation: 目的:提供一种用于产生具有可变复杂度的选择性扩展码的设备和方法,以根据一个控制的操作维持序列的顺序并改变一种码。 构成:第一个M-序列发生器(21)产生一个2×n-1个周期的第一个M-序列。 第二M-序列产生器(22)产生2×m-1个周期的第二M-序列。 加法器(23)将第一和第二M-序列相加并产生第三序列。 r功率平方电路(24)将第三序列平方为r次方,并产生第四序列。 跟踪电路(25)接收第四序列作为m位,并产生具有1位的扩展码。

Patent Agency Ranking