터치 패널 및 그 제조 방법
    31.
    发明公开
    터치 패널 및 그 제조 방법 无效
    触控面板及其制造方法

    公开(公告)号:KR1020140057836A

    公开(公告)日:2014-05-14

    申请号:KR1020120124098

    申请日:2012-11-05

    Inventor: 박장호

    Abstract: A touch panel according to an embodiment of the present invention comprises a transparent substrate and a bezel part which includes a white layer formed on the edge of one side of the transparent substrate and a shading layer formed on the upper part of the white layer. The touch panel includes the narrow and thin bezel part to form a larger display screen than a touch panel with the same exterior size. The thin white bezel part with uniform and clear color can be formed on the touch panel.

    Abstract translation: 根据本发明的实施例的触摸面板包括透明基板和边框部分,其包括形成在透明基板的一侧的边缘上的白色层和形成在白色层的上部的遮光层。 触摸面板包括窄而薄的边框部分,以形成比具有相同外部尺寸的触摸面板更大的显示屏。 可以在触摸面板上形成具有均匀和透明颜色的薄白色边框部分。

    터치패널
    32.
    发明公开
    터치패널 无效
    触控面板

    公开(公告)号:KR1020140034545A

    公开(公告)日:2014-03-20

    申请号:KR1020120101004

    申请日:2012-09-12

    Abstract: The present invention relates to a touch panel including a transparent substrate and an electrode formed on the transparent substrate and having light transmittance of 5 to 50%. As the electrode has high light transmittance, it is possible to solve a defective problem of visibility of the touch panel due to the opacity and specular phenomenon of the electrode.

    Abstract translation: 本发明涉及一种包括透明基板和形成在透明基板上的透光率为5至50%的电极的触摸面板。 由于电极具有高的透光率,可以解决由于电极的不透明度和镜面现象引起的触摸面板的可视性的缺陷问题。

    터치패널
    33.
    发明公开
    터치패널 无效
    触控面板

    公开(公告)号:KR1020140023046A

    公开(公告)日:2014-02-26

    申请号:KR1020120089487

    申请日:2012-08-16

    Abstract: The present invention relates to a touch panel which includes: a transparent substrate; a conductive pattern in which wavy lines of a sine wave form with a first and a second peak are arranged alternately in parallel separately from each other in the longitudinal direction of the transparent substrate; and a connection pattern which electrically connects the wavy lines on the transparent substrate. In the present invention, part of the conductive pattern is used for wiring and the remainder is used as electrodes so that the electrodes and the wiring have a uniform pattern. Therefore, even if the electrodes and the wiring are placed on an active area, the visibility can be maintained at a reasonable level.

    Abstract translation: 本发明涉及一种触摸面板,其包括:透明基板; 具有第一和第二峰的正弦波的波浪线的导电图案在透明基板的纵向上彼此分开地交替地布置; 以及将透明基板上的波纹线电连接的连接图案。 在本发明中,导电图案的一部分用于布线,其余部分用作电极,使得电极和布线具有均匀的图案。 因此,即使电极和布线被放置在有效区域上,可以将可见度保持在合理的水平。

    칩 저항기 및 이의 제조 방법
    34.
    发明授权
    칩 저항기 및 이의 제조 방법 有权
    芯片电阻及其制造方法

    公开(公告)号:KR101075664B1

    公开(公告)日:2011-10-21

    申请号:KR1020090130501

    申请日:2009-12-24

    Abstract: 칩저항기는금속으로이루어진방열기판; 상기방열기판의외면을덮는절연막; 상기방열기판의하부면과대응된상기절연막상에배치된저항체; 상기저항체의하부면의양단에이격공간을가지며배치된한쌍의전극; 및상기저항체의하부면에형성된상기이격공간을덮는보호부재;를포함할수 있다.

    어레이 타입 칩 저항기
    35.
    发明授权

    公开(公告)号:KR101058606B1

    公开(公告)日:2011-08-22

    申请号:KR1020090083519

    申请日:2009-09-04

    Abstract: 본 발명은 어레이 타입 칩 저항기에 관한 것이다.
    본 발명의 어레이 타입 칩 저항기는, 직육면체로 구성된 기판; 상기 기판의 하면 양측부에 등간격으로 배치된 하부전극; 상기 하부전극 중 최외곽인 상기 기판의 양단부측에 형성된 하부전극으로부터 상기 기판의 측면으로 연장 형성된 측면전극; 상기 기판 하면의 상기 하부전극 사이에 개재된 저항체; 상기 저항체 상에 복개되되, 양측부가 상기 하부전극의 일부를 동시에 복개하는 보호층; 상기 보호층의 외측으로 노출된 상기 하부전극과 접촉되는 레벨링 전극; 및 상기 레벨링 전극 상에 형성된 도금층;을 포함하며, 저항체가 기판 하면의 하부전극 내측에 인쇄되기 때문에 기판 실장시 외부충격에 의한 저항체의 파손을 방지할 수 있는 장점이 있다.
    칩 저항기, 저항체, 전극, 도금층, 절연층, 쇼트

    어레이 타입 칩 저항기
    36.
    发明公开
    어레이 타입 칩 저항기 有权
    阵列型芯片电阻

    公开(公告)号:KR1020110025452A

    公开(公告)日:2011-03-10

    申请号:KR1020090083521

    申请日:2009-09-04

    Abstract: PURPOSE: An array type chip resistor is provided to prevent damage to a register by arranging the resistor on the bottom of a substrate. CONSTITUTION: In an array type chip resistor, a substrate(110) is comprised of a rectangular parallelepiped. A bottom electrode(130) is arranged on the both sides in the lower part of the substrate and has an interval between the bottom electrodes. A leveling electrode(170) is contacted with the bottom electrode which is exposed from a protective layer. A plating layer(180) is formed on the leveling electrode.

    Abstract translation: 目的:提供阵列型片式电阻器,以通过将电阻器布置在基板的底部来防止寄存器的损坏。 构成:在阵列式芯片电阻器中,基板(110)由长方体构成。 底部电极(130)布置在基板的下部的两侧,并且在底部电极之间具有间隔。 调平电极(170)与从保护层露出的底部电极接触。 在平整电极上形成镀层(180)。

    필름형 안테나 제조방법 및 안테나가 부착된 케이스 구조물제조방법
    37.
    发明授权
    필름형 안테나 제조방법 및 안테나가 부착된 케이스 구조물제조방법 有权
    制造薄膜型天线的方法及制作天线结构的方法

    公开(公告)号:KR100961123B1

    公开(公告)日:2010-06-07

    申请号:KR1020070137736

    申请日:2007-12-26

    Abstract: 본 발명의 일측면은, 원통형의 인쇄판에 소정의 음각 패턴을 형성하는 단계와, 상기 음각 패턴에 도전성 잉크를 채우는 단계와, 상기 인쇄판을 회전시켜 상기 음각 패턴에 채워진 도전성 잉크를 캐리어 필름 상에 전사시켜 도전패턴을 형성하는 단계, 및 상기 도전패턴을 경화시키는 단계를 포함하는 것을 특징으로 하는 필름형 안테나 제조방법을 제공할 수 있다.
    필름형 안테나(film type antenna), 그라비아 인쇄(gravure priting)

    압전 진동자 및 압전 진동자의 전극 구조
    38.
    发明公开
    압전 진동자 및 압전 진동자의 전극 구조 有权
    压电振动器的压电振动器和电极结构

    公开(公告)号:KR1020100035271A

    公开(公告)日:2010-04-05

    申请号:KR1020080094541

    申请日:2008-09-26

    CPC classification number: H03H9/02149 H03H3/04 H03H9/131 H03H2003/0428

    Abstract: PURPOSE: In the electrode structure of the piezo-electric resonator and piezo-electric resonator is the manufacturing process, by being proceed the thermal budget and sealing process the stress created in the frequency arbitration process is alleviated. CONSTITUTION: A piezoelectric(31) is vibrated with the electric signal. The first and second electrode structures(32a, 32b) are formed in each of the bottom surface and piezoelectric meaning top surface. The first and the second electrode structure have the laminating structure of being successive of the first layer to the fourth layer. The first layer and the third layer are formed into the alloy including Cr, the second level and fourth layer are formed into Ag or the alloy including Ag. The first layer and the third layer are formed into the Cr-Ni alloy.

    Abstract translation: 目的:压电谐振器和压电谐振器的电极结构是制造工艺,通过进行热预算和密封工艺,减轻了频率仲裁过程中产生的应力。 构成:压电(31)用电信号振动。 第一和第二电极结构(32a,32b)形成在每个底表面中,并且压电意味着顶表面。 第一和第二电极结构具有连续的第一层到第四层的层压结构。 第一层和第三层形成为包含Cr的合金,第二层和第四层形成Ag或包含Ag的合金。 第一层和第三层形成Cr-Ni合金。

    플립칩형 표면탄성파 장치
    39.
    发明授权
    플립칩형 표면탄성파 장치 失效
    FLIP芯片型表面声波设备

    公开(公告)号:KR100489825B1

    公开(公告)日:2005-05-16

    申请号:KR1020030017444

    申请日:2003-03-20

    Inventor: 박장호

    Abstract: 본 발명은 이동체 통신기 등의 고주파 회로에 적용될 수 있으며, 다기능화로 이루어지면서도 소형으로 제작될 수 있는 플립칩형 표면탄성파 장치를 제공하는데 그 목적이 있다.
    상기한 목적을 달성하기 위한 본 발명은, 표면과 이면을 갖는 압전 웨이퍼; 상기 압전 웨이퍼의 표면 및 이면에 각각 형성되며, 표면탄성파 필터의 기능부 및 연결단자를 포함하는 제1 및 제2 기능 패턴; 밀폐된 내부공간, 내부 표면 및 내부 이면을 포함하며, 이 내부공간에 상기 압전 웨이퍼를 수납하기 위한 패키지; 외부와의 전기적 연결을 위해 상기 패키지의 내부 표면 및 내부 이면에 각각 형성된 제1 및 제2 도전부; 상기 제1 도전부와 상기 제1 기능패턴의 단자를 전기적으로 연결하는 제1 솔더 범프; 및 상기 제2 도전부와 상기 제2 기능패턴의 단자를 전기적으로 연결하는 제2 솔더 범프를 구비한 것을 특징으로 한다.
    이러한 본 발명에 의하면, 다기능화로 이루어지면서도 소형으로 제작될 수 있어 칩의 크기 및 패키지의 크기를 줄일 수 있고, 또한 재료비를 절감할 수 있는 효과가 있다.

    수정 진동자 및 수정 진동자의 전극 구조
    40.
    发明授权
    수정 진동자 및 수정 진동자의 전극 구조 有权
    石英晶体和石英晶体的电极结构

    公开(公告)号:KR101771717B1

    公开(公告)日:2017-08-25

    申请号:KR1020110029191

    申请日:2011-03-31

    Inventor: 박장호

    CPC classification number: H03H9/177 H03H9/131

    Abstract: 본발명은수정진동자및 수정진동자의전극구조에관한것으로본 발명의일 실시예에따른수정진동자는전기적신호에의해진동하는수정체; 및수정체의양면에적층되는제1 전극층및 제2 전극층을포함하는제1 전극및 제2 전극을포함하고, 제1 전극층은 Cr, Ni, Ti 및이 중어느하나를포함하는합금으로이루어진군 중에서선택된하나이상을포함하며, 상기제1 전극또는상기제2 전극의두께에대한상기제1 전극층의두께비는 3 내지 30%이고, 제2 전극층은 Cu 또는 Cu를포함하는합금을포함하고, 상기제1 전극또는상기제2 전극의두께에대한제2 전극층의두께비는 70 내지 97%이다.

    Abstract translation: 本发明是根据本发明的一个实施例由晶体振荡器来振动透镜涉及一种晶体振荡器和晶体振荡器的电信号电极结构; 而在第二,其包括第一电极和第二电极,所述第一电极层是由含有铬,镍,钛,和中国语言慢一个,其包括第一电极和层叠在透镜上的第二电极层的合金构成的组中的两个表面 以及包括该选择的一个或多个所述第一电极或第一电极层与所述第二电极的厚度的厚度比为3〜30%,第二电极层包括含有Cu,或Cu,所述第二合金 第二电极层与一个电极或第二电极的厚度之比为70〜97%。

Patent Agency Ranking