-
公开(公告)号:KR1020160091472A
公开(公告)日:2016-08-03
申请号:KR1020150011090
申请日:2015-01-23
Applicant: 전자부품연구원
CPC classification number: H04L7/04 , H04L7/0008 , H04L7/0041
Abstract: 본발명은, 밀리미터주파수에데이터를포함하여전송하고, 별도의무선으로클록(clock) 신호를전송하며, 밀리미터데이터안테나와클록(clock)용안테나를함께구성하는듀얼밴드안테나구조를구비하여통신의효율성을높일수 있음은물론, 파워소모가높은 CDR 회로를제거하여파워효율을높이고, 송신단에서필요로하는코딩(coding)을제거하여보다고속통신이가능하도록하는송수신장치를제공할수 있게한다.
Abstract translation: 本发明提供了一种收发器,其将数据传输到毫米频率,无线传输附加时钟信号,并且具有配置毫米数据天线的双频天线结构,其具有用于时钟的天线,从而不仅提高了通信效率,而且 通过去除具有高功耗的CDR电路来提高功率效率,并且通过去除传输终端中必需的编码便于高速通信。
-
公开(公告)号:KR1020160066593A
公开(公告)日:2016-06-13
申请号:KR1020140170298
申请日:2014-12-02
Applicant: 전자부품연구원
Abstract: 본발명은협대역문제를개선하여보다안정적인구조를갖는광대역도허티전력증폭기에관한것으로, 도허티전력증폭기는, 입력신호가입력되는입력단, 입력과출력을구비하고입력이입력단에연결되는캐리어증폭기, 및일단과타단을구비하고일단이캐리어증폭기의출력에연결되는제1 전송선로를포함하며, 여기서제1 전송선로의특성임피던스는캐리어증폭기의제1 트랜지스터가최대효율을내는제1 임피던스의 2배로설정된다.
Abstract translation: 本发明涉及一种宽带Doherty功率放大器,其改善了窄带问题并且具有更稳定的结构。 多赫蒂功率放大器包括用于输入输入信号的输入端,载波放大器,其包括输入和输出,并且具有连接到输入端的输入端和第一传输线,该第一传输线包括一端和另一端, 一端连接到载波放大器的输出。 这里,为了最大化载波放大器的第一晶体管的效率,将第一传输线的特性阻抗设置为比第一阻抗高两倍。
-
公开(公告)号:KR1020140125491A
公开(公告)日:2014-10-29
申请号:KR1020130043303
申请日:2013-04-19
Applicant: 전자부품연구원
IPC: H03M1/34
CPC classification number: H03K5/249
Abstract: 고 분해능 ADC 등을 위한 저잡음 비교기가 제공된다. 본 발명의 실시예에 따른 비교기는, 신호를 입력받아 증폭시키는 입력부와 입력부에서 출력되는 신호에 대한 비교결과를 출력하는 출력부를 포함하고, 입력부와 출력부 중 적어도 하나에는, 입력 소자의 입력단에 인덕터가 연결된다. 이에 의해, Voltage Headroom에 관한 문제가 없는 인덕터를 이용하여 비교기 자체에서 이득값과 노이즈 성능을 동시에 충족시킬 수 있게 된다.
Abstract translation: 提供了一种用于高分辨率ADC的低噪声比较器。 根据本发明的实施例的比较器包括:输入单元,用于接收和放大信号;以及输出单元,输出从输入单元输出的信号的比较结果。 电感器连接到输入单元和输出单元中的至少一个中的输入元件的输入端。 因此,没有关于电压余量的问题的电感器被用于满足比较器中的增益值和噪声性能。
-
公开(公告)号:KR1020130116108A
公开(公告)日:2013-10-23
申请号:KR1020120038449
申请日:2012-04-13
Applicant: 전자부품연구원
IPC: H03D7/00
Abstract: PURPOSE: A mismatch compensation method for a harmonic elimination mixer structure is provided to rapidly compensate for mismatch and to reduce calculation time for estimating the mismatch. CONSTITUTION: A mixing device comprises mixers (121, 122, 123, 124), analog-to-digital converts (ADC) (131, 132, 133, 134), a mismatch compensation unit (140), a selector (150), and a mismatch estimation unit (160). A mixer-1 (121) generates an I-signal. A mixer-2 (122) generates a P-signal. A mixer-3 (123) generates a Q-signal. A mixer-4 (124) generates an X-signal. An ADC-1 (131) executes A/D conversion for the I-signal. An ADC-2 (132) executes the A/D conversion for the P-signal. An ADC-3 (133) executes the A/D conversion for the Q-signal. An ADC-4 (134) executes the A/D conversion for the X-signal. The mismatch compensation unit outputs mismatch between the I-signal and the X-signal by compensating for the signal phase mismatch. A selection unit selects two signals outputted from the mixers and applies the two signals to the mismatch estimation unit. The mismatch estimation unit estimates the signal phase mismatch and signal size mismatch between the signals outputted from the mixer selected by the selection unit. [Reference numerals] (140) Mismatch compensation unit; (150) Selector; (160) Mismatch estimation unit
Abstract translation: 目的:提供一种用于消除谐波混频器结构的失配补偿方法,以快速补偿不匹配,并减少估计失配的计算时间。 构成:混合装置包括混合器(121,122,123,124),模拟数字转换器(ADC)(131,132,133,134),失配补偿单元(140),选择器(150), 和不匹配估计单元(160)。 混频器-1(121)产生I信号。 混频器-2(122)产生P信号。 混频器-3(123)产生Q信号。 混频器-4(124)产生X信号。 ADC-1(131)对I信号执行A / D转换。 ADC-2(132)执行P信号的A / D转换。 ADC-3(133)执行Q信号的A / D转换。 ADC-4(134)执行X信号的A / D转换。 失配补偿单元通过补偿信号相位失配来输出I信号与X信号之间的失配。 选择单元选择从混频器输出的两个信号,并将这两个信号施加到失配估计单元。 失配估计单元估计从由选择单元选择的混合器输出的信号之间的信号相位失配和信号大小失配。 (附图标记)(140)不匹配补偿单元; (150)选择器; (160)不匹配估计单元
-
公开(公告)号:KR101304316B1
公开(公告)日:2013-09-11
申请号:KR1020110135236
申请日:2011-12-15
Applicant: 전자부품연구원
Abstract: 임피던스 정합회로가 제공된다. 본 임피던스 정합회로는 유전체 기판의 내부에 배치되고 본딩 패드 영역과 전송 선로 일단의 영역에 겹쳐지도록 배치되는 트랜스포머(transformer)를 이용하여 임피던스 매칭을 할 수 있게 되어, 수~수십 μm의 얇은 전송선로 혹은 인덕턴스를 보상하기 위해 특수 설계된 안테나를 이용하지 않고, 원하는 주파수에서 신호를 최소한의 삽입손실로 보낼 수 있게 설계 되어 각종 밀리미터 대역에 적용할 수 있게 된다.
-
公开(公告)号:KR101200081B1
公开(公告)日:2012-11-12
申请号:KR1020100134877
申请日:2010-12-24
Applicant: 전자부품연구원
Abstract: 다단 하모닉 믹서를 이용한 수신기는 제1 신호를 수신하는 신호 수신부와 신호 수신부가 수신한 제1 신호의 위상을 동기시키고, 위상이 동기된 제1 신호의 주파수 크기를 제1 크기만큼 하향 변환하여 제2 신호로 출력하는 주파수 발생부, 제1 신호와 제2 신호를 입력 받아 주파수 크기가 제2 크기만큼 하향 변환된 제3 신호로 생성하여 출력하는 제1 하모닉 믹서부를 포함한다. 그리고 제3 신호를 입력 받아 주파수 크기가 제3 크기만큼 하향 변환된 I 신호를 출력하는 제2 하모닉 믹서부와 제3 신호를 입력 받아 주파수 크기가 제3 크기만큼 하향 변환된 Q 신호를 출력하는 제3 하모닉 믹서부를 포함한다.
-
公开(公告)号:KR1020120032951A
公开(公告)日:2012-04-06
申请号:KR1020100094526
申请日:2010-09-29
Applicant: 전자부품연구원
CPC classification number: H03L7/1976 , H03L7/081 , H03L7/0816 , H03L7/087 , H03L7/1075 , H03L7/193 , H03L7/23
Abstract: PURPOSE: A frequency synthesizer based on a phase locked loop and an operating method thereof are provided to reduce a phase noise generated in a phase frequency detector by using a phase-frequency detector having a low operation speed. CONSTITUTION: A voltage control oscillator(150) controls an output frequency by using a control voltage. A multiple signal generator(110') generates a plurality of output reference signals having the same frequency and a different phase from an input reference signal. A fractional frequency divider(160) divides the output frequency. A pulse generator(180) generates a plurality of comparison signals having a comparison frequency lower than a divided frequency. A plurality of phase frequency detectors(1201-120m) outputs a pulse signal according to the phase difference and the frequency difference between the plurality of output reference signals and the comparison signal. A plurality of charge pumps(1301-130m) generates a control current corresponding to the pulse signal of the phase frequency detector. A loop filter(140) generates the control voltage from the control current.
Abstract translation: 目的:提供一种基于锁相环的频率合成器及其操作方法,以通过使用具有低操作速度的相位频率检测器来减少在相位频率检测器中产生的相位噪声。 构成:电压控制振荡器(150)通过使用控制电压来控制输出频率。 多信号发生器(110')产生与输入参考信号具有相同频率和不同相位的多个输出参考信号。 分数分频器(160)分频输出频率。 脉冲发生器(180)产生具有低于分频的比较频率的多个比较信号。 多个相位频率检测器(1201-120m)根据多个输出基准信号和比较信号之间的相位差和频率差输出脉冲信号。 多个电荷泵(1301-130m)产生与相位频率检测器的脉冲信号相对应的控制电流。 环路滤波器(140)从控制电流产生控制电压。
-
公开(公告)号:KR101064659B1
公开(公告)日:2011-09-15
申请号:KR1020090071841
申请日:2009-08-05
Applicant: 전자부품연구원
Abstract: 인덕터 기반의 소형 트랜스포머의 효율을 최대화시키고 입력구조를 단순화 시킴으로써 고성능 CMOS 전력 증폭기 설계기술이 개시된다. 개시된 기술의 일면에 따른 멀티핑거형 트랜스포머는 전원을 공급받아 자기장을 형성하고 일부가 오픈된 제1 루프와, 일단이 제1루프의 오픈된 부분으로부터 연장되어 형성되고 타단이 전원공급부와 연결되어 상기 제1 루프에 전원을 공급하는 한 쌍의 입력라인과, 제1루프의 외곽에 형성되어 유도전류를 발생시키되, 제1루프의 오픈된 방향과 수직방향으로 일부가 오픈된 제2루프 및 일단이 제2루프의 오픈된 부분으로부터 연장되어 형성되고 타단이 출력단에 연결된 한 쌍의 출력라인을 포함한다.
루프(Loop), 트랜스포머(transformer)-
公开(公告)号:KR101030499B1
公开(公告)日:2011-04-21
申请号:KR1020080133584
申请日:2008-12-24
Applicant: 전자부품연구원
Abstract: 본 발명은 지연고정루프를 기반으로 한 광대역 주파수 합성기 및 이의 합성방법에 관한 것으로서, 보다 상세하게는 광대역 주파수를 합성하는데 있어서 지연고정루프를 사용하여 락업 시간을 단축함으로써 정교하면서도 고속으로 락업을 할 수 있는 광대역 주파수 합성기 및 이의 합성방법에 관한 것이다.
본 발명에 따른 광대역 주파수 합성기는 기준신호 및 부동소수점수의 분주비로 분주된 분주신호를 인가받아 광대역 주파수를 선택하는 주파수선택기 및 상기 주파수선택기에 의해 컨트롤되어 광대역 주파수를 출력하는 캡뱅크전압제어발진부를 포함하고, 상기 주파수선택기는 상기 분주신호를 인가받고, 상기 분주신호를 위상지연하여 위상지연 분주신호를 생성하며, 상기 분주신호와 위상지연 분주신호의 위상을 비교함으로써 주파수 비교신호를 출력하는 지연고정루프주파수비교기 및 상기 지연고정루프주파수비교기에 의해 비교된 주파수비교신호에 대응하는 주파수를 선택하여 상기 전압제어발진부에 선택값을 출력하는 주파수 선택로직을 포함하는 것을 특징으로 한다.
광대역 주파수, 지연고정루프, 주파수선택기, 지연고정루프주파수비교기-
公开(公告)号:KR101017275B1
公开(公告)日:2011-02-28
申请号:KR1020080065897
申请日:2008-07-08
Applicant: 전자부품연구원
IPC: H04B1/16
Abstract: 본 발명은 안테나를 통해 수신된 광대역의 RF신호를 베이스밴드(Baseband 또는 Low IF) 신호로 직접 변환(Direct Conversion)하는 광대역 무선통신 시스템의 다운 컨버전 장치에 관한 것으로, 이를 위하여 본 발명에서는 입력된 단일 RF신호를 차동 RF신호로 변환하여 출력하는 차동입력생성기와, 상기 차동입력생성기로부터 입력된 차동 RF신호의 주파수를 하향 변환하여 출력하는 주파수변환기를 구비하되, 상기 주파수변환기는 상기 차동입력생성기로부터 입력된 차동 RF신호에 따라 임피던스가 조절되는 공통 소스 모드의 가변저항부, 및 상기 가변저항부와 가상 고전위 사이에 연결되며 외부에서 입력된 차동 로컬신호에 따라 포화영역에서 동작하여 RF신호를 다운 컨버전하는 주파수변환부를 구비한다.
광대역, 무선통신, 직접 변환, 주파수 변환기, 로컬신호, 선형성
-
-
-
-
-
-
-
-
-