-
公开(公告)号:KR100205251B1
公开(公告)日:1999-07-01
申请号:KR1019960063183
申请日:1996-12-09
Applicant: 한국전자통신연구원 , 에스케이브로드밴드주식회사
IPC: H04B1/7073 , H04W88/08 , H03M9/00
CPC classification number: H04W88/181
Abstract: 본 발명은 기존의 셀룰라 시스템에서 패킷 방법으로 트래픽 정보를 전달하는 데 비하여 회선(Circuit)통신방법 또는 시분할 다중(TDM: Time Division Multiplexing) 방법으로 전달함에 따라 기지국간 전송채널의 효율성을 증대시키고, 신호의 정확성을 향상시키고자 하며, 이 경우 예상되는 기지국간의 프레임 동기 획득의 문제점을 해소할 수 있는 코드분할 다중접속 기지국에서의 음성 부호화 장치 및 부호화 방법에 관해 개시된다.
-
32.
公开(公告)号:KR100155325B1
公开(公告)日:1998-11-16
申请号:KR1019950047421
申请日:1995-12-07
Applicant: 한국전자통신연구원
IPC: H04B1/69
Abstract: 본 발명은 기지국 셀렉터 시뮬레이터장치에서 ADPCM Codec과 DSP간의 접속장치에 관한 것으로, CDMA 방식을 채택한 디지틀 이동통신 기지국 시스템, 단말장치 등을 시험 및 개발하기 위해 변복조 기능등 고속 데이터 처리 기능 수행을 위하여 부동 소수점 연산기능을 보유한 DSP와, 부호화 방식을 ADPCM으로 하는 셀렉터 시뮬레이터장치에 있어서, DSP의 외부 핀과 연결되는 2단 래치와 Flip-Flop으로 구성되며, DSP의 데이터의 입출력을 감시하여 대역 내 제어신호를 발생하거나 또는 수신하도록 명령하는 DSP 상태 감시부와; ADPCM 부호화부의 데이터 입출력 핀과 연결되는 2단 래치로 구성되며, ADPCM 부호화부의 음성신호의 출력을 감시하여 대역내의 동기를 맞추는 ADCPM 부호화 상태 감시부와; Flip-Flop과 여러개의 AND, OR Gate로 구성되며, DSP 상태 감시부의 제어에 의해 DSP로부터 대역내 제어신호를 수신하여 이상 유무를 검사하거나, 상기 ADPCM 부호화 상태 감시부의 제어신호에 의해 DSP로 대역내 제어신호를 송신하는 대역내 제어신호 발생 및 검사부와; ADPCM 부호화 상태 감시부로부터 ADPCM 부호화부가 음성신호를 발생한다는 통보에 따라 DSP으로 하여금 대역내 제어신호와 함께 DSP가 수신할 수 있도록 DSP에게 수신요구 신호를 전달하거나, DSP 상태 감시부로부터 DSP 출력 감지신호를 통보 받아서 ADPCM 부호화부로 하여금 음성신호를 수신하도록 요구하는 DSP제어부와; DSP와 ADPCM 부호화부 사이의 신호를 해당되는 직렬, 병렬신호로 전송하는 음성신호 변환부를 포함하여 구성되어, 셀렉터 시뮬레이터장치중 DSP의 처리속도를 향상시킴으로써 셀렉터 시뮬레이터장치내의 정보처리에 대한 지연 정도를 감소하고, 값이 싼 일반 핸드셋을 음성 발생 장치로 사용하면서 비교적 간단한 방법으로 대역내 제어 신호를 발생 및 부가시킴으로써, 셀렉터 시뮬레이터장치를 구성하는데 있어 대폭적으로 비용이 절감되는 경제적 장점이 있다.
-
公开(公告)号:KR100150281B1
公开(公告)日:1998-11-02
申请号:KR1019950048737
申请日:1995-12-12
Applicant: 한국전자통신연구원
IPC: H04B1/7077 , H04B1/7093
Abstract: 본 발명은 대역확산 방식을 이용하여 기지국과 마이크로 기지국 사이의 타이밍 동기를 정확하게 맞춤으로써 기지국과 마이크로 기지국 사이에 경제적이고도 효율적인 동기가 이루어질 수 있도록 한 대역확산 방식을 이용한 기지국간의 타이밍 동기방법에 관한 것으로서, GSP수신기나 유선 네트워크의 기준클럭으로 부터 기준 기지국의 기준클럭을 발생하는 제1과정과, 이 제1과정에서 발생된 기준클럭에 확산부호를 곱하여 기준클럭을 대역확산시키는 제2과정과, 마이크로 기지국의 수신부가 가입자선을 이용하여 제2과정에서 대역확산된 기준클럭을 수신하는 제3과정 및 수신부에 의해 제3과정에서 수신된 대역확산된 기준클럭에 확산부호를 곱하여 역확산시킴으로써 기지국간의 동기를 일치시기는 제4과정을 포함하여 이루어짐에 따라 CDMA PCS에서의 마이크로 기지국이 1μs이내에 기준 기지국의 타이밍 동기를 정확하게 맞출 수 있으며, 동시에 마이크로 기지국에 GPS수신기나 유선 네트워크의 설치가 필요없음에 따라 설치비용의 부담을 줄이는 효과가 있다.
-
公开(公告)号:KR1019980045026A
公开(公告)日:1998-09-15
申请号:KR1019960063183
申请日:1996-12-09
Applicant: 한국전자통신연구원 , 에스케이브로드밴드주식회사
IPC: H04B1/7073 , H04W88/08 , H03M9/00
Abstract: 본 발명은 기존의 셀룰라 시스템에서 패킷 방법으로 트래픽 정보를 전달하는데 비하여 회선(Circuit)통신 방법 또는 시분할 다중(TDM; Time Division Multiplexing) 방법으로 전달함에 따라 기지국간 전송채널의 효율성을 증대시키고, 신호의 정확성을 향상시키고자 하며, 이 경우 예상되는 기지국간의 프레임 동기 획득의 문제점을 해소할 수 있는 코드분할 다중접속 기지국에서의 음성 부호화 장치 및 부호화 방법에 관해 개시된다.
-
-
-
公开(公告)号:KR100114584B1
公开(公告)日:1997-04-23
申请号:KR1019930029603
申请日:1993-12-24
Applicant: 한국전자통신연구원
IPC: H04L12/833 , H04L12/875 , H04L12/935
-
公开(公告)号:KR1019970002786B1
公开(公告)日:1997-03-10
申请号:KR1019930030027
申请日:1993-12-27
Applicant: 한국전자통신연구원
Abstract: A packet access apparatus is disclosed. The packet access apparatus comprises: a plurality of communication channel boards; and a packet bus access means(16) for interface between the plurality of communication channel boards and a packet bus, wherein the plurality of communication channel boards respectively include a coding and line connection means(11) for coding serial data, a first store means(13) for storing a program, a data link control means(12) for converting the serial data to parallel data and checking a desitination address, a second store means(15) for storing the parallel data and a logic process means(14) for outputting the stored parallel data. Thereby, the packet access apparatus may improve the communication channel capacity.
Abstract translation: 公开了一种分组存取装置。 分组接入装置包括:多个通信信道板; 以及用于在所述多个通信信道板和分组总线之间进行接口的分组总线访问装置(16),其中所述多个通信信道板分别包括用于编码串行数据的编码和线路连接装置(11),第一存储装置 (13),用于将串行数据转换为并行数据并检查散列地址的数据链路控制装置(12),用于存储并行数据的第二存储装置(15)和逻辑处理装置(14) 用于输出所存储的并行数据。 因此,分组接入装置可以提高通信信道容量。
-
公开(公告)号:KR1019970001624B1
公开(公告)日:1997-02-11
申请号:KR1019930029603
申请日:1993-12-24
Applicant: 한국전자통신연구원
IPC: H04L12/833 , H04L12/875 , H04L12/935
Abstract: A tag generation/processing method reduces a load of a microprocessor in a communication system performing a packet data exchange, increases a processing speed of a packet bus connection apparatus, and assures a reliability of a transmitting/receiving data. A tag generation/processing method includes the steps of: checking whether a microprocessor block(1) starts a packet data transmission; generating address tag, start tag, effective tag, and end tag according to a packet characteristic, storing them into a tag storage block(3), and transmitting an end tag generation signal if the end tag occurs; displaying whether there is a packet data to be exchanged in the tag storage block(3), if the end tag generation signal and tag data external transmission signal are received; and checking a received tag data, and informing the microprocessor block(1) of an abnormal state.
Abstract translation: 标签生成/处理方法减少了执行分组数据交换的通信系统中的微处理器的负担,增加了分组总线连接装置的处理速度,并且确保了发送/接收数据的可靠性。 标签生成/处理方法包括以下步骤:检查微处理器块(1)是否开始分组数据传输; 根据分组特征产生地址标签,起始标签,有效标签和结束标签,将其存储到标签存储块(3)中,并且如果结束标签发生则发送结束标签产生信号; 如果接收到结束标签产生信号和标签数据外部传输信号,则在标签存储块(3)中显示是否存在要交换的分组数据; 并检查接收到的标签数据,并将微处理器块(1)通知异常状态。
-
-
-
-
-
-
-
-
-