-
41.電路結構及半導體積體電路 CIRCUIT STRUCTURE AND SEMICONDUCTOR INTEGRATED CIRCUIT 审中-公开
Simplified title: 电路结构及半导体集成电路 CIRCUIT STRUCTURE AND SEMICONDUCTOR INTEGRATED CIRCUIT公开(公告)号:TW200305993A
公开(公告)日:2003-11-01
申请号:TW092101552
申请日:2003-01-24
Applicant: 大塚寬治 OTSUKA, KANJI , 須賀唯知 SUGA TADATOMO , 宇佐美保 USAMI, TAMOTSU , 日本電氣股份有限公司 NEC CORPORATION , 沖電氣工業股份有限公司 OKI ELECTRIC INDUSTRY CO., LTD. , 三洋電機股份有限公司 SANYO ELECTRIC CO., LTD. , 夏普股份有限公司 SHARP KABUSHIKI KAISHA , 新力股份有限公司 SONY CORPORATION , 東芝股份有限公司 TOSHIBA CORPOROATION , 日立製作所股份有限公司 HITACHI, LTD. , 富士通股份有限公司 FUJITSU LIMITED , 松下電器產業股份有限公司 , 三菱電機股份有限公司 MITSUBISHI ELECTRIC CORPORATION , 羅姆股份有限公司 ROHM CO., LTD.
Inventor: 大塚寬治 OTSUKA, KANJI , 須賀唯知 SUGA TADATOMO , 宇佐美保 USAMI, TAMOTSU
IPC: H01L
CPC classification number: H01L23/5225 , H01L23/5223 , H01L23/642 , H01L27/0805 , H01L2223/6627 , H01L2924/0002 , H01L2924/1903 , H01L2924/3011 , H01L2924/00
Abstract: 本發明係將一種具有給定電容量的旁路電容器配置於晶片內和驅動器電路相鄰的電源/接地導線上以減低切換作業中出現過渡現象的效應。預設該旁路電容器的電容量使之大於該驅動器電路的寄生電容,以防止電源/接地導線的特徵阻抗高於其內部佈線層的特徵阻抗。
Abstract in simplified Chinese: 本发明系将一种具有给定电容量的旁路电容器配置于芯片内和驱动器电路相邻的电源/接地导在线以减低切换作业中出现过渡现象的效应。默认该旁路电容器的电容量使之大于该驱动器电路的寄生电容,以防止电源/接地导线的特征阻抗高于其内部布线层的特征阻抗。
-
公开(公告)号:TW200302565A
公开(公告)日:2003-08-01
申请号:TW092101615
申请日:2003-01-24
Applicant: 大塚寬治 , 宇佐美保 , 日立製作所股份有限公司 HITACHI, LTD. , 沖電氣工業股份有限公司 OKI ELECTRIC INDUSTRY CO., LTD. , 三洋電機股份有限公司 SANYO ELECTRIC CO., LTD , 夏普股份有限公司 SHARP KABUSHIKI KAISHA , 新力股份有限公司 , 東芝股份有限公司 KABSUHIKI KAISHA TOSHIBA , 日本電氣股份有限公司 NEC CORPORATION , 松下電器產業股份有限公司 MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD. , 三菱電機股份有限公司 MITSUBISHI ELECTRIC CORPORATION , 富士通股份有限公司 FUJITSU LIMITED , 羅沐股份有限公司 ROHM CO., LTD.
IPC: H01L
CPC classification number: H04L25/0292 , H01L24/46 , H01L2224/05553 , H01L2224/48137 , H01L2224/49171 , H01L2224/49175 , H01L2924/00014 , H01L2924/12032 , H01L2924/12036 , H01L2924/1305 , H01L2924/30107 , H01L2924/3011 , H01L2924/30111 , H01L2924/3025 , H04L25/0272 , H04L25/0278 , H04L25/028 , H01L2924/00 , H01L2224/45099
Abstract: 本發明提供,能夠儘可能肯定傳統的系統架構與零件架構,同時可以供數十GHz頻帶之數位高速訊號通過的訊號傳送技術。本發明之系統是,在整個電子電路的電晶體之邏輯電路、記憶電路所含的驅動電路1與接收器2的架構中,驅動電路1是分別通過訊號傳送線路3連接在接收器2,通過電源.接地傳送線路4連接在電源Vdd的訊號傳送系統,其構造是,驅動電路1及接收器2全是實質上的差動輸入、差動輸出,驅動電路1的實質差動輸出之輸出端沒有連接電源或接地,而接收器2則藉由檢測實質差動輸入的訊號之電位差而進行收訊,而且,訊號傳送線路3沒有分配配線。
Abstract in simplified Chinese: 本发明提供,能够尽可能肯定传统的系统架构与零件架构,同时可以供数十GHz频带之数码高速信号通过的信号发送技术。本发明之系统是,在整个电子电路的晶体管之逻辑电路、记忆电路所含的驱动电路1与接收器2的架构中,驱动电路1是分别通过信号发送线路3连接在接收器2,通过电源.接地发送线路4连接在电源Vdd的信号发送系统,其构造是,驱动电路1及接收器2全是实质上的差动输入、差动输出,驱动电路1的实质差动输出之输出端没有连接电源或接地,而接收器2则借由检测实质差动输入的信号之电位差而进行收讯,而且,信号发送线路3没有分配配线。
-
公开(公告)号:TW536850B
公开(公告)日:2003-06-11
申请号:TW090128466
申请日:2001-11-16
Applicant: 大塚寬治 , 宇佐美保 , 沖電氣工業股份有限公司 , 三洋電機股份有限公司 , 夏普股份有限公司 , 蘇妮股份有限公司 , 東芝股份有限公司 , 日本電氣股份有限公司 , 日立製作所股份有限公司 , 富士通股份有限公司 , 松下電器產業股份有限公司 , 三菱電機股份有限公司 , 羅沐股份有限公司
IPC: H01P
CPC classification number: H01P3/081 , H05K1/0237
Abstract: 一種傳輸線之布線構造,具有接地線(2)與信號線(1)。信號線(1)係裝設以使得經由電介質(3)而面向接地線(2)。面向接地線(2)之信號線(1)的一表面,具有延伸在傳輸方向中的槽。面向信號線(1)之接地線(2)的一表面,亦具有延伸在傳輸方向中的槽。槽抑制其他鄰近信號線(1)所產生之電磁場而在信號線(1)中所導致的電磁感應。
Abstract in simplified Chinese: 一种传输线之布线构造,具有接地线(2)与信号线(1)。信号线(1)系装设以使得经由电介质(3)而面向接地线(2)。面向接地线(2)之信号线(1)的一表面,具有延伸在传输方向中的槽。面向信号线(1)之接地线(2)的一表面,亦具有延伸在传输方向中的槽。槽抑制其他邻近信号线(1)所产生之电磁场而在信号线(1)中所导致的电磁感应。
-
公开(公告)号:TW507360B
公开(公告)日:2002-10-21
申请号:TW090124467
申请日:2001-10-03
Applicant: 大塚寬治 , 宇佐美保 , 松下電器產業股份有限公司 , 沖電氣工業股份有限公司 , 三洋電機股份有限公司 , 夏普股份有限公司 , 新力股份有限公司 , 東芝股份有限公司 , 日本電氣股份有限公司 , 日立製作所股份有限公司 , 三菱電機股份有限公司 , 羅姆股份有限公司
IPC: H01L
CPC classification number: H03K19/01707
Abstract: 利用pMOS電晶體和nMOS電晶體構成CMOS構造之線路驅動器。在pMOS電晶體之源極和電源之間插入pMOS變容二極體,在nMOS電晶體之源極和接地之間插入nMOS變容二極體。兩MOS變容二極體各自具有和pMOS電晶體及nMOS電晶體完全相同之尺寸構造或者2倍之通道面積。對兩MOS變容二極體各自之閘極輸入係線路驅動器輸入信號之反相信號。藉此,實現構成該線路驅動器之兩MOS電晶體之高速切換。
Abstract in simplified Chinese: 利用pMOS晶体管和nMOS晶体管构成CMOS构造之线路驱动器。在pMOS晶体管之源极和电源之间插入pMOS变容二极管,在nMOS晶体管之源极和接地之间插入nMOS变容二极管。两MOS变容二极管各自具有和pMOS晶体管及nMOS晶体管完全相同之尺寸构造或者2倍之信道面积。对两MOS变容二极管各自之闸极输入系线路驱动器输入信号之反相信号。借此,实现构成该线路驱动器之两MOS晶体管之高速切换。
-
公开(公告)号:TW495955B
公开(公告)日:2002-07-21
申请号:TW089128281
申请日:2000-12-29
Applicant: 大塚寬治 , 宇佐美保 , 三洋電機股份有限公司 , 沖電氣工業股份有限公司 , 夏普股份有限公司 , 新力股份有限公司 , 東芝股份有限公司 , 日本電氣股份有限公司 , 日立製作所股份有限公司 , 松下電子工業股份有限公司 , 三菱電機股份有限公司 , 富士通股份有限公司 , 羅沐股份有限公司
CPC classification number: H05K1/0245 , H01L2924/0002 , H05K1/024 , H05K1/0242 , H05K3/0023 , H05K3/429 , H05K3/4623 , H05K3/4697 , H05K2201/09672 , H05K2203/086 , H01L2924/00
Abstract: 本發明係提供一種配線基板,係使信號配線系所產生因趨表效應引起的電阻增大為最小,以防止高頻信號之衰減,並能實現GHz區域之高頻數位信號之傳送。
將形成有信號配線22、23的2片基板,以信號配線22、23能平行相對向之方式介由絕緣物而固定之。信號配線22、23之相對向面,係經平滑化,而其表面之凹凸係較因趨表效應引起的表皮厚度為小,較佳為作成1/3以下,而藉以使趨表效應所引起的電阻增大為最小。Abstract in simplified Chinese: 本发明系提供一种配线基板,系使信号配线系所产生因趋表效应引起的电阻增大为最小,以防止高频信号之衰减,并能实现GHz区域之高频数码信号之发送。 将形成有信号配线22、23的2片基板,以信号配线22、23能平行相对向之方式介由绝缘物而固定之。信号配线22、23之相对向面,系经平滑化,而其表面之凹凸系较因趋表效应引起的表皮厚度为小,较佳为作成1/3以下,而借以使趋表效应所引起的电阻增大为最小。
-
-
-
-