PROCEDE D'ELABORATION D'HISTOGRAMMES D'UN SIGNAL DE CAPTEURS PROVENANT D'UNE MATRICE DE CAPTEURS, EN PARTICULIER DE PROXIMITE, ET DISPOSITIF CORRESPONDANT

    公开(公告)号:FR3038433A1

    公开(公告)日:2017-01-06

    申请号:FR1556249

    申请日:2015-07-02

    Inventor: MELLOT PASCAL

    Abstract: Le procédé comprend a) une élaboration d'un premier histogramme (Histol) à partir de l'émission du rayonnement optique initial et comportant au moins un traitement effectué au rythme d'un signal d'horloge (CLK1) ayant une période interne (PI) égale à un sous-multiple de la période optique (PO), du signal de capteurs (SCAP) et d'un signal de référence (SR). On effectue ensuite des itérations successives de l'étape a) avec dans chaque itération un décalage temporel du rayonnement optique initial d'une première fraction (PF) de ladite période interne (PI), jusqu'à couvrir au moins une partie de ladite période interne (PI), de façon à obtenir à l'issue de chaque itération un histogramme supplémentaire (un des Histo2 à Histo8), et on effectue une combinaison numérique du premier histogramme (Histol) et des histogrammes supplémentaires (Histo2-Histo8) de façon à obtenir un histogramme final (HistoF) possédant une granularité temporelle plus fine que celle du premier histogramme (Histo1).

    DISPOSITIF ELECTRONIQUE COMPRENANT DES PUCES EMPILEES

    公开(公告)号:FR3029013A1

    公开(公告)日:2016-05-27

    申请号:FR1461285

    申请日:2014-11-21

    Abstract: Procédé de fabrication d'un dispositif électronique et dispositif électronique, dans lesquels une première et une seconde puces de circuits intégrés (2, 5), sont empilées en vis-à-vis et à distance l'une de l'autre, une pluralité de piliers de connexion électrique (11) et au moins une barrière de protection (7, 28, 29, 35) sont interposés entre lesdites puces, en délimitant un espace libre (8) entre des régions locales (9, 10) en vis-à-vis desdites puces, et un bloc d'encapsulation (12) s'étend autour de la puce (2) qui présente la face de montage la plus petite et sur la périphérie la face de montage de l'autre puce (5) ; et dans lesquels lesdits piliers de connexion électrique et ladite barrière de protection sont en au moins une même matière métallique en vue d'une fabrication simultanée.

    Dispositif et procédé de décalage de niveau

    公开(公告)号:FR3113796B1

    公开(公告)日:2023-01-13

    申请号:FR2008826

    申请日:2020-08-31

    Abstract: Dispositif et procédé de décalage de niveau La présente description concerne un procédé de fourniture d'un niveau de potentiel de sortie parmi deux premiers niveaux en fonction d'un niveau d'entrée parmi deux deuxièmes niveaux, comprenant : la fourniture du niveau de sortie par un premier nœud (210) connectant entre eux des premier (201) et deuxième (202) transistors électriquement en série entre deux deuxièmes nœuds (VGH, VGL) d'application des premiers niveaux ; la fourniture, par un premier générateur de tension (230) alimenté par l'un des deuxièmes nœuds (VGH), d'une première tension continue (V1) définissant une limite haute de tension de commande du premier transistor ; et la fourniture, par un deuxième générateur (240) de tension commandé par une valeur représentative de la première tension et alimenté entre les deuxièmes nœuds, d'une deuxième tension continue (V2) définissant une limite haute de tension de commande du deuxième transistor. Figure pour l'abrégé : Fig. 2

    SYSTEME ELECTRONIQUE EMBARQUE
    47.
    发明专利

    公开(公告)号:FR3050565A1

    公开(公告)日:2017-10-27

    申请号:FR1653616

    申请日:2016-04-25

    Abstract: Le système électronique (SE) est configuré pour implémenter une application logicielle (AL) décrite sous la forme d'un graphe de type réseau de Kahn (GKPN) comportant des acteurs (Ai). L'un au moins des acteurs (Ai) comporte un processeur (PPn) et l'un au moins des acteurs (Ai) comporte un accélérateur matériel (HW_IPk) et le système (SE) comporte en outre des mémoires tampons (FIFOj) couplées entre les différents acteurs (Ai), et des moyens de traitement (MT) configurés pour permettre un dialogue entre lesdits acteurs (Ai) selon un protocole commun de communication et de synchronisation (PCCS) alors que ledit processeur (PPn) et ledit accélérateur matériel (HW IPk) sont conçus pour utiliser des protocoles de communication individuels différents.

    COMPRESSION ET DECOMPRESSION DE DONNEES VIDEO

    公开(公告)号:FR3046711A1

    公开(公告)日:2017-07-14

    申请号:FR1650160

    申请日:2016-01-08

    Inventor: NICOLAS MARINA

    Abstract: Procédé et dispositif de compression d'un bloc de données (10) comportant respectivement des jeux de composantes homologues, comprenant une sélection (20) dans lesdites données du bloc d'une composante (13) dite composante désignée, une compression (21, 22) avec perte mesurable inférieure ou égale à un seuil des composantes non-désignées (11, 12) et une compression (23) de la composante désignée (13) comprenant au moins une sélection de valeurs particulières prises parmi les valeurs des composantes désignées homologues associées aux données du bloc.

    50.
    发明专利
    未知

    公开(公告)号:FR3043796A1

    公开(公告)日:2017-05-19

    申请号:FR1560947

    申请日:2015-11-16

    Abstract: L'invention concerne un dispositif de mesure de distance comprenant : un réseau de dispositifs de détection de photons adapté à recevoir un signal optique réfléchi par un objet dans une scène image ; des premier et deuxième dispositifs logiques (402, 406) adaptés à combiner respectivement les sorties d'une première et d'une deuxième pluralité des dispositifs de détection de photons ; des premier et deuxième circuits compteurs (502, 504) couplés respectivement à une sortie des premier et deuxième dispositifs logiques et adaptés à générer des première et deuxième valeurs de comptage en comptant respectivement les événements de détection de photons générés par les première et deuxième pluralités de dispositifs de détection de photons ; et un circuit d'estimation de distance (512, 518) adapté à estimer la distance de l'objet en estimant la position temporelle d'une ou plusieurs impulsions du signal optique sur la base des première et deuxième valeurs de comptage.

Patent Agency Ranking