-
公开(公告)号:CN110610769B
公开(公告)日:2021-07-13
申请号:CN201910276515.7
申请日:2019-04-08
Applicant: 中国核动力研究设计院
Abstract: 本发明公开了一种基于核电厂保护系统的安全事故保护方法:反应堆保护系统同时产生两路自动安注指令信号,第一路自动安注指令信号送往安全级软件的RS触发器,同时第二路自动安注指令信号传输至ECP继电器电路的RS触发器;第一路自动安注指令信号送往安全级软件的RS触发器后,安全级软件的RS触发器触发后自动进行安注,并触发预设延时允许复位计时,预设延时结束后允许操纵员停止安注;第二路自动安注指令信号传输至ECP继电器电路的RS触发器后与基于继电器的手动安注指令进行逻辑或处理,ECP继电器电路的RS触发器触发后进行安注,并触发预设延时允许复位计时,预设延时结束后允许操纵员停止安注。提高了核电厂的安全性和经济性。
-
公开(公告)号:CN107272515B
公开(公告)日:2019-12-31
申请号:CN201710645962.6
申请日:2017-08-01
Applicant: 中国核动力研究设计院
IPC: G05B19/042
Abstract: 本发明公开了一种用于核电厂的信息上传方法、信息下发方法以及通信方法,所述信息上传方法应用于扩展柜和控制柜之间。所述信息上传方法包括:各个从通信模块收集本机箱中各个PLM模块的上传信息并发送至主通信模块;主通信模块收集本机箱中各个PLM模块的上传信息,并将收集的上传信息和各个从通信模块收集的上传信息发送至CPU模块。所述信息下发方法包括:CPU模块将下发信息发送至主通信模块;主通信模块将下发信息发送至本机箱中各个PLM模块和各个从通信模块;各个从通信模块将下发信息发送至本机箱中各个PLM模块。本发明提供的用于核电厂的信息上传方法、信息下发方法以及通信方法,可以减少端口和线缆,减小现场接线复杂度。
-
公开(公告)号:CN110444305A
公开(公告)日:2019-11-12
申请号:CN201910743983.0
申请日:2019-08-13
Applicant: 中国核动力研究设计院
Inventor: 陈鹏 , 刘宏春 , 俞赟 , 朱攀 , 冯威 , 周继翔 , 苟拓 , 青先国 , 陈智 , 贺理 , 罗炜 , 许东芳 , 李谢晋 , 王琳 , 叶奇 , 王明星 , 孙剑 , 黄奇
Abstract: 本发明公开了一种优化的数字化反应堆保护系统,包括四个冗余的序列,每个序列包括:信号隔离分配单元SIDU、紧急停堆功能处理单元RTU、专设安全设施驱动功能处理单元ESFU、或逻辑单元、优先级选择单元PSU,其中,紧急停堆功能处理单元RTU:用于获取来自信号隔离分配单元SIDU的信号,还用于输出紧急停堆信号给或逻辑单元;专设安全设施驱动功能处理单元ESFU:用于获取来自信号隔离分配单元SIDU的信号,用于生成专设安全设施驱动信号给优先级选择单元PSU,用于输出紧急停堆信号给或逻辑单元;或逻辑单元:用于接收紧急停堆功能处理单元RTU输出的紧急停堆信号和专设安全设施驱动功能处理单元ESFU输出的紧急停堆信号,并进行或逻辑判断后输出给停堆断路器。
-
公开(公告)号:CN106933542B
公开(公告)日:2019-06-07
申请号:CN201710204547.7
申请日:2017-03-31
Applicant: 中国核动力研究设计院
Abstract: 本发明公开了一种用于核电厂DCS系统的基于FPGA的DMA协处理器包括CPU,CPU通过EMIF总线与DMA协处理器互联,DMA协处理器通过另外两组EMIF总线分别与Flash,SRAM和GPU连接,其中Flash和GPU存储设备共享地址总线和数据总线。CPU对DMA协处理器发出DMA指令,并同时以透传的方式,将上层软件的图形组态数据下装到Flash;将动态数据写入SRAM;在上电初始化后配置GPU的工作参数。DMA协处理器:包括Flash驱动逻辑、SRAM驱动逻辑、GPU驱动逻辑、数据缓存逻辑以及总线切换逻辑,通过EMIF总线切换为CPU提供访问Flash、SRAM或GPU的通道。
-
公开(公告)号:CN105137474B
公开(公告)日:2017-11-24
申请号:CN201510392088.0
申请日:2015-07-07
Applicant: 中国核动力研究设计院
IPC: G01T7/00
Abstract: 本发明公开了一种针对源量程中子探测器供电控制功能的定期试验方法,在RPR系统侧将源量程紧急停堆闭锁输入信号设计成两路,并在RPN系统侧对两路源量程紧急停堆闭锁信号进行逻辑或处理后,再进行探测器高压电源切除/恢复逻辑处理,同时在RPN系统侧对两路输入信号进行逻辑异或处理后将定期试验反馈信号发送至RPR系统,定期试验时,试验信号发出方首先对其中一路发送试验信号,然后对另一路发送试验信号,试验人员通过读取的两个定期试验反馈信号判断源量程中子探测器供电控制功能是否正常。本发明的有益效果是:实现了在反应堆高功率运行期间,对源量程中子探测器供电控制功能进行定期试验,从而提高核电厂的可靠性和经济性。
-
公开(公告)号:CN107273626A
公开(公告)日:2017-10-20
申请号:CN201710487646.0
申请日:2017-06-23
Applicant: 中国核动力研究设计院
IPC: G06F17/50
Abstract: 本发明公开了一种应用于核电安全级DCS数据处理方法包括:使用SCADE编程套件,按照功能图纸进行软件功能设计;按照功能图纸完成功能图后,使用SCADE套件内置的转换功能将所有功能图转换为可编译的C语言代码;将SCADE生成的代码进行使用C语言头文件和源文件进行变量的二次封装;将二次封装后的C代码与通信接口代码合并编译成为可执行文件;将可执行文件通过下装程序下装到目标板;目标设备上电后启动内部任务调度,调用可执行文件运行接管目标板;通过通信接口收发各个站点数据;通过缓冲区的覆盖和读取实现数据转发功能,实现了在处理核电安全级DCS数据时工作量小,技术门槛低,效率较高的技术效果。
-
公开(公告)号:CN106933542A
公开(公告)日:2017-07-07
申请号:CN201710204547.7
申请日:2017-03-31
Applicant: 中国核动力研究设计院
Abstract: 本发明公开了一种用于核电厂DCS系统的基于FPGA的DMA协处理器包括CPU,CPU通过EMIF总线与DMA协处理器互联,DMA协处理器通过另外两组EMIF总线分别与Flash,SRAM和GPU连接,其中Flash和GPU存储设备共享地址总线和数据总线。CPU对DMA协处理器发出DMA指令,并同时以透传的方式,将上层软件的图形组态数据下装到Flash;将动态数据写入SRAM;在上电初始化后配置GPU的工作参数。DMA协处理器:包括Flash驱动逻辑、SRAM驱动逻辑、GPU驱动逻辑、数据缓存逻辑以及总线切换逻辑,通过EMIF总线切换为CPU提供访问Flash、SRAM或GPU的通道。
-
公开(公告)号:CN103426483B
公开(公告)日:2016-01-27
申请号:CN201210163733.8
申请日:2012-05-24
Applicant: 中国核动力研究设计院
CPC classification number: Y02E30/40
Abstract: 本发明涉及一种针对两环路的主泵跳闸逻辑控制方法,当独立通道中有两个或两个以上监测到转速信号达到低低定值,且反应堆的功率在P7以上时,反应堆紧急停堆、启动汽动辅助给水泵;当独立通道IP、IIIP中有一个或一个以上监测到达到低低定值,且当独立通道中有两个或两个以上监测到达到低低定值,且功率在P7以上时,一号主泵跳闸;当独立通道IIP、IVP中有一个或一个以上监测到达到低低定值,且当独立通道中有两个或两个以上监测到达到低低定值,且功率在P7以上时,二号主泵跳闸。采用本发明一台主泵因自身原因停运时不影响另一台主泵的正常运行,可保持单环路的强迫循环,对于反应堆的余热排出是有利的,更加有利于核电厂的可靠安全运行。
-
公开(公告)号:CN103426490A
公开(公告)日:2013-12-04
申请号:CN201210163724.9
申请日:2012-05-24
Applicant: 中国核动力研究设计院
IPC: G21D3/06
CPC classification number: Y02E30/40
Abstract: 本发明涉及一种反应堆保护系统共模故障的防御方法,依次包括:一、采集对象系统的设计数据,确定对象系统的功能;收集各功能失效对对象系统影响贡献的数据;二、对于多个功能仅由一个设备执行的情况,当该设备失效概率比平均水平高1个数量级及以上时,将该设备确定为对象系统的关键共模点;当拒动模式下的关键共模点上设备故障导致堆芯融化的概率高于10-5,则判断该关键共模点上设备对反应堆安全有影响;三、对于没有相互联系的功能,分配到不同的设备;对相互之间有联系的功能,分配到同一个设备。本发明简单易行,受现实条件制约小、可以采用同一个厂家的设备实现系统,尤其是针对软件共模故障的防御可以大幅降低成本,有利于提高经济性。
-
公开(公告)号:CN103426483A
公开(公告)日:2013-12-04
申请号:CN201210163733.8
申请日:2012-05-24
Applicant: 中国核动力研究设计院
CPC classification number: Y02E30/40
Abstract: 本发明涉及一种针对两环路的主泵跳闸逻辑控制方法,当独立通道中有两个或两个以上监测到转速信号达到低低定值,且反应堆的功率在P7以上时,反应堆紧急停堆、启动汽动辅助给水泵;当独立通道IP、IIIP中有一个或一个以上监测到达到低低定值,且当独立通道中有两个或两个以上监测到达到低低定值,且功率在P7以上时,一号主泵跳闸;当独立通道IIP、IVP中有一个或一个以上监测到达到低低定值,且当独立通道中有两个或两个以上监测到达到低低定值,且功率在P7以上时,二号主泵跳闸。采用本发明一台主泵因自身原因停运时不影响另一台主泵的正常运行,可保持单环路的强迫循环,对于反应堆的余热排出是有利的,更加有利于核电厂的可靠安全运行。
-
-
-
-
-
-
-
-
-