蓝牙无线通信系统的构架方法

    公开(公告)号:CN101827462A

    公开(公告)日:2010-09-08

    申请号:CN201010185959.9

    申请日:2010-05-28

    Abstract: 蓝牙无线通信系统的构架方法,属于无线通信领域,本发明是为了解决现有蓝牙无线通信技术中无法将多个蓝牙设备组建成系统,无法实现一个蓝牙上位机与多个蓝牙下位机之间的有效通信的问题。本发明方法包括:1.获取上位机蓝牙模块句柄;2.判断句柄获取情况;3.初始化上位机蓝牙模块;4.判断初始化情况;5.查询上位机蓝牙模块数据覆盖范围内的蓝牙下位机;6.蓝牙上位机与选定的M个蓝牙下位机建立连接组建系统,并获得M个连接句柄;7.判断系统组建情况;8.实现上位机与功能设备之间的数据通信;9.断开连接、释放句柄。本发明将多个蓝牙设备组建成系统,实现一个蓝牙上位机与多个蓝牙下位机之间的有效通信,用于蓝牙无线通信。

    基于同余理论的互质模并联计数器

    公开(公告)号:CN1688109A

    公开(公告)日:2005-10-26

    申请号:CN200510009982.1

    申请日:2005-05-16

    Abstract: 基于同余理论的互质模并联计数器,本发明公开一种同步移位寄存器型计数器。它克服了随着计数器中触发器数目(模)增大,最大计数频率降低这一问题。它由第一同步环形计数器、第二同步环形计数器…第r同步环形计数器和译码单元2组成,第一同步环形计数器~第r同步环形计数器中任意两个同步环形计数器中的触发器个数都互为质数,所有同步环形计数器的时钟脉冲输入端都连接在一起并接时钟脉冲信号clk,所有同步环形计数器中的每个触发器的正输出端或反输出端都分别连接在2的一个输入端上。它应用了同步环形计数器作为它的基本组件,每个环行计数器中触发器的个数互质,用很少的环行计数器个数就得到很大的计数,为高速连续计数提供了一种手段。

    基于改进鲸鱼优化算法的数字微流控芯片的调度优化方法

    公开(公告)号:CN110443433B

    公开(公告)日:2023-01-17

    申请号:CN201910754569.X

    申请日:2019-08-15

    Abstract: 基于改进鲸鱼优化算法的数字微流控芯片的调度优化方法,涉及数字微流控芯片的设计领域,为了延长数字微流控芯片的使用寿命。参数初始化,计算每个鲸鱼的适应度值,并保存适应度值最好的鲸鱼及其位置坐标;更新参数;判断q值是否小于概率阈值,如果判断结果为是则采用鲸鱼优化算法对当前鲸鱼代数中鲸鱼的位置坐标进行更新,否则采用遗传算法对当前鲸鱼代数中鲸鱼的位置坐标进行更新;采用随机密钥的重新排序规则对当前鲸鱼的位置坐标进行处理;计算鲸鱼的适应度值,并保存适应度值最好的鲸鱼及其位置坐标;返回更新参数步骤,重复操作,直至完成所有的鲸鱼代数,输出适应度值最好的鲸鱼及其位置坐标。本发明适用于设计数字微流控芯片。

    锁相环时钟边沿触发的时钟分相法

    公开(公告)号:CN108736885B

    公开(公告)日:2022-04-12

    申请号:CN201810523585.3

    申请日:2018-05-28

    Abstract: 锁相环时钟边沿触发的时钟分相法,属于时间间隔测量领域,本发明为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。本发明具体过程为:将时钟信号100MHz输入到锁相环的输入端;将时钟信号倍频到315MHz,将高电平段进行八次移相;将锁相环倍频移相后的时钟信号的边沿作为触发信号;将被测信号进行时钟同步处理;对时钟信号和被测信号的每条传输路径分别进行时序约束;将被测信号电平在触发时刻出现跳变的位置提取出来;当被测信号上升沿检测函数或被测信号下降沿检测函数出现上升沿时输出高电平,否则输出低电平;获得被测信号上升沿或下降沿在一个时钟周期内的相对位置。本发明用于时间间隔测量。

    基于改进遗传算法的数字微流控芯片故障修复方法

    公开(公告)号:CN109214090A

    公开(公告)日:2019-01-15

    申请号:CN201811046057.X

    申请日:2018-09-07

    Abstract: 基于改进遗传算法的数字微流控芯片故障修复方法,涉及数字微流控芯片故障修复领域,为了解决现有的数字微流控芯片故障修复方法的用时长、效率低的问题。建立数字微流控芯片的数学模型,确定数字微流控芯片的操作序列图,设定每代染色体的数目、交叉概率和变异概率,编码产生初始染色体,重复以下步骤:对每条染色体进行解码,计算每条染色体的适应度,根据染色体的适应度选择染色体进入下一代,染色体进行交叉、变异,直至达到迭代次数要求,得到故障修复结果。本发明适用于修复数字微流控芯片的故障。

    串联锁相环时钟边沿触发的时钟分相法

    公开(公告)号:CN108768388A

    公开(公告)日:2018-11-06

    申请号:CN201810522510.3

    申请日:2018-05-28

    CPC classification number: H03L7/081 H03L7/18

    Abstract: 串联锁相环时钟边沿触发的时钟分相法,属于时间间隔测量领域,为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。具体过程为:将时钟信号100MHz输入到一个锁相环输入端;倍频到200MHz,将高电平段进行八次移相;将时钟信号输入到另一个锁相环输入端;倍频到200MHz,将高电平段进行八次移相;将串联锁相环倍频移相后边沿作为触发信号;将被测信号进行时钟同步处理;对时钟信号和被测信号的每条传输路径分别进行时序约束;将被测信号电平在触发时刻出现跳变的位置提取出来;当被测信号上升沿检测函数或被测信号下降沿检函数测检测到出现上升沿时输出高电平,否则输出低电平;完成时钟分相。用于时间间隔测量。

    基于FC-AE-1553的混合航电系统测试仪

    公开(公告)号:CN103248537B

    公开(公告)日:2017-02-08

    申请号:CN201310175464.1

    申请日:2013-05-13

    Abstract: 基于FC-AE-1553的混合航电系统测试仪,涉及一种混合航电系统测试仪。它是为了解决目前无法对混合多种不同协议的航电系统进行测试的问题。它的光纤收发器用于进行光信号和电信号的相互转换;RS422/485收发器用于实现RS-422/485信号的电平转换及数据收发;FPGA用于与光纤收发器、RS422/485收发器和处理器进行数据交互;处理器的上位机信号输入或输出端与上位机的信号输出或输入端连接;处理器的1553B协议信号输入或输出端与1553B协议芯片的1553B协议信号输出或输入端连接;1553B协议芯片通过两个隔离变压器与外部1553B总结进行数据交互。本发明适用于对混合航电系统进行测试。

    基于AXIe的智能平台管理系统测试仪器

    公开(公告)号:CN105634871A

    公开(公告)日:2016-06-01

    申请号:CN201610049193.9

    申请日:2016-01-25

    CPC classification number: H04L43/50 H04L43/0817

    Abstract: 基于AXIe的智能平台管理系统测试仪器,属于测试领域。解决了现有研发人员所研发IPMC设备,判定其在相应AXIe自动测试系统中是否能正常工作的问题。协议管理控制器,用于根据测试信息向待测智能平台管理系统中各单板上的IPMC或ShMC设备发送命令和数据,并接收待测智能平台管理系统中各单板上的IPMC或ShMC设备的响应数据;上位机,用于对协议管理控制器进行配置,根据测试需求,设置进行测试的项目以及具体测试内容,还用于对接收的待测智能平台管理系统中各单板上的IPMC或ShMC设备的响应数据进行处理,显示待测智能平台管理系统的信息及测试结果。用于对待测智能平台管理系统的是否符合AXIe标准进行测试。

Patent Agency Ranking