2.5Gbps급 (STM-16) 입출력 링크와 링 망 연동 기능을 통합한 동기식 교차 연결 장치
    41.
    发明公开
    2.5Gbps급 (STM-16) 입출력 링크와 링 망 연동 기능을 통합한 동기식 교차 연결 장치 失效
    集成2.5Gbps(STM-16)输入/输出链路和环网互通功能的同步交叉单元

    公开(公告)号:KR1019980046384A

    公开(公告)日:1998-09-15

    申请号:KR1019960064709

    申请日:1996-12-12

    Abstract: 본 발명은 디지틀 전송 분야의 동기식 전송시스템 분류중 단국형, 분기 결합형, 교차 연결형 중에서 교차 연결형에 속하는 것으로서 2.5Gbps급(STM-16) 입출력 링크와 링 망 연동 기능을 통합한 동기식 교차 연결 장치에 관한 것이다. 본 발명은 다수의 STM-16 신호에 대한 입출력 기능을 수행하는 입출력 수단과, 상기 입출력 수단의 신호를 교차/연결하는 신호 교차 수단과, 상기 입출력 수단과 상기 신호 교차 수단에 필요한 동기 신호를 출력하는 동기 수단으로 구성되어, 기능부간 다중화된 병렬 AUG 데이타의 접속 관계를 동일하게 하므로서 융통성 있는 기능 구성을 가질 수 있을 뿐만 아니라, 접속되는 신호를 병렬처리하여 안정된 장치를 제공하고, 국간 전송 용량이 2.5Gbps급인 구간에서는 별도의 장치 없이 전송 능력을 가지므로, 규모면에서 경제적이고 효율적으로 구성할 수 있으며, 즉각적인 링 복구 기능을 가지므로서 생존도를 향상시킨다는 장점이 있다.

    광대역 회선 분재 시스템에 적용되는 기준 동기원의 선택 제어 방법
    42.
    发明公开
    광대역 회선 분재 시스템에 적용되는 기준 동기원의 선택 제어 방법 失效
    基准同步器在宽带线路盆景系统中的选择控制方法

    公开(公告)号:KR1019980038463A

    公开(公告)日:1998-08-05

    申请号:KR1019960057367

    申请日:1996-11-26

    Inventor: 이창기 김홍주

    Abstract: 본 발명은 광대역 회선 분배 시스템(BDCS)의 시스템 클럭 발생기에서 동기된 시스템 클럭을 생성하기 위해서 필요로 하는 기준 동기원을 다수의 동기윈 후보 중에서 여러 가지의 선택 조건을 고려하여 효과적이고 적합하게 선택하게 하는 제어 방법에 관한 것으로서, 동기 품질 순위를 1로 설정하는 제 1단계와, 동기원 순위를 1로 설정하는 제 2단계와, 장애 상태가 아니고, 상기 제 1 및 제 2단계에서 설정된 조건을 만족시키는 동기원 후보가 있는 지를 확인하는 제 3단계와, 상기 제 3단계 결과 조건을 만족시키는 동기원 후보가 있으면, 해당 동기원 후보를 기준 동기원으로 선택하는 제 4단계와, 선택된 기준 동기원의 메시지를 생성하고 전송하는 제 5단계로 구성되어, 안정성이 높은 시스템, 클럭을 공급하여 장치의 신뢰성을 향상시킬 수 있으며, 망에서 발생할 수 있는 포인터 조정을 억제하여 지터성분을 줄일 수 있어서 전반적인 전송망 성능을 향상시킬 수 있는 장점이 있다.

    에스티엠-4(STM-4)급 다중장치
    43.
    发明授权
    에스티엠-4(STM-4)급 다중장치 失效
    STM-4的多路复用器

    公开(公告)号:KR100126846B1

    公开(公告)日:1998-04-01

    申请号:KR1019940035062

    申请日:1994-12-19

    Abstract: A multiplexer of a STM-4 class equalizing a connection relation of 4 AUG signals forming STM-4 signal, and easily employs DS1-N, DS1-E, DS3 signal and a STM-1 signal unit, thereby providing a stable STM-4 multiple device. The multiplexer includes: a DS1-N signal AUG multiplexer(1) for multiplexing DS1-N signal; a DS1-E signal AUG multiplexer(1) for multiplexing DS1-E signal; a AUG multiplexer(3) of DS3 signal to multiplex DS3 signal; STM-1 signal forming means(4) for receiving STM-1 signal as an input; STM-4 signal forming means(5) having a commong parallel AUG data and a reference clock format; and a system timing generator for providing a system timing to the multiplexers(1,2,3,4,5).

    Abstract translation: STM-4类的多路复用器使形成STM-4信号的4个AUG信号的连接关系均衡,并且容易地采用DS1-N,DS1-E,DS3信号和STM-1信号单元,从而提供稳定的STM-4 多设备。 多路复用器包括:用于复用DS1-N信号的DS1-N信号AUG多路复用器(1) DS1-E信号AUG多路复用器(1),用于复用DS1-E信号; DS3信号的AUG多路复用器(3),用于复用DS3信号; 用于接收STM-1信号作为输入的STM-1信号形成装置(4) 具有通用并行AUG数据和参考时钟格式的STM-4信号形成装置(5) 以及用于向多路复用器(1,2,3,4,5)提供系统定时的系统定时发生器。

    광대역 회선분배 시스템에서의 공간 스위칭 장치
    44.
    发明公开
    광대역 회선분배 시스템에서의 공간 스위칭 장치 失效
    宽带线路配电系统中的空间开关器件

    公开(公告)号:KR1019970056315A

    公开(公告)日:1997-07-31

    申请号:KR1019950055886

    申请日:1995-12-23

    Abstract: 본 발명은 신호채널들을 스위칭할 때 블록킹이 발생하지 않도록 공간 스위칭 기능을 수행하는 광대역 회선분배 시스템에서의 공간 스위칭 장치에 관한 것으로, 외부로 부터 한 버스(BUS)씩 BTL 신호를 입력받아 TTL 신호로 변환하는 전단 시간스위치 접속부(21); 상기 전단 시간스위치 접속부(21)에서 입력된 버스(BUS) 신호들의 위상차를 시스템에서 공급받은 기준클럭에 정렬하는 위상정렬 기능부(22); 이중화 되어 상기 위상 정렬 기능부(22)로 부터 입력되는 신호를 VC3 신호단위로 공간스위칭 하는 스위칭 기능부(23); 상기 스위칭 기능부(23)로 부터 공간 스위칭된 버스(BUS) 단위의 TTL 신호를 BTL 신호로 변환하여 외부로 출력하는 후단 시간스위치 접속부(24); 외부로 부터 입력되는 칩 선택신호, 인터럽트신호 및 신호채널의 스위칭 제어신호를 상기 위상정력 기능부(22)와 스위칭 기능부(23)에 공급하는 프로세서 접속부(25); 및 시스템의 기준클럭에 동기를 맞추어 전단 시간스위치 접속부(21)로 부터의 클럭신호를 체배하고 후단 시간스위치 접속부(24)로의 클럭신호를 분주시키는 클럭신호 처리기능부(26)를 구비하는 것을 특징으로 하여 고속의 신호접속이 가능하고, 가상채널 단위의 채널 스위칭시 블록킹이 발생하지 않으며, 또한 전/후단 스위치 모듈의 용량이 증가하는 경우 단순히 공간스위치 모듈의 수를 증가시킴으로 신호채널의 블록킹 없이 스위칭용량을 늘릴 수 있는 효과가 있다.

    시스템 자동 절체 회로
    45.
    发明公开
    시스템 자동 절체 회로 失效
    系统自动切换电路

    公开(公告)号:KR1019970056236A

    公开(公告)日:1997-07-31

    申请号:KR1019950053998

    申请日:1995-12-22

    Abstract: 본 발명은 시스템 자동 절체 회로에 관한 것으로서, 리셋 신호를 입력받아 반전시켜 출력하는 제1반전 수단(32); 타 보드의 실탈장 상태를 나타내는 신호를 입력받아 반전시켜 출력하는 제2반전 수단(33); 타 보드의 현재 동작 상태를 나타내는 신호를 입력받아 반전시켜 출력하는 제3반전 수단(34); 상기 제1반전 수단(32)의 출력에 의해 리셋되고, 현재 자신의 동작 상태 신호를 절체 동작시 발생되는 트리거 신호로 래치하여 출력하는 플립플롭(31); 상기 플립플롭(31)의 출력과 상기 제2반전 수단(33)의 출력을 입력받아 논리곱하여 출력하는 제1논리곱 연산 수단(35); 초기에 전송 서비스 보드를 결정하는 신호와 상기 제1반전 수단(32)의 출력을 입력받아 논리곱하여 출력하는 제2논리곱 연산 수단(36); 상기 제1논리곱 연산 수단(35)의 출력과 상기 제3반전 수단(34)의 출력을 입력받아 논리합하여 출력하는 제1논리합 연산 수단(37); 및 상기 제1논리합 연산 수단(37)의 출력과 상기 제2논리곱 연산 수단(36)의 출력을 입력받아 논리합하여 출력하는 제2논리합 연산 수단(38)을 구비하여 전송 시스템의 1+1 보드 절체 회로에 있어서 시스템의 초기 서비스 운영 조건을 만족하고, 제어신호중 타 보드의 동작 상태를 파악하기 위한 신호를 보드의 실장시 먼저 파악할 수 있어 보드의 실탈장시 실시간내에 보드의 자동 절체를 수행하여 전송선로를 복구하여 전송 신호의 에러를 유발시키지 않는 효과가 있다.

    에스티엠-4(STM-4)급 다중장치
    46.
    发明公开
    에스티엠-4(STM-4)급 다중장치 失效
    STM-4(STM-4)类多设备

    公开(公告)号:KR1019960027719A

    公开(公告)日:1996-07-22

    申请号:KR1019940035062

    申请日:1994-12-19

    Abstract: 본 발명은 비동기식 전송신호 중 북미식 DS1급 1.544Mb/s 신호(이하, DS1-N으로 표기함)와 유럽식 DS1급 2.048Mb/s 신호(이하, DS1-E으로 표기함), 44.736Mb/s 신호(이하, DS3라 표기함), 그리고 동기식 155.520Mb/s 신호(이하, STM-1이라 표기함)를 종속신호로 하여 동기식 622.080Mb/s 광신호(이하, STM-4이라 표기함)를 형성하는 STM-4급 동기식 다중장치의 구성에 관한 것이다.
    본 발명은 STM-4급 동기식 다중장치를 구성하여 4개의 AUG 신호의 접속관계를 동일하게 하므로서 AUG 신호를 형성하는 유니트들의 상호교체를 통해 DS1-N, DS-E, DS3 신호, 또한 STM-1 용량급 신호단위를 용이하게 혼용 운용할 수 있게 하여 융통성있는 기능구성을 가질 수 있을 뿐만 아니라, 접속되는 신호를 병렬처리하므로서 20MHz 미만의 속도로 안정된 다중장치를 제공할 수 있다. 또한, 종속신호를 STM-1, DS3 그리고 DS1-N, DS1-E를 포함하는 모든 STM-4급 이하레벨의 전송신호를 수용할 수 있고 특히 DS1급 신호를 수용하는 장치를 제공하므로서 국사간 동기식 전송신호의 전달식 중간전송장치(예,M13)의 이용이 필요없이 경제적인 전송망 구성이 가능하다.

    동기식 다중 전송장치
    48.
    发明公开

    公开(公告)号:KR1019950004799A

    公开(公告)日:1995-02-18

    申请号:KR1019930013965

    申请日:1993-07-22

    Abstract: 본 발명은 비동기식 디지틀 계위 신호인 1.544Mb/s(DSIN), 2.048Mb/s(DSIE), 44.736Mb/s(DS3)신호를 인터페이스하여 동기식 컨테이너 신호 형태 사상 및 다중화한 후 동기식 디지틀 계위(SDH)신호인 STM-N(155.5Mb/s×N,N=1,4,16)신호로 변환하여 광전송하며, STM-N 광신호를 수신하여 역다중화 및 역사상 과정을 거쳐 DSIN,DSIE,DS3 신호를 변환하여 디지틀 전송을 하는 동기식 다중 전송장치에 관한 것으로, 기존의 비동기식 다중화 장비를 대치할 수 있을 뿐만 아니라 향후 전송용량의 확장시에도 용이하게 대응할 수 있어 효율적이며 경제적인 전송시스템을 구성할 수 있는 효과가 있다.

    동기식 다중장치의 비트 감시회로
    49.
    发明授权
    동기식 다중장치의 비트 감시회로 失效
    同步多设备的位检测电路

    公开(公告)号:KR1019940011648B1

    公开(公告)日:1994-12-22

    申请号:KR1019910009179

    申请日:1991-06-03

    Abstract: The bit monitoring circuit that detects the hardware error of circuit corresponding to the mapping/unmapping path by comparing the periodic data, and provides the method for comparing the bit unit in the stable state, is provided. The system monitors the path that maps/unmaps the asynchronous DS1 dependent signal into VC12 multi-frame by the time division method. The system includes a VC21 mapping block (100) connected to a selecting circuit (205), a selecting circuit (204) connected to a VC12 comparison mapping block (201), a selecting circuit (206) connecting the VC12 comparison mapping block (201) to a comparison block (202) and timer (203) connected to the selecting circuit (204,205,206).

    Abstract translation: 提供了通过比较周期性数据来检测对应于映射/取消映射路径的电路的硬件错误的比特监视电路,并提供了用于比较稳定状态下的比特单元的方法。 系统通过时分方法监视将异步DS1相关信号映射/解除VC12多帧的路径。 该系统包括连接到选择电路(205)的VC21映射块(100),连接到VC12比较映射块(201)的选择电路(204),连接VC12比较映射块(201)的选择电路 )连接到连接到选择电路(204,205,206)的比较块(202)和定时器(203)。

Patent Agency Ranking