Abstract:
PURPOSE: A method and an apparatus for removing artifacts from a contaminated electroencephalogram having unexpected baseline shifts are provided to remove a band-shaped portion, made by a movement of pupils, on the overall frequency range of detected electroencephalogram by compensating contaminated electroencephalogram. CONSTITUTION: An electroencephalogram measurer includes an electroencephalogram detector(110), a filter(120), a normalizer(130), a slope calculator(140), a threshold detector(150), a smoothing processor(160), a compensator(170), and an output portion(180). The filter is comprised of a wavelet filter for bandpass-filtering electroencephalogram data detected by the electroencephalogram detector at 16 to 100Hz band. The slope calculator calculates a slope of the normalized electroencephalogram data in a time domain. The threshold detector detects an abrupt change in the slope. The smoothing processor reduces the abrupt change. The compensator compensates the electroencephalogram by removing the smoothed base line shifts.
Abstract:
An electroencephalogram measuring apparatus and method. The electroencephalogram measuring method includes detecting electroencephalogram data of an experimentee, amplifying the detected electroencephalogram data, and converting the data into a digital signal. Also, provided is a high-speed Fourier transforming the converted digital electroencephalogram data, calculating an output value for each frequency of the Fourier transformed electroencephalogram, calculating an output value for each frequency of the electroencephalogram for a predetermined time interval and calculating a relative output value for the ground state of the experimentee. Further provided is comparing the calculated relative output value for each frequency for each predetermined time interval for the ground state of the experimentee, with a predetermined value.
Abstract:
PURPOSE: A cognitive positive/negative thought discriminating method is provided to discriminate a person's cognitive positive/negative thought at real time using a space time interrelationship of a brain wave without generating intentional biological signal. CONSTITUTION: A person's brain wave is measured(10). A noise wave included in the person's brain wave is eliminated(20). It is judged whether a user decides a cognitive positive/negative thought(30). When the user has decided a cognitive positive/negative thought, a space time interrelationship of a brain wave is calculated and a feature is extracted(40). When the user has decided a cognitive positive/negative thought, the routing returns to step 10. When a space time of a brain wave is extracted, it is discriminated whether the user decides a positive thought or a negative thought based on the extracted space time feature(50).
Abstract:
PURPOSE: A decision making moment capture method is provided to achieve improved user convenience through the enhancement of a brain wave-based computer interface technology. CONSTITUTION: A decision making moment capture method comprises a first step(11) of measuring brain wave; a second step(12) of removing artifacts from the measured brain wave and outputting the result; a third step(13) of extracting characteristics representing space-time relationship of the brain wave by processing the signal output in the second step; a fourth step(14) of judging whether a person has made a decision by using the characteristics extracted in the third step; and a fifth step(15) of generating an activation signal in accordance with the result of judgement in the fourth step.
Abstract:
본 발명은 신경 회로망에 사용되는 곱셈기 및 그 곱셈방법에 관한 것으로서, 그 특징은 디지털 신경 회로망을 위한 소정의 비트수(N) x 소정의 비트수(N)의 곱셈방법에 있어서, 곱셈 결과로 나오는 2N개의 비트 중에서 최하위 비트(비트 0)부터 상위 비트 순으로 차례로 N-1개의 비트(비트 N-2, 비트 N-3, …, 비트 1 및 비트 0)와 최상위에서 두 번째 비트(비트 2N-1)를 버리는 제1과정 및 상기 제1과정의 결과로 남은 나머지 N개의 비트(비트 2N, 비트 2N-2, 비트 2N-3, 비트 2N-4, …, 비트 N+1, 비트 N 및 비트 N-1)를 곱셈 결과로 선택하는 제2 과정으로 이루어지는 데에 있으므로, 상술한 바와 같은 본 발명은 종래의 신경망을 위한 곱셈기에 비해 더 우수한 인식률을 나타내는 데에 그 효과가 있다.
Abstract:
본 발명은 신경망 시스템에서 AT-버스에 장착할 수 있는 정합제어장치에 관한 것으로서, 그 특징은 범용으로 사용할 수 있는 신경망 시스테의 정합 제어장치에 있어서, MIMD 프로세서의 특징을 이용하여 가변적으로 병렬 구조를 가지는 데에 있고, 그 다른 특징은 범용으로 사용할 수 있는 신경망 시스템의 정합 제어장치에 있어서, 필요한 데이터는 신경칩에 있는 메모리에 올려놓고 사용하는 병렬 구조를 가지며, 온-라인 상태에서 외부의 호스트 컴퓨터에게 프로세서 보드의 상태를 알려주기 위한 하나의 온-라인 지역 버스를 가지는 데에 있으므로, 본 발명은 단일 프로세서인 IBM-PC가 다중 프로세서들을 효과적으로 제어할 수 있으며, 프로세서 보드에 있는 프로세서들은 각각의 프로그램 메모리가 있어서 프로그램에 따른 동작을 하는 MIMD 방식이고, MIMD 의 장점을 얻기 위해서 가변적인 병렬 구조를 가질 수 있으며, 호스트 컴퓨터가 병렬 프로세서의 제어를 계층적으로 하여서 데이터의 다운/업 로딩을 원활히 할 수 있도록 하였고, 신경망 시스템은 다양한 모델의 신경망 알고리즘을 다룰 수 있으며, 다른 주변회로와의 연결이 용이하다는 데에 그 효과가 있다.
Abstract:
본 발명은 VLSI기술을 이용한 MIMD(multiple instructien multlple data)방식으로 동작할 수 있는 2클럭 명령어(명령어의 수행에 두 사이클(명령어 패치사이클과 명령어 실행사이클)이 요구되는 명령어)의 구조를 갖는 간단한 어레이 프로세서의 설계에 있어서, 명령어의 2단계(stage)파이프라인 제어 회로의 병령어 처리방법에 관한 것으로, 클럭의 네그티브에지 및 포지티브 에지를 이용하고, 상기 IPFR신호가 제공될때, 상기 제1레지스터(2)에 명령어가 쓰여지게 하고. 상기 IPFR신호의 제공시점으로 부터 반 사이클이 지난후 상기 제1디코더(4)로 부터 상기 오퍼랜드 제어신호가 출력되게 하며, 상기 IPFR신호의 제공시점으로 부터 반 사이클이 지난후 상기 제2레지스터(3)로 상기 IFR신호가 제공되게 하고, 상기 IFR신호와 제공시점으로 부터 반 사이클이 지난후 상기 제2디코더(5)로부터 상기 목적지 제어신호가 출력되게 하는 것이 특징이다.