Abstract:
본 발명은 직교주파수 분할 다중 접속(OFDMA) 방식을 이용하는 다중 접속 무선 통신 시스템에서, 가입자와 기지국간의 상향링크 채널품질정보(CQI), 또는 자동 재송신 요청(ARQ)에 대한 응답(ACK/NACK)에 대한 기지국 복조 장치에 관한 것이다. 본 발명에 따른 기지국 복조 장치는, 단말로부터 기지국으로 상향링크 전송된 채널품질정보 또는 자동 재송신 요청의 응답신호를 복조하는 기지국 복조 장치에 있어서, 채널품질정보 또는 ARQ 응답 채널 타일의 순차적 입력시, 타일 내의 m개의 부반송파로 전송된 QPSK 변조신호에 m개의 부반송파와 연계된 m개의 공액복소수를 병렬 방식으로 각각 곱하여 복조하고, 그 복조 결과가 가장 큰 값을 해당 벡터 인덱스로 판정하는 벡터 인덱스 복조부; 및 벡터 인덱스 복조부에서 복조된 벡터 인덱스 n개를 제1 시프트 레지스터에 입력하고, 다음의 n개의 벡터 인덱스를 제2 시프트 레지스터에 입력하여, 제1 및 제2 시프트 레지스터 입력을 m번 반복하여 채널품질정보 또는 ARQ 응답에 대한 채널 값을 검출하는 채널 값 검출부를 포함한다. 본 발명에 따르면, OFDMA 방식에서 단말로부터 기지국으로의 상향링크 채널품질정보 및 자동 재송신 요청의 응답 신호를 용이하게 복조 및 검출할 수 있다. OFDMA, 복조기, 채널품질정보, CQI, ARQ, ACK/NACK, 벡터 인덱스
Abstract:
본 발명은 디씨 오프셋 보상 기능이 있는 직교 주파수 분할 다중 시스템의 자동 이득 조절 장치 및 그 방법에 관한 것이다. 이 자동 이득 조절 장치는 디씨 오프셋이 포함된 입력 신호의 에너지를 입력 신호의 제곱의 합으로 계산하는 동시에 입력 신호에 포함된 디씨 오프셋의 에너지를 디씨 오프셋의 제곱의 합으로 계산한다. 계산된 입력 신호의 에너지에서 디씨 오프셋의 에너지를 감하면 디씨 오프셋이 없는 순수한 신호의 에너지가 산출되고, 이 에너지와 자동 이득 조절을 위한 기준값을 비교하여 자동 이득 조절을 위해 피드백을 한다. 본 발명에 따르면, 자동 이득 조절을 수행하면서 동시에 계산된 디씨 오프셋을 자동 이득 조절에 바로 반영하여 정확한 이득값을 찾을 수 있으므로 정확한 자동 이득 조절이 수행될 수 있다.
Abstract:
OFDMA 시스템의 상향 링크에서 프리앰블을 이용하여 채널을 추정한 후, 데이터 심벌의 파일럿 톤으로 채널 추정하여 채널 추정된 값을 갱신한다. 이와 같이 채널 추정된 값으로 채널을 보상하고, 파일럿 톤으로 채널 추정된 값으로 위상도 보정한다. 이와 같이 하면, 채널 추정 성능이 향상되고 이에 따라 보상 능력이 향상된다.
Abstract:
A method for calculating frequency offset using arc tangent calculations according to real part and imaginary part input values received externally. The method includes converting arc tangent equations for determining frequency offset into equations to perform log calculations; calculating frequency offset using linear approximation and the converted log equations; and dividing the real part input value to bit values of a predetermined size to realize a size similar to that of the imaginary part input value if a range of the frequency offset value to be calculated is small. With the use of the method, hardware area and power consumption may be reduced, and precise frequency offset may be calculated.
Abstract:
PURPOSE: A distributed arithmetic device is provided to prevent a bottleneck in a ROM output terminal when reading corresponding data in a ROM and to reduce an electric power consumption of the total hardware area by minimizing an area of the ROM using something in common of values being stored in a ROM table when an inner product between two vectors is calculated and reducing a circumference control circuit area of the ROM therefor. CONSTITUTION: A storing unit(100) stores an inner product calculation result value between the first vector and the second vector. An address generating unit(210) creates an address capable of searching the inner product result value stored in the storing unit(100) using the first vector value. An inversion unit(220) inverts an inner product calculation result value corresponded to the created address into a result value of the opposite sign, and all symmetric calculation values are included. A coefficient adding unit(230) adds a specific coefficient which is not stored in the storing unit(100), and all inner product calculation result values between the first vector and the second vector are included. A distributed arithmetic output unit multiplexes the result values from the inversion unit(220) and the coefficient adding unit(230), and creates an output value of the distributed arithmetic device.
Abstract:
PURPOSE: A method for calculating the frequency offset by using a log transformation and a linear approximation is provided to reduce the area of the hardware and the power consumption by using the linear approximation formula as well as to accurately calculate the result value. CONSTITUTION: A method for calculating the frequency offset by using a log transformation and a linear approximation includes the steps of: (a) transforming an arctangent operational equation to calculate the frequency offset into a calculation equation to perform the log transformation; (b) calculating the frequency offset by using the transformed log operation calculation equation; and (c) normalizing into a size similar to an imaginary part input value inputted by dividing the real part input value inputted from outside by a predetermined size of bit value.
Abstract:
PURPOSE: A variable length division device for rate matching in a mobile communication system is provided to implement a division part of processes required to determine rate matching parameters through hardware resource sharing, when designing an asynchronous terminal modem, thereby reducing size and implementing hardware as one single chip. CONSTITUTION: A selector(110) selects a smaller one of a dividend and a signal inputted from a subtracter(150). Many comparators(120) compare the signal inputted from the selector(110) with a divisor and signals received from many transferrers(130). The transferrers(130) transfer the inputted divisor one bit by one bit in parallel. Among the signals received from the comparators(120), if the signal inputted from the selector(110) is small, a controller(140) transmits the small signal to the subtracter(150). The subtracter(150) subtracts the signal received by the controller(140) from the signal received by the selector(110).
Abstract:
장치간(Device-to-Device, D2D) 통신이 이루어지는 네트워크 환경에서, 제1 단말이 미리 설정된 수신 파워 산출 시간 동안 수신 구간들에서 수신되는 신호의 수신 파워를 측정하고 이를 토대로 상향 링크의 수신 파워를 결정한다. 제1 단말은 상향 링크의 수신 파워와 제2 단말로부터 송신된 D2D 신호의 파워를 비교하여 차이값을 산출하고, 차이값을 제2 단말로 전달하여 제2 단말이 D2D 신호의 송신 파워를 조절하도록 한다.
Abstract:
본 발명은 다중 입출력 통신 시스템에서 로그도우비를 이용한 신호 검출 장치 및 그 방법에 관한 것이다. 본 발명에서는 수신 안테나를 통하여 수신된 신호들을 채널 특성을 토대로 재구성하는 단계; 재구성된 신호들을 토대로 각 송신 심볼에 대하여 발생 가능한 신호들에 대하여 1사분면의 신호 성상도를 구하고, 나머지 사분면들에 대한 신호 성상도를 구하여, 각 송신 심볼별 후보군을 획득한다. ML, M-ML, LLR, MIMO, MU-MIMO