Abstract:
PURPOSE: A signal detecting device and method thereof using a block data analysis decomposition are provided to conveniently detect an active signal in a poor communication environment which has poor SNR and SINR. CONSTITUTION: An extracting unit(130) extracts a main eigen vector having relatively large eigen value among eigen vectors of matrix. The matrix obtains a matrix decomposition algorithm by applying the algorithm. A correlation value calculation unit(150) calculates correlation between a pre-stored main eigen vector including the characteristic information of a carrier signal and standards matrices.
Abstract:
PURPOSE: A resource assignment information transmission method and an apparatus thereof are provided to assignment information with a best format in order to transmit according to an assigned wireless resource. CONSTITUTION: A scheduler(110) generates a resource assignment information based on an information indicating method selected corresponding to a resource assignment method and a resource assignment form. The scheduler assigns the generated resource assignment to a downlink map. A channel encoder(120) is encoding the resource assignment information and 'a data about a terminal assigned to a fixed assignment area'. A modulator(130) transmits the data about the resource assignment information and the terminal with modulating.
Abstract:
무선 통신 시스템의 모뎀을 시험하는 장치는 시뮬레이터 및 시험 보드를 포함한다. 여기서 시뮬레이터는 상기 모뎀을 시험하기 위한 가상 환경을 설정하여, 가상 환경에 따른 적어도 하나의 제어 신호를 생성한다. 그리고 시험 보드는 적어도 하나의 제어 신호에 따라 모뎀이 수신하는 신호 형태의 복수의 제1 수신신호를 모뎀으로 출력하고, 모뎀이 송신하는 신호 형태의 복수의 제1 송신신호를 모뎀으로부터 수신한다. 여기서 복수의 제1 수신신호는 복수의 안테나에 의한 복수의 채널에 각각 대응하는 신호이고, 복수의 제1 송신신호는 복수의 채널에 각각 대응하는 신호이다. 또한, 시험 보드는 무선 신호 처리부를 포함하며, 무선 신호 처리부는 적어도 하나의 제어 신호에 따라, 복수의 안테나가 각각 수신하는 신호 형태의 복수의 제2 수신신호를 복수의 채널로부터 각각 수신하고, 복수의 안테나가 각각 송신하는 신호 형태의 복수의 제2 송신신호를 상기 복수의 채널로 각각 출력한다. 모뎀, 기지국, 단말기, 송신, 수신, 시험장치, 시뮬레이터
Abstract:
A parity check matrix storing method, a block low density parity check coding method and apparatus using the same are provided to reduce a memory amount for storing a parity check matrix by storing and using a shift weight corresponding to partial blocks A, B and C. A block low density parity check coding method includes the steps of: shifting circularly an information unit block included in an information block based on a shift weight of partial blocks corresponding to A and C(S310); generating at least one parity partial block of the partial block A(S320) and a first parity block corresponding to the partial blocks A and C by adding the circularly shifted result(S330); adding the circularly shifted result of the first parity block to the parity partial block in response to the shift weight corresponding to the partial block B, and generating a second parity block by arranging the added result; and generating a code word by combining the information block, the first parity block, and the second parity block.
Abstract:
본 발명은 LLR 근사 방법을 이용하여 반복 복호하는 수신기 및 그 신호 처리 방법에 관한 것이다. 본 발명에 따르면, 채널의 손상으로 인해 발생되는 에러를 교정하기 위해 반복 복조하는 경우 사용되는 지수 및 로그 계산을 포함하는 계산식에 대해서, 새로운 근사 방법을 제안함으로써 낮은 복잡도를 유지하면서도 성능 열화가 줄일 수 있다. LLR, MAP, Max-Log-MAP, 복조, 복호
Abstract:
PURPOSE: A high speed Viterbi decoder is provided to allow the pipeline type decoding by the unit of block having various lengths, thereby improving the throughput of the high speed Viterbi decoder. CONSTITUTION: A high speed Viterbi decoder includes a branch metric operational block(202), an add-compare selector(ACS) operational block(203), a normalization operational block(204), a pair of inverse trace storage blocks(206,207), an inverse trace storage control block(208) and an inverse trace block(210). The branch metric operational block(202) calculates the branch matrix. The ACS operational block(203) supplies the path metric value and the inverse trace control information informing the end of the decoding for each block when they are decoded by the unit of block having various lengths. The normalization operational block(204) receives the path metric values for all status outputted from the ACS operational block(203) to normalize the received path metric values and to output the normalized path metric values to the ACS operational block(203). The pair of inverse trace storage blocks(206,207) store the path information outputted from the ACS operational block(203) in the form of block. The inverse trace storage control block(208) controls the two inverse trace storage blocks(206,207) so as to alternatively output the path information stored therein. And, the inverse trace block(210) performs the real decoding by using the path information selected to all status outputted from the two inverse trace storage blocks(206,207).