-
公开(公告)号:CN104917980B
公开(公告)日:2018-06-12
申请号:CN201510103714.X
申请日:2015-03-10
Applicant: 佳能株式会社
IPC: H04N5/374 , H01L27/148
CPC classification number: H04N5/361 , H01L27/14603 , H01L27/14612 , H01L27/14623 , H01L27/1463 , H04N5/37452
Abstract: 本发明涉及固态成像设备和成像系统。固态成像设备包括多个像素,像素包括:光电转换部;电荷保持部,积聚从光电转换部转移的信号电荷;以及浮置扩散区,电荷保持部的信号电荷被转移到浮置扩散区,其中,光电转换部包括第一导电类型的第一半导体区以及在第一半导体区下面形成的第二导电类型的第二半导体区,电荷保持部包括第一导电类型的第三半导体区以及在第三半导体区下面形成的第二导电类型的第四半导体区,并且第三半导体区与第四半导体区之间的p‑n结的位置比第一半导体区与第二半导体区之间的p‑n结深。
-
公开(公告)号:CN104917941B
公开(公告)日:2018-03-16
申请号:CN201510110188.X
申请日:2015-03-13
Applicant: 佳能株式会社
IPC: H04N5/225 , H01L27/146 , H04N5/374
CPC classification number: H04N5/2353 , H04N5/353 , H04N5/3532 , H04N5/374 , H04N5/3745 , H04N5/37452 , H04N5/378
Abstract: 本发明涉及图像拾取装置和图像拾取系统。图像拾取装置执行多个像素的曝光时段相互一致的全局电子快门动作。在像素中的至少一个的光电转换单元存储电荷的第一时段中,基于存储于像素的保持单元中的电荷的信号被依次输出到输出线。在终止从像素输出信号之后的第二时段中,像素的保持单元保持电荷。
-
公开(公告)号:CN106887441A
公开(公告)日:2017-06-23
申请号:CN201611143924.2
申请日:2016-12-13
Applicant: 佳能株式会社
IPC: H01L27/146
Abstract: 本发明提供一种光电转换装置及信息处理装置。一种半导体装置包括:第一光电二极管,其被布置在半导体基板中;第二光电二极管,其被布置在半导体基板中;电荷电压转换部,其连接到第一光电二极管的阴极和第二光电二极管的阳极,并且被构造为将与在第一光电二极管中生成的电子和在第二光电二极管中生成的空穴对应的电荷量转换为电压;以及信号生成部,其被构造为生成与电荷电压转换部的电压对应的信号。
-
公开(公告)号:CN103219345B
公开(公告)日:2015-12-02
申请号:CN201310017553.3
申请日:2013-01-17
Applicant: 佳能株式会社
IPC: H01L27/146 , H04N5/361 , H04N5/374
CPC classification number: H04N5/335 , H01L27/14603 , H01L27/14641 , H01L27/14645 , H04N5/365 , H04N5/3745
Abstract: 一种图像拾取装置和图像拾取系统。根据一个或更多个实施例的图像拾取装置包括供电线路和第一至第四光电二极管。沿着第一方向布置第一、第二和第三光电二极管以使得第一光电二极管与第二光电二极管相邻以及第二光电二极管与第三光电二极管相邻。供电线路包括沿着第一方向设置的第一导体和沿着与第一方向相交的第二方向设置的第二导体。把第二导体设置在第二与第三光电二极管之间的区域上。与第一和第二光电二极管分别对应的第一和第二晶体管连接到供电线路。在第二方向上与第二光电二极管相邻地设置第四光电二极管。与第四光电二极管对应的第三晶体管连接到供电线路。
-
公开(公告)号:CN104917980A
公开(公告)日:2015-09-16
申请号:CN201510103714.X
申请日:2015-03-10
Applicant: 佳能株式会社
IPC: H04N5/374 , H01L27/148
CPC classification number: H04N5/361 , H01L27/14603 , H01L27/14612 , H01L27/14623 , H01L27/1463 , H04N5/37452
Abstract: 本发明涉及固态成像设备和成像系统。固态成像设备包括多个像素,像素包括:光电转换部;电荷保持部,积聚从光电转换部转移的信号电荷;以及浮置扩散区,电荷保持部的信号电荷被转移到浮置扩散区,其中,光电转换部包括第一导电类型的第一半导体区以及在第一半导体区下面形成的第二导电类型的第二半导体区,电荷保持部包括第一导电类型的第三半导体区以及在第三半导体区下面形成的第二导电类型的第四半导体区,并且第三半导体区与第四半导体区之间的p-n结的位置比第一半导体区与第二半导体区之间的p-n结深。
-
公开(公告)号:CN102576719B
公开(公告)日:2015-08-19
申请号:CN201080044599.9
申请日:2010-10-06
Applicant: 佳能株式会社
IPC: H01L27/146
CPC classification number: H01L27/14643 , H01L27/14609 , H01L27/14689
Abstract: 固态图像拾取装置包括光电转换部分、被配置为包含第一导电类型的第一半导体区域的电荷保持部分和被配置为包含控制电荷保持部分和感测节点之间的电势的传送栅电极的传送部分。电荷保持部分包含控制电极。第二导电类型的第二半导体区域被设置在控制电极和传送栅电极之间的半导体区域的表面上,第一导电类型的第三半导体区域被设置在第二半导体区域之下。第三半导体区域被设置在比第一半导体区域深的位置处。
-
公开(公告)号:CN104241305A
公开(公告)日:2014-12-24
申请号:CN201410263602.6
申请日:2014-06-13
Applicant: 佳能株式会社
IPC: H01L27/146
CPC classification number: H01L31/03529 , H01L27/14607 , H01L27/1461 , H01L27/14643 , H01L27/14689 , H01L27/14806 , H01L31/186
Abstract: 本发明公开了光电转换设备以及光电转换设备的制造方法。示例性实施例为一种光电转换设备,其具有光电转换部和传送部。传送部传送光电转换部的电荷。光电转换部包括第一导电类型的第一和第二半导体区域。通过光电转换生成的电荷累积在第一和第二半导体区域中。根据示例性实施例的第一和第二半导体区域的结构或者它们的制造方法,可在提高光电转换部的灵敏性的同时提高电荷的传送效率。
-
公开(公告)号:CN104124255A
公开(公告)日:2014-10-29
申请号:CN201410169731.9
申请日:2014-04-25
Applicant: 佳能株式会社
IPC: H01L27/146 , H04N5/335
CPC classification number: H01L27/14609 , H01L27/14603 , H01L27/14641 , H04N5/23212 , H04N5/378
Abstract: 本发明公开了一种成像装置和成像系统。根据本发明的一个实施例是包含像素的成像装置。像素包含第一光电转换单元、第二光电转换单元、浮置扩散部分、第一传送晶体管和第二传送晶体管。第一传送晶体管和第二传送晶体管被配置为向浮置扩散部分传送分别在第一光电转换单元和第二光电转换单元处产生的电载流子。成像装置包括与第一传送晶体管的栅电极电连接的第一导电部件、与第二传送晶体管的栅电极电连接的第二导电部件以及控制单元。第一导电部件与浮置扩散部分之间的最接近距离比第二导电部件与浮置扩散部分之间的最接近距离长。
-
公开(公告)号:CN102630343A
公开(公告)日:2012-08-08
申请号:CN201080054061.6
申请日:2010-11-29
Applicant: 佳能株式会社
IPC: H01L27/146
CPC classification number: H01L27/14609 , H01L27/14683
Abstract: 根据本发明的固态图像拾取装置是包括分别具有光电转换部分的多个像素的背侧照明型固态图像拾取装置。收集空穴的p型半导体区域(110)被设置在PD基板(101)的前侧。n型半导体区域(119)在PD基板(101)的背侧被设置在p型半导体区域(110)下面。n型半导体区域(119)包含砷作为主要杂质。光电转换部分包含p型半导体区域(110)和n型半导体区域(119)。
-
公开(公告)号:CN102576718A
公开(公告)日:2012-07-11
申请号:CN201080044598.4
申请日:2010-10-06
Applicant: 佳能株式会社
IPC: H01L27/146
CPC classification number: H01L27/14643 , H01L27/14609
Abstract: 光电转换部、电荷保持部、传送部和感测节点被形成在P型阱中。电荷保持部被配置为在与光电转换部不同的部分中包括作为保持电荷的第一半导体区的N型半导体区。具有比P型阱更高的浓度的P型半导体区被布置在N型半导体区之下。
-
-
-
-
-
-
-
-
-