-
公开(公告)号:KR102222570B1
公开(公告)日:2021-03-08
申请号:KR1020130131918
申请日:2013-11-01
Applicant: 삼성전자주식회사
Abstract: 본발명은투명한외관을형성하는하우징의내면에다층박막을형성하여깊은금속성을구현하도록하는다층박막제조방법및 하우징내면에금속성이구현된전자제품에관한발명이다. 일실시예에따른다층박막제조장치를이용한다층박막제조방법은, 외면및 내면을포함하는하우징의내면을플라즈마처리를하여개질하는공정과, 내면에적어도하나의경도강화층을증착하는공정과, 경도강화층에색상층을증착하는공정을포함한다.
-
公开(公告)号:KR1020160105346A
公开(公告)日:2016-09-06
申请号:KR1020160023537
申请日:2016-02-26
Applicant: 삼성전자주식회사
CPC classification number: G06Q20/405 , G06Q20/322 , G06Q20/3223 , G06Q20/356 , G06Q20/3574 , G06Q20/4012 , G06Q20/40145 , G07F9/023 , G07F19/206
Abstract: 본문서에개시되는일 실시예에따른결제기능을지원하는전자장치는, 통신모듈, 결제어플리케이션및 상기결제어플리케이션과연관된결제정보를저장하는적어도하나의메모리, 및상기메모리및 상기무선통신모듈과전기적으로연결된프로세서를포함할수 있다. 상기메모리는, 실행시에, 상기프로세서가, 외부로부터상기통신모듈을통하여상기결제정보를수신하여, 상기메모리에저장하고, 외부로부터상기통신회로를통하여, 상기결제어플리케이션및/또는상기결제정보의중지또는비활성화요청을수신하고, 상기요청에응답하여, 상기결제어플리케이션및/또는상기결제정보를중지또는비활성화하도록하는인스트럭션들을저장할수 있다.
Abstract translation: 根据该文献的实施例,支持支付功能的电子设备可以包括通信模块,支付应用程序,用于存储与支付应用相关的支付信息的至少一个存储器,以及电连接到存储器和无线通信的处理器 模块。 存储器可以存储允许处理器通过来自外部的通信模块接收支付信息的指令,将支付信息存储在存储器中,通过通信接收中断或停用支付应用和/或支付信息的请求 电路,并且响应于该请求中断或停用支付应用和/或支付信息。
-
公开(公告)号:KR1020150054054A
公开(公告)日:2015-05-20
申请号:KR1020130135779
申请日:2013-11-08
Applicant: 삼성전자주식회사
IPC: C23C14/24
CPC classification number: C23C14/246 , C23C14/243 , C23C14/26
Abstract: 생산성이향상될수 있도록개선된구조를가지는증착장치를개시한다. 증착장치는챔버와, 챔버의외부에배치되어챔버내부로공급하기위한증착물질을저장하는저장탱크와, 저장탱크로부터챔버내부로공급된증착물질을담지하는담지체와, 담지체에담지된증착물질을가열하는가열체를포함한다.
Abstract translation: 公开了具有能够提高生产率的改进结构的沉积装置。 沉积装置包括:腔室; 设置在所述室外的储存罐,以储存供应到所述室中的沉积物质; 沉积体,其中从储罐供应到室的沉积物质被沉积; 以及用于加热沉积在沉积体中的沉积物质的加热体。
-
公开(公告)号:KR101323741B1
公开(公告)日:2013-10-30
申请号:KR1020080134956
申请日:2008-12-26
Applicant: 삼성전자주식회사
CPC classification number: G01C21/36
Abstract: 현재 위치를 중심으로 소정의 검색 영역을 설정하고, 상기 검색 영역내에 포함되는 제1파슬 정보와 특정 궤적 컨텐츠의 링크 정보가 포함되는 제2파슬 정보를 추출하고, 상기 제1파슬 정보와 제2파슬 정보의 비교 결과에 따라 상기 특정 궤적 컨테츠가 상기 설정된 검색 영역에 포함되는지를 결정하는 과정을 포함하는 네비게이션 장치의 궤적 컨텐츠 검색/생성 방법 및 장치가 개시되어 있다.
-
公开(公告)号:KR1020090132002A
公开(公告)日:2009-12-30
申请号:KR1020080058046
申请日:2008-06-19
Applicant: 삼성전자주식회사
IPC: G08G1/0968 , G08G1/0969 , G01C21/32
CPC classification number: G01C21/00 , G01C21/36 , G06F17/3087
Abstract: PURPOSE: A method and a device for providing position information are provided to extend navigation data by converting the obtained position information through a web page. CONSTITUTION: The position information is obtained from the data in a web page(S510). The obtained position information is converted into the data format used in the navigation(S520). The position information related to a keyword is requested from the external server using the keyword obtained from the data in the web page. The position information is received from the external server corresponding to the request.
Abstract translation: 目的:提供一种用于提供位置信息的方法和装置,用于通过网页转换获得的位置信息来扩展导航数据。 构成:从网页中的数据获得位置信息(S510)。 所获得的位置信息被转换为在导航中使用的数据格式(S520)。 使用从网页中的数据获得的关键字,从外部服务器请求与关键字相关的位置信息。 从对应于请求的外部服务器接收位置信息。
-
56.
公开(公告)号:KR1020010063185A
公开(公告)日:2001-07-09
申请号:KR1019990060161
申请日:1999-12-22
Applicant: 삼성전자주식회사
Inventor: 정민철
IPC: G11C11/40
Abstract: PURPOSE: A data output device of a double data rate synchronous semiconductor memory for read latency 2 is provided to have the protocol of the read latency 2 with supporting both of double and single data rates. CONSTITUTION: The data output device of a double data rate synchronous semiconductor memory includes the first registers(121,...,12N), the second registers(151,...,15N) and a data comparator(400). The data output device of the synchronous semiconductor memory device has protocol of the read latency 2. The first registers are pipe-lined by the first pipe-lining pulses. The second registers are pipe-lined by the second pipe-lining pulses. The data comparator(400) is allocated between the first register and the second register, and it compares the input and output data and outputs representative input/output data. The data comparator(400) applies an outward output enable signal which is a pipe-lined version of data resulted from parallel comparison of data with the first pipe-lining pulse on the data output buffer of the representative input/output signal.
Abstract translation: 目的:提供用于读等待时间2的双数据速率同步半导体存储器的数据输出装置,以具有支持双数据速率和单数据速率的读等待时间2的协议。 构成:双倍数据速率同步半导体存储器的数据输出装置包括第一寄存器(121,...,12N),第二寄存器(151,...,15N)和数据比较器(400)。 同步半导体存储器件的数据输出装置具有读延迟2的协议。第一个寄存器由第一管道脉冲排列。 第二个寄存器由第二个管道脉冲排列。 数据比较器(400)分配在第一寄存器和第二寄存器之间,并且比较输入和输出数据并输出代表性的输入/输出数据。 数据比较器(400)施加向外输出使能信号,该输出使能信号是由代表性输入/输出信号的数据输出缓冲器上的数据与第一管道脉冲的并行比较产生的数据管线版本。
-
公开(公告)号:KR1020000002610A
公开(公告)日:2000-01-15
申请号:KR1019980023453
申请日:1998-06-22
Applicant: 삼성전자주식회사
IPC: G11C11/407
CPC classification number: G11C11/4076 , G11C7/1057 , G11C7/222 , G11C11/4093
Abstract: PURPOSE: Echo clock generator is provided to generate an echo clock signal that is stable to a width variation of an external clock signal and that has a corresponding structure to a normal outputting buffer applied to SRAM. CONSTITUTION: The echo clock generator includes a first buffering part for receiving a first data fetch signal from a clock generating part and a second data fetch signal having a phase difference with respect to the first fetch signal, delaying and latching, and outputting a pair of first data signal according to the latch state, a first echo clock generating part for responding to the pair of the first data signal and generating a first echo clock signal, a first buffering part for receiving a first data fetch signal from the clock generating part and a second data fetch signal having a phase difference with respect to the first fetch signal, delaying and latching, and outputting a pair of reversed second data signal according to the latch state, and a first echo clock generating part for responding to the pair of the first data signal and generating a reversed second echo clock signal.
Abstract translation: 目的:提供回波时钟发生器以产生对外部时钟信号宽度变化稳定的回波时钟信号,并具有与应用于SRAM的正常输出缓冲器相对应的结构。 构成:回波时钟发生器包括:第一缓冲部分,用于从时钟产生部分接收第一数据提取信号;以及第二数据获取信号,其相对于第一取出信号具有相位差,延迟和锁存,并输出一对 根据锁存状态的第一数据信号,第一回波时钟产生部分,用于响应于该对第一数据信号并产生第一回波时钟信号;第一缓冲部分,用于从时钟产生部分接收第一数据提取信号;以及 相对于第一取出信号具有相位差的第二数据取出信号,延迟和锁存,以及根据锁存状态输出一对反转的第二数据信号;以及第一回波时钟产生部分,用于响应于所述一对 第一数据信号并产生反向的第二回波时钟信号。
-
公开(公告)号:KR100220556B1
公开(公告)日:1999-09-15
申请号:KR1019960050271
申请日:1996-10-30
Applicant: 삼성전자주식회사
IPC: G11C11/413
CPC classification number: G11C29/84
Abstract: 동기 메모리 장치에 적합한 디코더회로는: 리던던시 메인 워드라인 신호에 응답하여 리던던시 섹션 워드라인을 선택하는 리던던시 섹션 로우 디코더와; 메인 로우 디코더로부터 인가되는 노말 메인 워드라인 신호와 제공되는 리던던시 신호를 수신하여 섹션 워드라인을 선택하는 노말 섹션 로우 디코더와; 리던던시 사이클에서 천이하는 클럭에 응답하여, 상기 노말 섹션 로우 디코더에 리페어 정보를 가리키는 상기 리던던시 신호를 인가할 시 상기 리던던시 사이클에 연속하는 다음 사이클이 시작되기 이전까지의 펄스폭을 가지는 신호를 상기 리던던시 신호로서 생성하여 제공하고, 상기 리던던시 메인 워드라인 신호를 상기 리던던시 사이클동안 제공하는 행 리던던시 어드레스 디코더를 가짐을 특징으로 한다.
-
公开(公告)号:KR1019990057229A
公开(公告)日:1999-07-15
申请号:KR1019970077278
申请日:1997-12-29
Applicant: 삼성전자주식회사
IPC: G11C7/00
Abstract: 본 발명은 반도체 메모리 장치에 관한 것으로서, 더 구체적으로는 기입 및 독출시 속도 향상을 위한 반도체 메모리 장치에 관한 것으로서, 매트릭스 형태로 배열되는 복수개의 메모리 셀 어레이 블록과; 상기 각 메모리 셀 어레이 블록과 대응되고, 데이터를 감지하기 위한 감지 증폭기와; 상기 메모리 셀 어레이 블록을 선택하기 위한 신호를 발생하는 블록 디코더와; 상기 블록 선택 신호를 입력으로 하여 감지 인에이블 신호를 발생하는 제어 회로를 포함하며, 상기 감지 증폭기는 상기 감지 인에이블 신호에 응답하여 데이터 감지를 위해 인에이블된다.
-
-
-
-
-
-
-
-