-
-
公开(公告)号:KR100243413B1
公开(公告)日:2000-02-01
申请号:KR1019970069508
申请日:1997-12-17
IPC: H04L12/28
Abstract: 본 발명은 ATM망에서 HOL-LJ 기법을 이용한 효율적 버퍼 제어장치와 제어방법에 관한 것으로, 입력셀이 셀 순위 분류기에 입력되면 셀 순위 분류기는 셀 헤더내의 CLP(Cell Loss Priority) 비트를 확인하여 고순위 셀(CLP 값이 0)이면 아무런 제어도 수행하지 않고 출력 FIFO로 전송하면 출력 FIFO는 입력된 순서대로 셀을 출력하며, 저 순위 셀(CLP 값이 1)이면 저순위 입력 셀 버퍼로 전송한다. 저 순위 입력셀 버퍼에 저장된 셀은 사용자가 레지스터에 정한 값과 저 순위 셀 카운터의 값을 비교하여 그 값이 동일하면 출력 FIFO로 셀을 보내고 값이 작으면 계속 버퍼에 저장하도록 하며, 동일한 시간일 경우 셀의 출력은 고 순위 셀이 먼저 출력되고 저 순위 셀을 출력되도록 제어하므로써 간단한 하드웨어 구성으로 고속처리가 가능하게 하고, 효율적인 시간 우선순위 제어를 수행하여 다양한 서비스에서 요구하는 품질에 맞는 일정한 서비스 품질을 보장하게 한다.
-
公开(公告)号:KR1019990052187A
公开(公告)日:1999-07-05
申请号:KR1019970071636
申请日:1997-12-22
IPC: G06F15/16
Abstract: 본 발명은 다수의 노드 장치들이 데이터의 송신 권리를 균등하게 획득하기 위해 모든 노드 장치들이 순차적으로 시스템 공유버스를 사용할 수 있도록 하기 위하여 2단계 예약 토큰버스 중재방식을 채택하여 각 노드장치가 균등하게 버스를 점유하는 방식이다. 이와같은 본 발명은 노드 장치간 스위치오버 시간을 최소화하여 메시지의 평균대기 시간을 줄임으로써 버스의 이용률을 극대화할 뿐만 아니라 버스의 성능을 향상시켜 백 플레인을 이용한 고속 통신망 구현이 가능하도록 하였다.
-
公开(公告)号:KR100171015B1
公开(公告)日:1999-03-30
申请号:KR1019950053675
申请日:1995-12-21
Applicant: 한국전자통신연구원
IPC: H04L12/407
Abstract: 본 발명은 고성능 IPC 네트워크에서 프레임 송신지와 수신지 사이의 통신 경로를 제공하는 고장감내형 트래픽 분산제어 노드 장치에 관한 것으로서, 그 특징은 고성능 IPC 네트워크의 고장감내형 트래픽 분산 제어 노드 장치에 있어서, 링크 스위치 제어기를 통하여 동일 네트워크로 향하는 다중 U-링크별 트래픽을 분산시키는 트래픽 분산 제어 노드 장치와, 동일 목적지 네트워크를 향하는 U-링크들을 그룹화하는 입력 스위칭 매트릭스 장치와, 각 동일 그룹 내의 링크 중에서 출력링크를 결정하는 라운드 로빈 링크 중재 장치와, 그룹별 U-링크들을 입력 순으로 재구성하는 출력 스위칭 매트릭스 장치와, U-링크 그룹 정보를 관리하는 링크 그룹 관리 장치 및 동일 목적지 네트워크를 향하는 U-링크들의 그룹화를 제어하고 그룹 내의 링크 경로를 중재하는 � �크 스위칭 제어 장치를 포함하는 데에 있으므로, 본 발명은 현재 CDMA 시스템 네트워크에 구성되어 있는 실시간 데이터 서비스를 고려한 동일 네트워크 간의 다중 링크 시스템 형상에서 프레임의 목적지 어드레스 영역으로부터 링크 구분을 위한 비트 영역이 없어지므로 결과적으로 네트워크의 노드 수용 능력이 증대되며, 프레임의 목적지 어드레스와 무관하게 다중 링크 사이의 균일한 트래픽 분산이 가능하여 전체적인 데이터 전송률을 최대화시킬 수 있으며, 특정 링크의 장애 발생시 하드웨어 회로만으로 해당 링크를 격리시키고 정상적인 타 링크로 트래픽을 분산시킴으로써 고장감내 기능이 구현될 수 있다는 데에 그 효과가 있다.
-
公开(公告)号:KR100148458B1
公开(公告)日:1998-11-02
申请号:KR1019950042113
申请日:1995-11-18
Applicant: 한국전자통신연구원
Abstract: 본 발명은 디지탈 이동통신 시스템의 제어국을 구성하는 호제어 서브 시스템의 구조에 관한 것으로, 제어국에 위치하여 메세지 처리 기능, 호처리 제어, 핸드오프 지원 기능, 제어국 유지보수 기능, 메세지의 포맷 기능을 용이하게 수행하기 위해 이동제어국 통신망, 주 프로세서장치, 제어국 망정합장치, 이중화 정합장치, 프로세서간 통신용 정합장치를 포함하여 구성되어, 이동호의 처리를 위하여 제어국과 이동교환기간의 호제어 메세지의 교환을 위한 제어 메세지 경로 제공 및 교환기로부터 수신한 메세지를 기지국 및 제어국의 패킷 포맷 형태로 변환하여 제어국 망정합장치를 통해 이동제어국 통신망에 전송하는 기능을 효과적으로 수행한다.
-
公开(公告)号:KR100141348B1
公开(公告)日:1998-07-01
申请号:KR1019940036025
申请日:1994-12-22
Applicant: 한국전자통신연구원
IPC: H04B7/26
Abstract: 본 발명은 CDMA 이동통신 각 제어국을 연결하기 위하여 계층상으로 상위 네트워크이고 제어국간에 중간 네트워크 역할을 수행하는 다수개의 루우터 네트워크로 구성된 CDMA 이동통신 제어국 네트워크 구조에 관한 것으로, 기지국 네트워크인 BIN(BTS Interconnection Network)과 SBS(Selector Bank Subsystem)간의 CDMA 트래픽 정보와 BIN과 CCP(Call Contral Processor)간의 제어 정보와 관련한 메세지 루팅 기능을 수행하는 다수의 LCIN(Local CDMA Interconnection Network)(205)간의 통신에서 발생할수 있는 메세지의 흡수를 일정하게 유지시키고, 상기 LCIN(205) 상위에 상기 LCIN(205)간의 분산된 통신 경로를 제공하는 동일한 레벨의 GCIN(200)을 두고, 상기 다수의 LCIN(205)간의 트래픽 용량에 따라 다수의 GCIN(200)으로 확장시키도록 이루어진다. 따라서 본 발명은 제어국간의 망형 토플로지에서 네트워크 수의 증가에 따라 네트워크간의 링크 수가 기하 급수적으로 증가되어 단위 네트워크의 노드 수용 능력을 초과하게 되는 문제점을 해결하고, 망형 토플로지에서 적용되기 곤란한 셀프 루팅을 변형된 망형 토플로지로 가능하게 하며, 메세지 폭주에 따른 특정 네트워크의 과부하를 사전에 방지할 수 있는 효과가 있다.
-
公开(公告)号:KR100135917B1
公开(公告)日:1998-06-15
申请号:KR1019940034787
申请日:1994-12-17
Applicant: 한국전자통신연구원
Abstract: 본 발명은 노드 유지 보수 버스의 이중화 장치에 관한 것으로, 이중화 제어선(108)으로 연결되어 있는 제1 및 제2 노드 유지 보수 장치(101, 102); M 버스를 이용하여 상기 제1 및 제2 노드 유지 보수 장치(101, 102)에 연결되는 다수의 노드를 구비하고 있으며 이동 통신 시스팀의 프로세서간 통신 경로를 제공하는 노드들과 노드 유지 보수 장치간의 유지 보수용 버스를 이중화로 운용하여 M 버스에 대한 신뢰성을 향상시키는 효과가 있다.
-
公开(公告)号:KR1019970031422A
公开(公告)日:1997-06-26
申请号:KR1019950042113
申请日:1995-11-18
Applicant: 한국전자통신연구원
Abstract: 본 발명은 디지탈 이동통신 시스템의 제어국을 구성하는 호제어 서브 시스템의 구조에 관한 것으로, 제어국에 위치하여 메세지 처리 기능, 호처리 제어, 핸드오프 지원 기능, 제어국 유지보수 기능, 메세지의 포맷 기능을 용이하게 수행하기 위해 이동제어국 통신망, 주 프로세서장치, 제어국 망정합장치, 이중화 정합장치, 프로세서간 통신용 정합장치를 포함하여 구성되어, 이동호의 처리를 위하여 제어국과 이동교환기간의 호제어 메세지의 교환을 위한 제어 메세지 경로 제공 및 교환기로부터 수신한 메세지를 기지국 및 제어국의 팻킷 포맷 형태로 변환하여 제어국 망정합장치를 통해 이동제어국 통신망에 전송하는 기능을 효과적으로 수행한다.
-
公开(公告)号:KR1019970009755B1
公开(公告)日:1997-06-18
申请号:KR1019940036023
申请日:1994-12-22
Applicant: 한국전자통신연구원
Abstract: A frame address tester which controls a transmission path of a message frame in a communication node between highly efficient processors is disclosed. In the tester, a frame transmitting controller(200) delays and transmits 9 bit parallel data of a received message frame by predetermined data clocks. A frame receiving register(203) stores 5 bytes from a starting flag among 8 bit parallel data. A forced insertion zero bit deleting device(204) deletes a forced insertion zero bit among destination addresses transmitted from frame receiving register(203) to form a pure address of 3 bytes. A data mapping processor(206) reconstructs a location of 3 bytes for a path control from forced insertion zero bit deleting device(204). An address register controller(213) receives and transmits external data, address, data writing and reading control signals, and initializes an inner address of 3 bytes.
Abstract translation: 公开了一种在高效处理器之间控制通信节点中的消息帧的传输路径的帧地址测试器。 在测试器中,帧发送控制器(200)通过预定的数据时钟延迟和发送接收到的消息帧的9位并行数据。 帧接收寄存器(203)从8位并行数据中的起始标志存储5个字节。 强制插入零位删除装置(204)删除从帧接收寄存器(203)发送的目的地地址中的强制插入零比特,以形成3字节的纯地址。 数据映射处理器(206)从强制插入零位删除装置(204)重建用于路径控制的3字节的位置。 地址寄存器控制器(213)接收和发送外部数据,地址,数据写入和读取控制信号,并初始化3个字节的内部地址。
-
公开(公告)号:KR1019960013977B1
公开(公告)日:1996-10-10
申请号:KR1019930026435
申请日:1993-12-03
Applicant: 한국전자통신연구원
IPC: H04Q3/64
Abstract: A device using the method has a central inter-processor communication unit(CIPCU)(601) for connecting an IPCU(600) with a lower IPCU and providing a multi-casting communication. The method includes the steps of; classifying a message frame, consisting of message frame node addresses, and consisting of message frame inter-processor communication unit(IPCU)(600) address.
Abstract translation: 使用该方法的装置具有用于将IPCU(600)与较低IPCU连接并提供多播通信的中央处理器间通信单元(CIPCU)(601)。 该方法包括以下步骤: 分类消息帧,由消息帧节点地址组成,由消息帧处理器间通信单元(IPCU)(600)地址组成。
-
-
-
-
-
-
-
-
-