화학 기상 증착 장치
    61.
    发明公开
    화학 기상 증착 장치 无效
    化学蒸气沉积装置

    公开(公告)号:KR1020060107683A

    公开(公告)日:2006-10-16

    申请号:KR1020050030024

    申请日:2005-04-11

    Abstract: 본 발명은 웨이퍼 쪽으로 공급되는 공정가스를 균일하게 분사할 수 있도록 가스분배 면판의 구조를 개선한 화학 기상 증착 장치에 관한 것이다. 이를 위해 본 발명은 공정챔버 내부의 웨이퍼 쪽으로 공정가스를 분배하기 위한 샤워헤드를 포함하는 화학 기상 증착 장치에 있어서, 상기 샤워헤드는 다수의 가스분사유로들이 형성되어 있는 가스분배 면판(faceplate)을 포함하고, 상기 다수의 가스분사유로들 중의 적어도 하나의 유로는 상기 가스분배 면판으로 공정가스를 유입하기 시작하는 제1유로부와, 제1유로부를 통과한 공정가스의 흐름 방향을 바꿀 수 있도록 상기 제1유로부의 방향에 대하여 일정한 각도만큼 경사지게 형성되는 제2유로부를 포함한다. 이 때 공정가스가 제2유로부를 통과하며 보다 넓은 면적에 걸쳐 확산될 수 있도록 제2유로부는 슬롯형태를 가질 수 있다. 이와 같은 구성에 의해 본 발명은 공정효율을 높이기 위해 가스분배 면판과 웨이퍼 간의 거리를 가깝게 하는 경우라도 공정가스를 웨이퍼의 전 표면에 균일하게 증착될 수 있도록 함으로써 양질의 웨이퍼를 제조할 수 있는 효과가 있다.

    전자제품 응용 프로그램의 디버깅 시스템 및 디버깅 방법
    63.
    发明公开
    전자제품 응용 프로그램의 디버깅 시스템 및 디버깅 방법 无效
    用于调查电子产品应用程序的系统和方法

    公开(公告)号:KR1020000072844A

    公开(公告)日:2000-12-05

    申请号:KR1019990015764

    申请日:1999-05-01

    Abstract: PURPOSE: A system and method for debugging application programs of electronic products are provided for implementing a fast debugging operation of a modified or corrected application program without an additional initialization process. CONSTITUTION: A test electronic product(100) includes a ROM having a debugging code which is formed by engaging the real time operating system and a device driving unit and debugs in real time an application program downloaded using the debugging code. A host system(200) forms an application program of the test electronic product(100) and performs a communication with the test electronic product(100) and outputs a result of the debugging operation of the test electronic product(100).

    Abstract translation: 目的:提供一种用于调试电子产品应用程序的系统和方法,用于实现修改或更正的应用程序的快速调试操作,而无需额外的初始化过程。 规定:测试电子产品(100)包括具有调试代码的ROM,该调试代码通过使实时操作系统与设备驱动单元相接合并且实时调试使用调试代码下载的应用程序。 主机系统(200)形成测试电子产品(100)的应用程序,并与测试电子产品(100)进行通信,并输出测试电子产品(100)的调试操作结果。

    가변 길이 주소를 지원하는 경로 제어 방법
    64.
    发明授权
    가변 길이 주소를 지원하는 경로 제어 방법 失效
    用于控制路径支持长度可变地址的方法

    公开(公告)号:KR100256968B1

    公开(公告)日:2000-05-15

    申请号:KR1019970081468

    申请日:1997-12-31

    Inventor: 박영민

    Abstract: PURPOSE: A path control method supporting a length-variable address is provided to extend or reduce a circuit without re-designing and effectively apply it to a system by adjusting a value of an address length register from an external processor by carrying an address of a specific node to be transmitted into a data frame and comparing the value at a receiving party to determine whether to receive the data in case that a data is desired to be transmitted to numerous nodes in a communication between processors. CONSTITUTION: A data is created by an address length register. The address length data is transmitted to a path controller. The address length data is selected by a length selector. The selected addresses and the data are compared by a comparator. The processed data is a data transmitted from a separated CPU. The address length register is positioned at an address managing unit. The address length data is transmitted form the address length register. The address length is generated to an arbitrary data size. The comparison is performed according to the address length data value. The length selector is positioned at the path controller. The length selector selects addresses as many as necessary. The compared data is an address extracted of a 0 bit removing unit and an address of itself obtained from the address managing unit. If the comparison result is the same, a path control signal is enabled, while, if the comparison result is different, the path control signal is disabled.

    Abstract translation: 目的:提供一种支持长度可变地址的路径控制方法,用于扩展或缩小电路,无需重新设计,并通过将外部处理器的地址进行调整来调整地址长度寄存器的值,从而有效地将其应用于系统 将要发送到数据帧的特定节点并且在接收方处的值进行比较以确定在期望将数据发送到处理器之间的通信中的多个节点的情况下是否接收数据。 构成:数据由地址长度寄存器创建。 地址长度数据被发送到路径控制器。 地址长度数据由长度选择器选择。 所选地址和数据由比较器进行比较。 经处理的数据是从分离的CPU发送的数据。 地址长度寄存器位于地址管理单元。 地址长度数据从地址长度寄存器发送。 地址长度生成为任意数据大小。 根据地址长度数据值进行比较。 长度选择器位于路径控制器。 长度选择器根据需要选择多个地址。 比较数据是从地址管理单元获取的0位移除单元和自身地址提取的地址。 如果比较结果相同,则路径控制信号被使能,而如果比较结果不同,则路径控制信号被禁用。

    선입선출 메모리를 이용한 비동기 전송 모드 셀의 동기 복구회로
    65.
    发明公开
    선입선출 메모리를 이용한 비동기 전송 모드 셀의 동기 복구회로 无效
    使用FIFO存储器的ATM信元同步恢复电路

    公开(公告)号:KR1020000008933A

    公开(公告)日:2000-02-15

    申请号:KR1019980029038

    申请日:1998-07-18

    Inventor: 박영민

    CPC classification number: H04L12/5601 H04L2012/5674 H04L2012/5681

    Abstract: PURPOSE: A recovery circuit of a synchronization of ATM cell using FIFO memory previously removes improper synchronization due to an error of a cell starting position, prevents that there is an error in a synchronization. CONSTITUTION: A recovery circuit of a synchronization of ATM cell includes a FIFO memory(200) for storing data, and a FIFO reset circuit(300) for resetting the FIFO memory if there is an error in a synchronization of ATM cell. A FIFO controller(100) receives ATM cell, reads the ATM cell, or writes the ATM cell to the FIFO memory. Thereby, although there is an error in a cell synchronization, this problem is solved after a predetermined time.

    Abstract translation: 目的:使用FIFO存储器的ATM信元同步的恢复电路预先消除由于单元起始位置的错误导致的不正确的同步,从而防止同步中存在错误。 构成:ATM信元的同步的恢复电路包括用于存储数据的FIFO存储器(200)和用于在ATM信元的同步中存在错误时复位FIFO存储器的FIFO复位电路(300)。 FIFO控制器(100)接收ATM信元,读取ATM信元,或将ATM信元写入FIFO存储器。 因此,尽管在小区同步中存在错误,但是在预定时间之后解决了该问题。

    선입선출 메모리를 이용한 타임 슬롯 할당 장치 및 방법

    公开(公告)号:KR1019990061208A

    公开(公告)日:1999-07-26

    申请号:KR1019970081464

    申请日:1997-12-31

    Inventor: 박영민

    Abstract: 본 발명은 DAVIC 권고안의 상향 프레임(Upstream Frame) 전송의 타임 슬롯 분할 방식에 관한 것으로서, 특히 시 분할 다중 방식(Time Division Multiple Access : TDMA) 방식으로 프레임을 전송하는 시스템에서 타임 슬롯별로 프레임을 전송하는 방법에 관한 것이다.
    본 발명에 의한 선입선출 메모리를 이용하여 타임 슬롯에 따라 데이터를 전송하는 장치는, 시프트 레지스터, 비교기, 각 P값, C값, R값, A값을 저장하고 있는 ATM 셀 분석부; 타임 슬롯 할당 테이블; PFIFO, CFIFO, RFIFO으로 구성된 FIFO 메모리; 그리고 프리엠블 레지스터, MUX, 타운터와 비교기로 구성된 상향 프레이머를 포함한다.
    본 발명에 의한 타임 슬롯 할당 정보를 테이블 형태로 저장하는 방법은, 상향 프레임 처리에 있어서, 데이터를 입력받는 단계, 상기 입력 데이터를 일정 시간동안 저장한 후 선입선출 메모리쪽으로 보내는 단계, 상기 데이터의 기능을 조사하는 단계 및 타임 슬롯 할당 정보인 경우 타임 슬롯에 저장하기 위하여 제어 신호를 생성하는 단계를 포함한다.
    본 발명에 따른 타임 슬롯 종류별로 선입선출 메모리를 구성하여 저장하는 방법은, 타임 슬롯의 유형을 분석하는 단계, 각각의 선입선출 메모리에 대한 제어 신호를 생성하는 단계 및 타임 슬롯 할당 테이블에 각 타임 슬롯에 대한 할당 정보를 타임 슬롯의 각 유형별로 기록하는 단계를 포함한다.
    본 발명에 의한 타임 슬롯 테이블의 정보를 참조하여 선입선출 메모리에서 타임 슬롯을 읽어 전송하는 방법은, 타임 슬롯의 번호를 유지하는 단계, 새로운 타임 슬롯을 전송하는 순서가 된면 타임 슬롯 할당 테이블에서 어느 타임 슬롯이 할당될 것인가를 결정하는 단계, 각 해당하는 선입선출 메모리로부터 한 개의 데이터를 읽는 단계 및 상향 프레임 형식에 맞춰 외부로 전송하는 단계를 포함한다.

    냉장고
    67.
    发明授权

    公开(公告)号:KR102210016B1

    公开(公告)日:2021-02-01

    申请号:KR1020140027981

    申请日:2014-03-10

    Abstract: 본발명의사상에따른냉장고는본체의양측벽들에서이격되도록저장실의중앙에마련되는중앙프레임으로서, 본체의후벽에지지되는후방결합부와, 선반을지지하도록후방결합부에서전방으로연장되고상호수직방향으로소정간격이격되는복수의암부들과, 복수의암부들의강성을보강하도록복수의암부들을연결시키는수직보강부를갖는중앙프레임을포함하여, 저장실의좌측과우측에배치되는선반들을전후방향으로이동가능하게지지할수 있다.

Patent Agency Ranking