Abstract:
본 발명은 한 개의 비디오 데이터 입력단으로 두 개의 비디오 데이터 열을 동시에 입력받을 수 있는 디지털 비디오 데이터 열 멀티플렉싱 장치 및 그 멀티플렉싱 방법에 관한 것으로서, 그 특징은 디지털 비디오 데이터 열 멀티플렉싱 장치에 있어서, 아날로그 입력신호를 디지털 입력신호로 변환하여 출력하는 입력신호 변환수단과, 상기 입력신호 변환수단의 출력신호를 입력받아 디코딩하여 수평동기 신호와 수직동기 신호와 비디오 데이터 신호와 홀수 프레임 신호를 출력하는 디코딩 수단과, 상기 디코딩 수단의 상기 수평동기 신호와 상기 수직동기 신호를 입력받아 비디오 데이터 신호를 출력하는 코덱 수단과, 상기 디코딩 수단의 출력신호인 홀수 프레임 신호에 의해 제어되어 상기 디코딩 수단의 출력신호인 상기 비디오 데이터 신호를 입력받� �� 영상 데이터를 출력하는 제 1 삼상태 버스 구동수단과, 상기 디코딩 수단의 출력신호인 홀수 프레임 신호의 반전 신호에 의해 제어되어 상기 코덱 수단의 출력신호인 상기 비디오 데이터 신호를 입력받아 영상 데이터를 출력하는 제 2 삼상태 버스 구동수단 및 상기 영상 데이터와 상기 수평동기 신호와 상기 수직동기 신호를 입력받아 입력되는 상기영상 데이터를 프레임 버퍼에 저장하는 비디오 오버레이 수단을 포함하는 데에 있으므로, 비디오 데이터 입력단 수 이상의 비디오 데이터 열을 컴퓨터 모니터 상에 동시에 오버레이 시킬 수 있기 때문에 두개의 비디오 데이터 열이 동시에 실시간으로 컴퓨터 모니터 상에 디스플레이 될 수 있다는 데에 그 효과가 있다.
Abstract:
A circuit for compressing/decompressing a video data is disclosed. The circuit comprises: a pixel bus interface(1), a field memory(2), a scale unit(3), an input video synchronizing controller(4), a first and a second path controllers(5,6), a first and a second brightness/color multiplexors(7,8), an output video synchronizing controller(9), a first and a second algorithm processors(10,11), a first and a second code SRAMs(12,13), a first and a second ROMs(14,15), a first and a second SRAMs(16,17), a first and a second frame buffers(18,19), a compression FIFO(20), a DMA interrupt controller(21), an input/output controller(23), and a first and a second compression FIFOs(24,25).
Abstract:
본 발명은 다중의 비디오 입력을 다중 비디오 윈도우 형태로 컴퓨터 모니터에 출력할 수 있도록 하여 주는 멀티미디어 컴퓨터의 비디오 디바이스 제어장치에 관한 것으로,서로 다른 세개까지의 비디오 입력을 받아서 각각 독립적으로 비디오 신호의 확대/축소 등의 비디오 신호 처리, 비디오 윈도우의 이동 등의 윈도우 제어 및 이들을 서로 다른 윈도우로 출력할 수 있어 3명까지 동시에 영상회의를 할 수 있으며, 이와 유사한 비디오를 사용하는 응용 프로그램에 유용하게 쓰일 수 있다.
Abstract:
본 발명은 한 개의 비디오 데이터 입력단으로 두 개의 비디오 데이터 열을 동시에 입력받을 수 있는 디지털 비디오 데이터 열 멀티플렉싱 장치 및 그 멀티플렉싱 방법에 관한 것으로서, 그 특징은 디지털 비디오 데이터 열 멀티플렉싱 장치에 있어서, 아날로그 입력신호를 디지털 입력신호로 변환하여 출력하는 입력신호 변환수단과, 상기 입력신호 변환수단의 출력신호를 입력받아 디코딩하여 수평동기 신호와 수직동기 신호와 비디오 데이터 신호와 홀수 프레임 신호를 출력하는 디코딩 수단과, 상기 디코딩 수단의 상기 수평동기 신호와 상기 수직동기 신호를 입력받아 비디오 데이터 신호를 출력하는 코덱 수단과, 상기 디코딩 수단의 출력신호인 홀수 프레임 신호에 의해 제어되어 상기 디코딩 수단의 출력신호인 상기 비디오 데이터 신호를 입력받 영상 데이터를 출력하는 제 1 삼상태 버스 구동수단과, 상기 디코딩 수단의 출력신호인 홀수 프레임 신호의 반전 신호에 의해 제어되어 상기 코덱 수단의 출력신호인 상기 비디오 데이터 신호를 입력받아 영상 데이터를 출력하는 제 2 삼상태 버스 구동수단 및 상기 영상 데이터와 상기 수평동기 신호와 상기 수직동기 신호를 입력받아 입력되는 상기영상 데이터를 프레임 버퍼에 저장하는 비디오 오버레이 수단을 포함하는 데에 있으므로, 비디오 데이터 입력단 수 이상의 비디오 데이터 열을 컴퓨터 모니터 상에 동시에 오버레이 시킬 수 있기 때문에 두개의 비디오 데이터 열이 동시에 실시간으로 컴퓨터 모니터 상에 디스플레이 될 수 있다는 데에 그 효과가 있다.
Abstract:
본 발명은 복합 멀티미디어 보드 상에 DMA 제어기와 이중포트 메모리를 구현함으로써, 각각의 미디어를 처리하는 장치들에서 입출력되는 미디어 스트림들을 상기 보드상의 DMA 제어기를 통하여 이중포트 메모리에 저장하고, PC의 중앙처리장치는 메모리 영역 접근을 통하여 상기 이중포트 메모리에 저장된 멀티미디어 데이터를 입출력함으로써, 시스템의 DMA 채널을 사용하지 않으면서 다량의 미디어 데이터를 신속히 처리할 수 있는 복합 멀티미디어 보드의 PC 정합방법과 그 장치에 관한 것으로서, 여러개의 복합 DMA 채널을 갖는 복합 멀티미디어 보드의 PC 정합장치에 있어서, 각각의 멀티미디어를 처리하는 장치들로부터 입출력되는 오디오, 비디오 데이터 스트림들을 PC의 중앙처리장치에 입출력하기 위한 DMA 채널을 제공하는 DMA 제어기와; 상기 DMA 제어기로부터 제공되는 DMA 채널을 통하여 상기 멀티미디어 데이터 스트림을 저장하기 위한 이중포트 메모리와; 상기 이중포트 메모리를 분할하여 각각의 DMA 채널에 대하여 소정개수의 버퍼를 할당하고, 상기 버퍼를 절환시키면서 엑세스하기 위한 제어신호를 출력하는 DMA 버퍼관리부를 포함하여 구성된다.
Abstract:
본 발명은 공장자동차용 네트워크(network)인 미니맵(Mini-MAP)네트워크 시스템 데이타 링크 계층 서비스 중 타입(type)3서비스인 도착통지 필요 비연결성 서비스(acknowledged connectionless service)를 제공함에 있어서, 네트워크 상의 어떤 스테이션(station)으로 부터 도착통지 필요 데이타 프레임(acknowledged data frame)을 수신하였을 때 해당 데이타 프레임의 도착통지 프레임(acknowldeged frame)을 구성하여 처음에 데이타를 송신한 스테이션에 보내는 방법에 관한 것이다. 본 발명은, 도착통지 프레임 중 미리 작성 가능한 부분은 토큰 버스 제어기(16)를 초기화 시키기 이전에 작성되게 하고, 가변적인 부분만이 트워크 운용시 작성되도록 하며, 인터럽트 서비스시에는 도착통지 프레임 작성 및 전송만이 서비스 루틴 내에서 수행되게 하고, 나머지 30가지의 사건들을 인터럽트 서비스 루틴 밖에서 이후에 처리되도록 한다.