-
公开(公告)号:KR1019970058293A
公开(公告)日:1997-07-31
申请号:KR1019950048739
申请日:1995-12-12
Applicant: 한국전자통신연구원
IPC: H04R3/02
Abstract: 본 발명은 양방향 오디오 반향음 제거방법 및 그 장치에 관한 것으로, 지역 오디오와 네트워크를 통하여 출력되는 원격 오디오의 반향음을 제거하기 위한 장치에 있어서, 입력되는 지역 오디오의 원음을 소정 시간 지연하는 지역 오디오 지연부와; 상기 지역 오디오 지연부를 통과한 오디오 원음의 크기를 조절하는 지역 오디오 크기 제어부와; 상기 네트워크를 통해 출력되는 원격 오디오 신호를 소정 시간 지연하는 원격 오디오 지연부와; 상기 원격 오디오 지연부를 통과한 오디오 신호의 크기를 조절하는 원격 오디오 크기 제어부와; 상기 지역 오디오 지연부, 지역 오디오 크기 제어부, 원격 오디오 지연부, 원격 오디오 크기 제어부의 각 소정 지연시간과 크기값을 제어하는 레지스터 제어부와; 상기 레지스터 제어부의 제어에 따른 상기 지역 오디오 크기 제어부와 원격 오디오 크기 제어부의 신호에 의해 지역 오디오 반향음과 원격 오디오 반향음을 동시에 제거하는 반향음 제거 처리부를 포함하여 구성되어, 오디오나 음성을 녹음할 때 반향되는 불필요한 반향음을 제거해줌으로써 원음의 음질을 얻을 수 있을 뿐만 아니라 네트워크를 통한 원격 음성회의나 영상회의에 적용하면 최상의 원음 오디오 음질을 제공받을 수 있다.
-
公开(公告)号:KR1019970032091A
公开(公告)日:1997-06-26
申请号:KR1019950045772
申请日:1995-11-30
Applicant: 한국전자통신연구원
IPC: H04N7/14
Abstract: 본 발명은 가변 경로를 가지는 멀티미디어 스트림 제어기 및 그 제어방법에 관한 것으로서, 그 특징은 아날로그 비디오 신호를 입력받아 처리하여 전달하는 입력신호 처리부들로 부터 신호를 전달받아 신호를 가공하여 출력신호 처리부들을 통하여 모니터에 출력신호를 보내는 가변 경로를 가지는 멀티미디어 스트림 제어기에 있어서, 호스트 버스로 부터 어드레스와 데이터를 입력받아 구성 데이터와 칩 선택 신호를 발생시키는 구성 데이터 발생기 및 행렬 스위치 소자로 구성되어 상기 호스트 버스로 부터 어드레스를 입력받고 상기 구성 데이터 발생기로 부터 상기 칩 선택 신호와 상기 구성 데이터를 입력받아 상기 입력받은 신호에 따라 스위치를 접점하여 상기 입력신호 처리부들과 상기 출력신호 처리부들 사이의 경로를 변환시키는 미디어 라 터를 포함하는 데에 있으므로, 그 효과는 사용자가 원하는 오디오, 비디오 및 제어 신호들의 접속경로를 효율적으로 형성시켜, 호스트에서 접속경로를 나타내는 스위칭 데이터를 프로그램하여 스위치 소자에 구성 데이터를 직접 다운로드시켜, 멀티미디어 신호처리 소자들이 동작중이더라도 원하는 멀티미디어 데이터 스트림의 경로를 가변시킬 수 있다는 데에 있다.
-
公开(公告)号:KR1019970029085A
公开(公告)日:1997-06-26
申请号:KR1019950042595
申请日:1995-11-21
Applicant: 한국전자통신연구원
IPC: G06F13/00
Abstract: 본 발명은 먹스(MUX : multiplexer)를 이용한 PCI 디바이스의 형상영역 설계 장치 및 방법에 관한 것이다.
본 발명은 입/출력 디코더, PCI 버스에서 출력되는 어드레스 신호와 제어신호를 입력으로 하여 소정의 PCI 디바이스의 형상영역의 상태 정보를 읽거나 쓰는 형성 읽기/쓰기 로직; 읽기/쓰기 상태를 나타내는 읽기/쓰기 상태 머신 로직; 여러 개의 형상영역 데이터를 PCI 버스를 통하여 호스트에 전달하는 먹스; 상기 먹스로부터의 데이터를 PCI 버스에 전달하는 버퍼; 상기 먹스의 입력을 선택하는 먹스 선택 회로; 및 인터럽트 번호를 지정하기 위한 래치로 구성됨을 특징으로 하는 PCI 디바이스의 형상 영역을 용이하게 설계할 수 있는 효과를 가진다.-
公开(公告)号:KR1019940003335B1
公开(公告)日:1994-04-20
申请号:KR1019910022628
申请日:1991-12-11
Applicant: 한국전자통신연구원
IPC: G06F13/38
Abstract: The network usage right makes the field devices, such as controls, sensor, actuators, communicate with one another through the field bus network. The system includes a microprocessor, a clock generator, timers, a microcontroller (10), a rom (20), a ram (30) and a field bus junction unit (4). The method has the 1st step which makes a network assignment table, the 2nd step which specifies the communication occupancy time of the exchange data, the 3rd step which decides whether the exchanged data remains or not, the 4th step which analyzes the controlled field in the exchanged data, the 5th step which decides the termination of exchanged data, and the 6th step which rerecords the identifying number of the data.
Abstract translation: 网络使用权使现场设备(如控制,传感器,执行器)通过现场总线网络相互通信。 该系统包括微处理器,时钟发生器,定时器,微控制器(10),ROM(20),RAM(30)和现场总线接口单元(4)。 该方法具有形成网络分配表的第一步骤,指定交换数据的通信占用时间的第二步骤,决定所交换的数据是否保留的第三步骤,分析所交换数据的控制字段的第四步骤 交换数据,决定交换数据终止的第5步,以及重新记录数据识别号码的第6步。
-
公开(公告)号:KR1019930007022B1
公开(公告)日:1993-07-26
申请号:KR1019900021825
申请日:1990-12-26
Applicant: 한국전자통신연구원
IPC: G06F13/38
Abstract: The data communication circuit supports digital serial communication between interface board of a personal computer and twisted pair cable of field bus. The data communication circuit includes a Manchester encoder/decoder (2) for generating encoder and decoder clock signal according to the control signal transmitted from a CPU and for encoding and decoding I/O data signal, a latch/shift register (3) for converting 8 bit parallel data of a CPU (1) to 1 byte serial data to transmit parallel data to the encoder/decoder (2) and for converting 1 byte serial data comins from the encoder/decoder (2) to 8 bit parallel data, a CRC generator (4) for generating CRC check frame and for checking data transmission error, and a driver/receiver (5) for driving and receiving data between the Manchester encoder/decoder (2) and field bus.
Abstract translation: 数据通信电路支持个人计算机接口板与现场总线双绞线之间的数字串行通信。 数据通信电路包括:曼彻斯特编码器/解码器(2),用于根据从CPU发送的控制信号和用于编码和解码I / O数据信号产生编码器和解码器时钟信号;锁存/移位寄存器(3),用于转换 将CPU(1)的8位并行数据转换为1字节的串行数据,以将并行数据发送到编码器/解码器(2),并将1字节串行数据从编码器/解码器(2)转换为8位并行数据, 用于产生CRC校验帧和用于检查数据传输错误的CRC发生器(4)以及用于在曼彻斯特编码器/解码器(2)和现场总线之间驱动和接收数据的驱动器/接收器(5)。
-
公开(公告)号:KR1019930014061A
公开(公告)日:1993-07-22
申请号:KR1019910022631
申请日:1991-12-11
Applicant: 한국전자통신연구원
IPC: G06F13/14
Abstract: 본 발명은 맵(MAP) 네트워크 접속기의 전송매체 액세스 제어방법에 관한 것이다.
종래에는 네트워크의 구조와 성능을 결정짓는 MAC(Medium Access Control)의 기능을 소프트웨어로 구현함으로써 데이타 교환시 상당한 시간 지연이 생기는 문제점이 있었다.
본 발명은 미니 맵(Mini MAP)에서 네트워크의 구조와 성능을 결정짓는 MAC의 기능을 모두 단일 칩으로 구현하여 전송매체를 액세스 하도록 전송매체 액서스 제어방법은 토큰버스 제어기와 버스중재회로 및 시스템 메모리 그리고 모뎀등으로 구현하여 토큰의 관리 및 논리적 링의 구성과 그리고 유지 및 검츨과 복구 등의 기능을 갖게하는 맵 네트워크 접속기에서의 전송매체 액서스 제어방법을 제공하는 것이다.-
-
公开(公告)号:KR1019960018926A
公开(公告)日:1996-06-17
申请号:KR1019940031728
申请日:1994-11-29
Applicant: 한국전자통신연구원
IPC: G06F13/00
Abstract: 본 발명은 비디오 데이타를 압출하거나 복원하는 비디오 코덱 시스템에서 호스트나 비디오 코덱 프로세서간의 데이타 전송을 위하여 버스 사용권에 대한 우선순위를 갖는 버스 중재 방법 및 장치에 관한 것이다.
본 발명은 버스 사용을 요구하는 프로세서를 위한 어드레스 디코더와, 버스 사용 요구 신호를 만들어 주는 버스 요구기와, 데이타 전송을 위한 버퍼를 제어하기 위한 버퍼 제어기와, 버스 사용권에 대한 우선 순위를 저장하고 있는 우선 순위 레지스터와, 우선 순위 레지스터에 따라 버스 사용 요구를 처리해 주는 우선 순위 처리기와, 버스를 사용하고 있음을 나타내어 주는 버스 사용 처리기와, 그리고 버스 사용은 허락해 주는 버스 사용 허락기로 구성됨을 특징으로 하며, 상기와 같은 본 발명에 의해 비디오 코덱 프로세서간의 버스 중재에 있어서 속도를 향상시킬 수 있는 효과가 있다.-
公开(公告)号:KR1019950023064A
公开(公告)日:1995-07-28
申请号:KR1019930028263
申请日:1993-12-17
Applicant: 한국전자통신연구원
IPC: H04N5/445
Abstract: 본 발명은 NISC(National Television Standards Comittee), PAL(Phase Alternation Line)등의 아날로그 복합 비디오 신호를 입력, 압축, 저장, 복원하여, 컴퓨터로 부터 제공되는 그래픽 화상과 비디오 화상을 동시에 컴퓨터의 모니터 상에 디스플레이(display) 시켜주는 비디오 오버레이(overlay) 장치에 관한 것으로, 아날로그 복합 비디오 신호를 컴퓨터가 처리할 수 있는 YUV 데이타와 동기신호로 변환해주는 비디오신호 변환부(10)와, DSP와 유사한 형태의 비디오 이미지 프로세서, 압축/복원 알고리듬을 다운로드하기 위해 필요한 코드를 저장하는 부트롬, 압축/복원 알고리듬을 저장하기 위한 SRAM 코드 메모리, 압축/복원 알고리듬 수행시 비디오 이미지 데이타를 저장하기 위한 데이타 메모리를 가지고 있어서 JPEG, MPEG, Px64 표준압축/복원을 지연할 수 있는 비디오 이미지 압축(30) 비디오 이미지 복원부(40), 그리고 두개의 비디오 데이타 입력단을 갖고 입력된 두개의 비디오 데이타를 동시에 처리할 수 있는 디지탈 비디오 프로세러, 비디오 이미지를 저장하기 위한 프레임버퍼, 비디오와 그래픽을 오버레이 시키는 미디어 DAC를 갖는 비디오 오버레이부(20)로 구성되는 것이 특징이다.
-
公开(公告)号:KR1019950005146B1
公开(公告)日:1995-05-18
申请号:KR1019910022630
申请日:1991-12-11
Applicant: 한국전자통신연구원
IPC: H04L12/42
Abstract: The information switching circuit of a token bus controller enables the controller to transmit and receive data to/from coaxial cable through modem. The circuit comprises a token bus controller to trasmit and receive data between modem and 80186 processor; an interface conversion circuit to convert timing of transmitting or receiving data bit stream; and DRAM controller to control data read and write from/to DRAM. The circuit provides easy interface with minimap.
Abstract translation: 令牌总线控制器的信息切换电路使得控制器能够通过调制解调器向/从同轴电缆接收数据。 该电路包括令牌总线控制器,用于在调制解调器和80186处理器之间传输和接收数据; 用于转换发送或接收数据比特流的定时的接口转换电路; 和DRAM控制器,用于控制从DRAM到DRAM的数据读写。 该电路提供了与小地图的简单接口。
-
-
-
-
-
-
-
-
-