存储装置
    71.
    发明公开

    公开(公告)号:CN1591685A

    公开(公告)日:2005-03-09

    申请号:CN200410033737.X

    申请日:2004-04-09

    Abstract: 一种存储装置,具有可擦除和可写的非易失存储器和控制电路,其中控制电路能以规定的时间安排进行移位存储区的处理。通过将在数据相对不常重写的第一存储区中存储的数据写入未使用的第二存储区,并使已经写入数据的第二存储区作为已使用的区域代替第一存储区,从而完成移位处理。如上所述,因为该移位处理是要用其它存储区代替不常重写的存储区,所以能够防止在没有发生重写的存储区中由于干扰的累积冲击引起的数据混淆的风险。

    一种基于自适应路由及调度策略的高速缓存装置

    公开(公告)号:CN106095696A

    公开(公告)日:2016-11-09

    申请号:CN201610594155.1

    申请日:2016-07-26

    CPC classification number: G06F12/0811 G06F2212/1016 G06F2212/1036

    Abstract: 本发明的一种基于自适应路由及调度策略的高速缓存装置,包括控制器和外部高速缓冲存储器组件;所述控制器包括速率预判模块、输入缓存I、II模块、输出缓存I、II模块、路由及调度模块、高速高速缓冲存储器控制模块和SSD控制模块;自适应路由及调度模块采用AOS虚拟信道动态调度协议,实现数据链路动态路由及存储。所述高速缓冲存储器组件利用外部高速缓冲存储器件构建“内存条”,扩大数据存储深度。本发明中利用控制器内部二级缓存和外部高速缓冲存储器构建了三级数据路由与缓存机制,通过动态路由和调度的方法,实现了外部高速缓冲存储器组件的高速输入输出数据通道缓存复用,提高了高速缓冲存储器组件存储带宽的利用率。

Patent Agency Ranking