用于使用码分多址方法的无线本地环路系统的方法和装置

    公开(公告)号:CN1199401C

    公开(公告)日:2005-04-27

    申请号:CN99100253.9

    申请日:1999-01-25

    Inventor: 李京国

    CPC classification number: H04W52/286 H04W84/04

    Abstract: 本发明涉及用于使用CDMA的WLL系统的方法和装置。使用CDMA的WLL系统包括数据发射机,数据接收机,发送/接收数据缓冲器,和控制器。该系统实施话音和数据通信,其包括以下步骤:在话音信号的发送/接收期间,利用电路交换方法通过指定给各个用户的多个话音通信信道执行话音通信;和在数据信号的发送/接收期间,以多个用户共享预定的数据通信信道的方式利用分组交换方法执行数据通信。

    用于在无线本地环路系统中建立呼叫的方法

    公开(公告)号:CN1197426C

    公开(公告)日:2005-04-13

    申请号:CN00105944.0

    申请日:2000-04-20

    Inventor: 孙范洙

    CPC classification number: H04W84/14 H04W72/04 H04W76/10

    Abstract: 一种具有个人站,移动站(或带有NIU的电话机),基站和交换中心的WLL系统。为了快速地连接,一种按照本发明的方法包括步骤:(1)如果个人站是在摘机状态,则个人站发送始发消息到基站并分配个人站和基站之间的业务信道,(2)个人站发送目的地电话号码到基站,(3)连接到基站的交换中心按照目的地电话号码将呼叫连接到目的地个人站。因此,减少了建立呼叫时的时延,从而提供一种快速的通信服务。

    宽带无线多媒体通信系统

    公开(公告)号:CN1183714C

    公开(公告)日:2005-01-05

    申请号:CN99100484.1

    申请日:1999-01-29

    Inventor: 郭玉文 崔光珠

    CPC classification number: H04W16/00 H04W16/24 H04W84/14

    Abstract: 公开一种局域多点分布业务(LMDS)系统,与电缆通信系统相比,LMDS系统降低了安装和维护的成本,系统安装只需要花费较少时间,并能提供多种多媒体通信业务。根据本发明的一个特征,LMDS系统包括:用于多路复用和调制从网络接收的分组数据,解调和多路分解接收的光信号的数据/信号处理器;至少一个将多路复用和调制的分组数据下行转换为射频(RF)信号,并将接收的RF信号转换成为光信号,以便发送给数据/信号处理器的基站。

    交换机中的遇忙呼叫管理系统及其方法

    公开(公告)号:CN1175651C

    公开(公告)日:2004-11-10

    申请号:CN98123385.6

    申请日:1998-12-14

    Inventor: 吕南寿

    Abstract: 本发明是在交换机中的遇忙呼叫管理系统及其方法,包括:管理一遇忙切断呼叫的时隙数据、周期性监测一通话线路设备、检查遇忙呼叫切断、根据对呼叫的处理控制信号重新分配开关通道、将通话线路重建到另一不同于相应的遇忙呼叫切断服务线路上、对遇忙切断呼叫的最后通话线路建立一测试块循环并进行通话线路质量测试。在改善系统可靠性和通过在系统内部监测呼叫切断来判定被切断的通话线路是由系统内部还是外部的原因所引起这些方面,具有很多优点。

    保持存储器相干性的交换系统处理器的双工结构和方法

    公开(公告)号:CN1166221C

    公开(公告)日:2004-09-08

    申请号:CN00121524.8

    申请日:2000-08-09

    Inventor: 金寅澈

    CPC classification number: G06F11/1633 G06F11/2038 G06F11/2048 G06F11/2097

    Abstract: 一种用于保持存储器相干性的交换系统处理器的双工结构和方法,其中并行地读取有效存储器和备用存储器的数据。利用硬件比较并行读取的数据。在双工结构中,设置相应于并行读取操作的地址并因此提供一条路径。当将有效存储器和备用存储器的地址进行比较时,对它们同时访问和比较以同时进行判断。因此,减少了操作所需的时间。按照由硬件加载的终止类型可以识别该结果而不必依靠使用CPU根据软件的一系列程序操作来比较这两个数据。

    数字锁相环电路
    10.
    发明授权

    公开(公告)号:CN1158766C

    公开(公告)日:2004-07-21

    申请号:CN00107617.5

    申请日:2000-05-15

    Inventor: 李英大 孙寿炫

    CPC classification number: H03L7/085

    Abstract: 一种数字处理PLL电路,包括:相位差计算电路,用于比较第一时钟信号和从压控振荡器(VCO)反馈的第二时钟信号,并计算由至少一个第一时钟信号周期和至少一个第二时钟信号周期组成的一个时间单位内的相位差值;控制单元,用于从预定查找表读取对应于相位差值的相位差校正值,并使VCO的输出时钟信号与第一时钟信号同步;存储器单元,用于存储该查找表。由于以硬件计算相位差值,因此降低了成本并提高了处理速度。

Patent Agency Ranking