数字锁相环电路
    1.
    发明授权

    公开(公告)号:CN1158766C

    公开(公告)日:2004-07-21

    申请号:CN00107617.5

    申请日:2000-05-15

    Inventor: 李英大 孙寿炫

    CPC classification number: H03L7/085

    Abstract: 一种数字处理PLL电路,包括:相位差计算电路,用于比较第一时钟信号和从压控振荡器(VCO)反馈的第二时钟信号,并计算由至少一个第一时钟信号周期和至少一个第二时钟信号周期组成的一个时间单位内的相位差值;控制单元,用于从预定查找表读取对应于相位差值的相位差校正值,并使VCO的输出时钟信号与第一时钟信号同步;存储器单元,用于存储该查找表。由于以硬件计算相位差值,因此降低了成本并提高了处理速度。

    数字锁相环电路
    2.
    发明公开

    公开(公告)号:CN1278675A

    公开(公告)日:2001-01-03

    申请号:CN00107617.5

    申请日:2000-05-15

    Inventor: 李英大 孙寿炫

    CPC classification number: H03L7/085

    Abstract: 一种数字处理PLL电路,包括:相位差计算电路,用于比较第一时钟信号和从压控振荡器(VCO)反馈的第二时钟信号,并计算由至少一个第一时钟信号周期和至少一个第二时钟信号周期组成的一个时间单位内的相位差值;控制单元,用于从预定查找表读取对应于相位差值的相位差校正值,并使VCO的输出时钟信号与第一时钟信号同步;存储器单元,用于存储该查找表。由于以硬件计算相位差值,因此降低了成本并提高了处理速度。

Patent Agency Ranking