-
公开(公告)号:KR1020110030029A
公开(公告)日:2011-03-23
申请号:KR1020090087958
申请日:2009-09-17
Applicant: (주)에프씨아이
IPC: H03D7/00
CPC classification number: G06G7/16
Abstract: PURPOSE: A mixer circuit is provided to control a switching duty cycle to be 25% by connecting a MOS transistor for controlling a duty cycle to each source terminal of a source couple MOS transistor in series. CONSTITUTION: A mixer circuit mixes two input signals by a source couple MOS transistor. The mixer circuit outputs the mixed signal. A MOS transistor for controlling a duty cycle is connected to each source terminal of the source couple MOS transistor in series. A duty cycle control pulse is applied to the gate of the MOS transistor for controlling a duty cycle. A duty cycle switched by an AND combination of control pulses is 25%.
Abstract translation: 目的:提供一种混频器电路,通过将用于控制占空比的MOS晶体管连接到源极耦合MOS晶体管的每个源极端子来串联控制开关占空比为25%。 构成:混频器电路通过源极耦合MOS晶体管混合两个输入信号。 混频器电路输出混合信号。 用于控制占空比的MOS晶体管连接到源极耦合MOS晶体管的每个源极端子。 占空比控制脉冲施加到用于控制占空比的MOS晶体管的栅极。 通过AND组合的控制脉冲切换的占空比为25%。
-
公开(公告)号:KR101100655B1
公开(公告)日:2012-01-03
申请号:KR1020090087961
申请日:2009-09-17
Applicant: (주)에프씨아이
Abstract: 본 발명은 싱글 투 디퍼런셜 앨엔에이 회로에 관한 것으로서, 무선송수신기에 사용되는 저잡음 증폭기(LNA)와 믹서회로 사이에는 믹서회로에서 디퍼런셜 신호를 필요로하는 경우에 별도의 싱글 투 디퍼런스 변환회로가 추가되어야 하는 문제점이 있었다. 본 발명은 이를 해결하고자 앨엔에이 입력신호(LNA_INP)를 공통게이트 및 공통소스 앤모스트랜지스터에 입력하고, 상기 앤모스트랜지스터들의 드레인단에 전류미러를 구비하여 바이어스 하여 디퍼런스 신호를 출력하도록 구성함으로서 싱글 투 디퍼런셜 앨엔에이 회로에서 출력되는 서로다른 위상의 디퍼런스 신호를 믹서회로에 직접 연결할 수 있어서 추가적인 싱글 투 디퍼런스 변환회로를 필요치않게되고, 와이드밴드 및 노이즈 피규어 특성이 개선되는 장점이 있다.
LNA, 싱글투디퍼런스, 믹서, 와이드밴드, 노이즈피규어-
公开(公告)号:KR101077228B1
公开(公告)日:2011-10-27
申请号:KR1020090087958
申请日:2009-09-17
Applicant: (주)에프씨아이
IPC: H03D7/00
CPC classification number: G06G7/16
Abstract: 소스커플모스트랜지스터에의해두 입력신호를믹싱하여출력하는믹서회로에있어서, 소스커플모스트랜지스터의각 소스단에듀티제어용모스트랜지스터를직렬연결하고, 상기듀티제어용모스트랜지스터의게이트에는그 듀티제어용모스트랜지스터와직렬연결된소스커플모스트랜지스터의게이트에인가되는제어펄스에대해서 -90도위상차를가지는듀티제어용제어펄스를인가하여, 직렬연결된두개의모스트랜지스터의게이트에인가되는제어펄스들의앤드조합에의해스위칭되는듀티를 25% 로제어하도록구성된것을특징으로하는믹서회로를제공함으로써, 기존의 50% 스위칭듀티를가지는믹서회로에비해서, 이득은높아지고노이즈피규어는감소되는개선효과를얻을수 있다.
-
公开(公告)号:KR1020110030032A
公开(公告)日:2011-03-23
申请号:KR1020090087961
申请日:2009-09-17
Applicant: (주)에프씨아이
CPC classification number: H03F1/26 , H03F3/24 , H03F3/45188 , H03F2200/294 , H03F2200/372
Abstract: PURPOSE: A single to differential LNA circuit is provided to stabilize an input DC bias using a current source instead of an inductor. CONSTITUTION: A DC bias unit(1) generates a DC bias signal. An LNA input signal is inputted to a common source of first and eleventh n-MOSs(M1,M11). The LNA input signal is inputted to a common gate of second and twelfth n-MOSs(M2,M12). A first current mirror(11) comprises a third p-MOS transistor(M3) and a thirteen p-MOS transistor(M13). A second current mirror(12) comprises a fourth p-MOS transistor(M4) and a fourteenth p-MOS transistor(M14). A DC bias unit is connected between the DC bias unit and an LNA input signal terminal. A first output terminal outputs a first difference output signal. A second output terminal outputs a second difference output signal.
Abstract translation: 目的:提供单差分LNA电路,以使用电流源而不是电感来稳定输入直流偏置。 构成:直流偏置单元(1)产生一个直流偏置信号。 LNA输入信号被输入到第一和第十一个n-MOS(M1,M11)的公共源。 LNA输入信号输入到第二和第十二个n-MOS(M2,M12)的公共栅极。 第一电流镜(11)包括第三p-MOS晶体管(M3)和十三个p-MOS晶体管(M13)。 第二电流镜(12)包括第四个p-MOS晶体管(M4)和第十四个p-MOS晶体管(M14)。 DC偏置单元连接在DC偏置单元和LNA输入信号端子之间。 第一输出端子输出第一差分输出信号。 第二输出端输出第二差输出信号。
-
-
-