-
公开(公告)号:WO2016084719A1
公开(公告)日:2016-06-02
申请号:PCT/JP2015/082629
申请日:2015-11-19
Applicant: ソニー株式会社
CPC classification number: H03F1/26 , H03F1/223 , H03F3/193 , H03F3/211 , H03F3/3022 , H03F3/68 , H03F2200/294 , H03F2200/372 , H03F2200/451 , H03G1/0088 , H03G1/0094 , H03G2201/106
Abstract: 出力信号のS/N比を劣化させることなく一方のパスに設けた増幅器からのノイズ成分が出力信号から実質的に無くなるように構成可能とする。 入力ノードに接続されて第1中間信号を生成する第1増幅器と、前記第1中間信号を前記入力ノードに帰還させる帰還抵抗と、前記第1中間信号を受け取って第2中間信号を生成する減衰器と、前記入力ノードに接続されて第3中間信号を生成する第2増幅器と、前記入力ノードに接続されて第4中間信号を生成する第3増幅器と、前記第2中間信号と前記第3中間信号と前記第4中間信号とを用いて出力信号を生成する加算器と、を備えた増幅器。
Abstract translation: 本发明使得可以实现从输出信号基本上消除来自一个路径中设置的放大器的噪声分量而不会导致输出信号的S / N比降低的结构。 该放大器设置有:第一放大器,其连接到输入节点并且产生第一中间信号; 反馈电阻,其将第一中间信号反馈回输入节点; 衰减器,其接收第一中间信号并产生第二中间信号; 第二放大器,连接到输入节点并产生第三中间信号; 第三放大器,连接到输入节点并产生第四中间信号; 以及使用第二中间信号,第三中间信号和第四中间信号来生成输出信号的加法器。