使用串行连接总线的计算机系统及多CPU互连方法

    公开(公告)号:CN100445981C

    公开(公告)日:2008-12-24

    申请号:CN200510086086.5

    申请日:2005-07-21

    CPC classification number: G06F13/28

    Abstract: 一种计算机系统,通过隐蔽计算机系统(其中通过PCI Express交换器互连多个CPU单元)中的交换器的上游端口的特殊性使得系统能够工作。当一CPU单元(其连接到对多个CPU单元进行互连的串行连接交换器的上游端口)不能工作,并且无法建立CPU单元和交换器之间的链接时,交换器单元的管理控制器被选作上游端口的设备。

    使用串行连接总线的计算机系统及多CPU互连方法

    公开(公告)号:CN1828574A

    公开(公告)日:2006-09-06

    申请号:CN200510086086.5

    申请日:2005-07-21

    CPC classification number: G06F13/28

    Abstract: 一种计算机系统,通过隐蔽计算机系统(其中通过PCI Express交换器互连多个CPU单元)中的交换器的上游端口的特殊性使得系统能够工作。当一CPU单元(其连接到对多个CPU单元进行互连的串行连接交换器的上游端口)不能工作,并且无法建立CPU单元和交换器之间的链接时,交换器单元的管理控制器被选作上游端口的设备。

    DMA控制器、节点、数据传送控制方法

    公开(公告)号:CN100538684C

    公开(公告)日:2009-09-09

    申请号:CN200580049384.5

    申请日:2005-04-01

    CPC classification number: G06F13/28

    Abstract: 本发明提供一种DMA控制器、节点、数据传送控制方法、及介质。DMA控制器(14)的传送控制部(14a)根据来自本节点(10)的CPU(11)(固件)的委托,经由串行总线(1)和交换机(2)等向任意其他节点(3)发送数据和消息。此时,固件在存储器(12)中存储应发送数据、消息及其描述符,在委托消息发送的情况下,在描述符中包含有表示“是否需要等待来自数据传送目的地的应答”的标志。在该标志为“ON”的情况下,传送控制部(14a)立即对固件虚拟地进行完成通知,而不等待来自发送目的地节点(3)的完成响应。

    文件控制系统和文件控制装置

    公开(公告)号:CN100405309C

    公开(公告)日:2008-07-23

    申请号:CN200510087621.9

    申请日:2005-07-22

    CPC classification number: H04L1/0082

    Abstract: 文件控制系统和文件控制装置。本发明的文件控制系统是执行DMA传输并包括多个文件控制装置的文件控制系统,各文件控制装置被设置在主计算机与外部存储设备之间,所述多个文件控制装置中的第一文件控制装置对从存储器读取的数据与预先赋予所述数据的第一检错码之间的一致性进行校验,当通过所述校验检测到不一致时,将添加给所读取数据的所述检错码从所述第一检错码改变为第二检错码,至少对所述数据的包括所述第二检错码以及与所述第二检错码相关的数据的一部分进行改变,并执行将经改变或未经改变的所述数据传输到传输目的地的第二文件控制装置的DMA传输。

    数据存储系统和数据存储控制装置

    公开(公告)号:CN1782978A

    公开(公告)日:2006-06-07

    申请号:CN200510079642.6

    申请日:2005-06-23

    Abstract: 数据存储系统和数据存储控制装置。存储系统具有用于控制多个存储装置的多个控制模块,这使得安装更加容易,同时保持了低等待时间响应,即使控制模块的数量增加了也是如此。多个存储装置使用后端路由器与各个控制模块的第二接口相连接,从而保持了所有控制模块对所有存储装置进行存取的冗余度。而且控制模块与第一切换单元是通过串行总线进行连接的,这种总线具有小的信号数量,通过使用背板构成了接口。由此,在印刷电路板上进行安装成为了可能。

Patent Agency Ranking