-
公开(公告)号:CN1794213A
公开(公告)日:2006-06-28
申请号:CN200510077688.4
申请日:2005-06-22
Applicant: 富士通株式会社
CPC classification number: G06F13/28 , G06F3/0619 , G06F3/0659 , G06F3/0689
Abstract: 直接存储器存取电路以及使用该电路的盘阵列设备。直接存储器存取电路通过描述符来防止由于存储器的地址故障而导致的错误的数据传输。创建描述符时,数据处理单元将用于存储该描述符的指针写入该描述符的预定部分中,并将该描述符存储在存储器中,并且当直接存储器存取引擎从该存储器中读取该描述符时,直接存储器存取引擎确认该值是否正确,并判断是否可以对该存储器中的数据进行直接存储器存取传输。对于描述符的读取和写入,都可以防止由于地址故障而导致的数据损坏。
-
公开(公告)号:CN1790248A
公开(公告)日:2006-06-21
申请号:CN200410094175.X
申请日:2004-12-17
Applicant: 富士通株式会社
Abstract: 本发明提供具有双重写入功能的装置和存储控制装置。利用本发明,通过单个的地址指定,以较高的速度在高速缓冲存储器中执行数据的双重写入,以改善处理性能。在本发明中,主机接口模块(20)产生用于指定两个写入目标的寻址信息,桥接模块(40)基于该寻址信息产生高速缓冲存储器(31)的两个传送到地址和写入地址,以便待写入数据被传送到对应于该两个传送到地址的该两个管理模块(30)中,而写在管理模块(30)的高速缓冲存储器(31)的写入地址处。
-
公开(公告)号:CN100456273C
公开(公告)日:2009-01-28
申请号:CN200610066121.1
申请日:2006-03-24
Applicant: 富士通株式会社
IPC: G06F13/38
Abstract: PCI-Express通信系统。为了使得在使用PCI-Express转换器的PCI-Express通信系统中,即使在从一节点向另一节点发出请求之后,在所述另一节点对初始请求源节点进行响应之前在PCI-Express转换器中更换了总线ID/设备ID,也能够向作为该初始请求源节点的目标发送响应数据包。为此,为节点设置用于表示各个节点的唯一节点ID,为用于数据传送的各个信道设置信道ID,并且在用于数据传送的数据包的地址字段中设置传送目的地模块的节点ID、用于数据传送的信道的信道ID,以及表示该数据包是请求还是响应的数据包类型。仅使用通过地址路由进行了路由的存储器写请求数据包来进行数据传送。
-
公开(公告)号:CN100388254C
公开(公告)日:2008-05-14
申请号:CN200510072059.2
申请日:2005-05-25
Applicant: 富士通株式会社
IPC: G06F13/28
CPC classification number: G06F13/28
Abstract: 直接存储器存取控制方法、直接存储器存取控制器、信息处理系统及程序。在DMA控制方法中,DMA控制器依照由处理装置提供给DMA控制器的控制信息将存储器中的数据传送给输入/输出装置,处理装置实现:该处理装置在存储器中设置包括控制信息和数据的信息块的步骤;由该处理装置将信息块的地址信息提供给DMA控制器的步骤;DMA控制器根据地址信息从存储器中读取信息块并提取控制信息的步骤;和DMA控制器根据控制信息将信息块中的数据传送给I/O装置的步骤。
-
公开(公告)号:CN103176937A
公开(公告)日:2013-06-26
申请号:CN201210483418.3
申请日:2012-11-23
Applicant: 富士通株式会社
IPC: G06F13/40
CPC classification number: G06F13/4291 , G06F9/4411 , G06F13/385
Abstract: 本发明公开了一种控制系统和中继设备。总线接口经由总线接收用于控制电子电路的控制信号,并且向该电子电路输出与接收的控制信号对应的信号。信号保持电路根据来自复位控制电路的指令来保持要从总线接口向电子电路输出的信号的值。当总线因为控制装置等的操作的终止而变为不可用时,复位控制电路使得信号保持电路保持向电子电路的输出信号的值,并且随后复位总线接口以便恢复总线。
-
公开(公告)号:CN1838096A
公开(公告)日:2006-09-27
申请号:CN200610066121.1
申请日:2006-03-24
Applicant: 富士通株式会社
IPC: G06F13/38
Abstract: PCI-Express通信系统。为了使得在使用PCI-Express转换器的PCI-Express通信系统中,即使在从一节点向另一节点发出请求之后,在所述另一节点对初始请求源节点进行响应之前在PCI-Express转换器中更换了总线ID/设备ID,也能够向作为该初始请求源节点的目标发送响应数据包。为此,为节点设置用于表示各个节点的唯一节点ID,为用于数据传送的各个信道设置信道ID,并且在用于数据传送的数据包的地址字段中设置传送目的地模块的节点ID、用于数据传送的信道的信道ID,以及表示该数据包是请求还是响应的数据包类型。仅使用通过地址路由进行了路由的存储器写请求数据包来进行数据传送。
-
公开(公告)号:CN100472422C
公开(公告)日:2009-03-25
申请号:CN200410094175.X
申请日:2004-12-17
Applicant: 富士通株式会社
Abstract: 本发明提供具有双重写入功能的装置和存储控制装置。利用本发明,通过单个的地址指定,以较高的速度在高速缓冲存储器中执行数据的双重写入,以改善处理性能。在本发明中,主机接口模块(20)产生用于指定两个写入目标的寻址信息,桥接模块(40)基于该寻址信息产生高速缓冲存储器(31)的两个传送地址和写入地址,以便待写入数据被传送到对应于该两个传送地址的该两个管理模块(30)中,而写在管理模块(30)的高速缓冲存储器(31)的写入地址处。
-
公开(公告)号:CN101156144A
公开(公告)日:2008-04-02
申请号:CN200580049384.5
申请日:2005-04-01
Applicant: 富士通株式会社
CPC classification number: G06F13/28
Abstract: 本发明提供一种DMA控制器、节点、数据传送控制方法、及介质。DMA控制器(14)的传送控制部(14a)根据来自本节点(10)的CPU(11)(固件)的委托,经由串行总线(1)和交换机(2)等向任意其他节点(3)发送数据和消息。此时,固件在存储器(12)中存储应发送数据、消息及其描述符,在委托消息发送的情况下,在描述符中包含有表示“是否需要等待来自数据传送目的地的应答”的标志。在该标志为“ON”的情况下,传送控制部(14a)立即对固件虚拟地进行完成通知,而不等待来自发送目的地节点(3)的完成响应。
-
公开(公告)号:CN1821970A
公开(公告)日:2006-08-23
申请号:CN200510087621.9
申请日:2005-07-22
Applicant: 富士通株式会社
CPC classification number: H04L1/0082
Abstract: 文件控制系统和文件控制装置。本发明的文件控制系统是执行DMA传输并包括多个文件控制装置的文件控制系统,各文件控制装置被设置在主计算机与外部存储设备之间,所述多个文件控制装置中的第一文件控制装置对从存储器读取的数据与预先赋予所述数据的第一检错码之间的一致性进行校验,当通过所述校验检测到不一致时,将添加给所读取数据的所述检错码从所述第一检错码改变为第二检错码,至少对所述数据的包括所述第二检错码以及与所述第二检错码相关的数据的一部分进行改变,并执行将经改变或未经改变的所述数据传输到传输目的地的第二文件控制装置的DMA传输。
-
公开(公告)号:CN100538684C
公开(公告)日:2009-09-09
申请号:CN200580049384.5
申请日:2005-04-01
Applicant: 富士通株式会社
CPC classification number: G06F13/28
Abstract: 本发明提供一种DMA控制器、节点、数据传送控制方法、及介质。DMA控制器(14)的传送控制部(14a)根据来自本节点(10)的CPU(11)(固件)的委托,经由串行总线(1)和交换机(2)等向任意其他节点(3)发送数据和消息。此时,固件在存储器(12)中存储应发送数据、消息及其描述符,在委托消息发送的情况下,在描述符中包含有表示“是否需要等待来自数据传送目的地的应答”的标志。在该标志为“ON”的情况下,传送控制部(14a)立即对固件虚拟地进行完成通知,而不等待来自发送目的地节点(3)的完成响应。
-
-
-
-
-
-
-
-
-