-
公开(公告)号:CN107147863A
公开(公告)日:2017-09-08
申请号:CN201710428657.1
申请日:2017-06-08
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及半导体技术领域,尤其涉及一种降低高清接口对无线信号干扰的方法,应用于具有高清接口和无线模块的显示装置,高清接口采用最小化传输差分信号进行输出,其中,最小化传输单端信号的幅值为180~380mV;以及一种显示装置包括显示屏和解码板,解码板通过一高清接口与显示屏连接,高清接口采用如上的降低高清接口对无线信号干扰的方法;能够在满足电气性能的前提下,降低高清接口对无线信号的干扰,同时不会影响高清接口的兼容性。
-
公开(公告)号:CN107248416A
公开(公告)日:2017-10-13
申请号:CN201710423196.9
申请日:2017-06-07
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G11C7/22
CPC classification number: G11C7/225
Abstract: 本发明提供一种用于双速率数据存储系统数据传输中的时序控制方法,包括:步骤S1、通过对应每个数据信号的输出寄存器调整数据信号的延迟时间,使数据选通信号和每个数据信号同时由处理器端到达存储器端;步骤S2、通过对应数据选通信号的输出寄存器调整数据选通信号的延迟时间,使数据选通信号先于数据信号一个时钟周期由处理器端到达存储器端;步骤S3、通过对应数据选通信号的输出寄存器调整数据选通信号的延迟时间,使数据选通信号先于数据信号半个时钟周期由处理器端到达存储器端。本发明的有益效果:数据信号同时到达,有效增加有效稳定性余量窗口,提高系统稳定性,优化采样点。
-
公开(公告)号:CN107238769A
公开(公告)日:2017-10-10
申请号:CN201710398347.X
申请日:2017-05-31
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G01R31/00
CPC classification number: G01R31/001
Abstract: 本发明涉及芯片走线的静电释放能力,尤其涉及一种分析芯片走线的静电释放能力方法。一种分析芯片走线的静电释放能力的方法,所述芯片设置于一PCB板上,通过静电枪对处于工作状态的芯片在一预设电压范围内逐步调大电压,以对芯片的各个走线进行打击,从而找到静电释放能力最薄弱的地方。本发明通过对芯片以及PCB板的各走线施加逐步增大的电压,以对各走线进行打击,从而找到芯片和板子上最薄弱的地方,来分析其静电释放的能力。
-
公开(公告)号:CN107172321B
公开(公告)日:2021-08-10
申请号:CN201710344506.8
申请日:2017-05-16
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及显示通讯技术,尤其涉及一种降低数字显示接口的电磁干扰的方法,提供一数字显示接口,其中,数字显示接口为V‑by‑One接口,V‑by‑One接口的信号频率为3.00~3.12GHz;以及一种显示装置,包括显示屏和解码板,解码板通过数字显示接口与显示屏连接,数字显示接口采用如上的降低数字显示接口的电磁干扰的方法;上述技术方案够降低数字显示接口带来的电磁干扰,提高数字显示接口的兼容性。
-
公开(公告)号:CN107172321A
公开(公告)日:2017-09-15
申请号:CN201710344506.8
申请日:2017-05-16
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明涉及显示通讯技术,尤其涉及一种降低数字显示接口的电磁干扰的方法,提供一数字显示接口,其中,数字显示接口为V‑by‑One接口,V‑by‑One接口的信号频率为3.00~3.12GHz;以及一种显示装置,包括显示屏和解码板,解码板通过数字显示接口与显示屏连接,数字显示接口采用如上的降低数字显示接口的电磁干扰的方法;上述技术方案够降低数字显示接口带来的电磁干扰,提高数字显示接口的兼容性。
-
-
-
-