-
公开(公告)号:CN1979683A
公开(公告)日:2007-06-13
申请号:CN200610164134.2
申请日:2006-12-06
Applicant: 株式会社瑞萨科技
IPC: G11C17/10 , H01L27/115 , H01L23/522
Abstract: 提供可以高速运行的高密度掩膜ROM。借助掩膜ROM,各源线被设置以便被彼此邻近的各列中的存储器单元共享,且位元线被设置以对应于存储器单元的各列。而且,为存储器单元的各列设置空单元。空单元每个都由包括第一开关晶体管和第二开关晶体管的串联电路组成,其中第一开关晶体管响应空字元线(DWL)上的信号电势切换到导通状态,第二开关晶体管17响应相应列中源线的电势而将相邻源线耦合至相应位元线。存储器单元每个都由一个单位的晶体管和由掩膜布线形成的数据存储装置组成。在读取数据时,使选择列中源线的电势经历变化,从而在由被选择存储器单元所耦合到的被选择位元线和空单元耦合到其上的基准位元线组成的对之间产生电势差,使得可以通过检测电势差而执行数据读出。