-
公开(公告)号:CN103368564A
公开(公告)日:2013-10-23
申请号:CN201310109240.0
申请日:2013-03-29
Applicant: 瑞萨电子株式会社
IPC: H03L7/099
CPC classification number: H03L7/06 , H03L1/00 , H03L7/099 , H03L2207/06
Abstract: 本发明涉及一种半导体装置以及变化信息获得程序。传统半导体装置具有不容易获取构成半导体装置的电路元件的变化信息的问题。根据实施例,半导体装置具有控制电路,该控制电路使振荡电路以至少两个操作电流值进行操作,获得与和第一操作电流值相对应的输出信号的频率有关的第一频率信息以及与和第二操作电流值相对应的输出信号的频率有关的第二频率信息,并且根据第一和第二频率信息之间的差来获得电路元件的制造变化信息。
-
公开(公告)号:CN101958710B
公开(公告)日:2014-09-24
申请号:CN201010229052.8
申请日:2010-07-12
Applicant: 瑞萨电子株式会社
CPC classification number: H03L7/085 , H03L7/0802 , H03L7/1077 , H03L7/18 , H03L2207/50
Abstract: 本发明提供一种同时满足低功率消耗和小型化的PLL电路。该PLL电路的相位比较器包括计数器和时间到数字转换器。计数器接收参考时钟信号和通过对数控振荡器的输出进行分频来获得的低频时钟信号以及高频时钟信号。计数器通过对高频时钟信号的时钟数目进行计数来检测参考时钟信号与低频时钟信号之间的相位差。时间到数字转换器接收参考时钟信号和低频时钟信号。时间到数字转换器在计数器的输出达到预定范围之后对参考时钟信号与低频时钟信号之间的相位差进行精确度达到比高频时钟信号的周期更短的时间段的检测。
-
公开(公告)号:CN101958710A
公开(公告)日:2011-01-26
申请号:CN201010229052.8
申请日:2010-07-12
Applicant: 瑞萨电子株式会社
CPC classification number: H03L7/085 , H03L7/0802 , H03L7/1077 , H03L7/18 , H03L2207/50
Abstract: 本发明提供一种同时满足低功率消耗和小型化的PLL电路。该PLL电路的相位比较器包括计数器和时间到数字转换器。计数器接收参考时钟信号和通过对数控振荡器的输出进行分频来获得的低频时钟信号以及高频时钟信号。计数器通过对高频时钟信号的时钟数目进行计数来检测参考时钟信号与低频时钟信号之间的相位差。时间到数字转换器接收参考时钟信号和低频时钟信号。时间到数字转换器在计数器的输出达到预定范围之后对参考时钟信号与低频时钟信号之间的相位差进行精确度达到比高频时钟信号的周期更短的时间段的检测。
-
-