ADPLL电路、半导体器件和便携信息设备

    公开(公告)号:CN102104379A

    公开(公告)日:2011-06-22

    申请号:CN201010593793.4

    申请日:2010-12-15

    Abstract: 本发明涉及ADPLL电路、半导体器件和便携信息设备。本发明在ADPLL环境或者与ADPLL环境接近的环境之下提供ABS精确度提高手段并且实现ABS处理时间缩短。在ABS电路中的数字频率比较器中预备用于存储在从DPFD输出的DPE信号中的初始相位差的DFF。紧接在开始ABS操作之后,向DFF中记录从DPFD输出的DPE信号作为表达DPFD的内部电路中的初始相位差的信号。此后,数字频率比较器通过使用通过从输入的DPE信号减去DFF中记录的初始相位误差而获得的信号来进行ABS,由此实现高速和稳定的ABS操作。

    接收器、收发器和移动终端设备

    公开(公告)号:CN101895303A

    公开(公告)日:2010-11-24

    申请号:CN201010182938.1

    申请日:2010-05-18

    CPC classification number: H03G3/3068 H03G3/3078 H04B1/525

    Abstract: 本发明涉及接收器、收发器和移动终端设备。本发明提供了一种用于产生与输入信号功率和输出信号功率有关的可变工作电流并实现低噪声和低功耗的控制方法。射极跟随器电路被附连到用于产生本地信号的分频器的输出端。通过调整流过射极跟随器电路的电流,调整流入混频器中的电流的量。预期当流入混频器中的本地信号的电流的量增加时,有抑制噪声的效果。根据可变放大器的放大系数改变流过射极跟随器电路的电流的量。

    ADPLL电路、半导体器件和便携信息设备

    公开(公告)号:CN102104379B

    公开(公告)日:2016-03-23

    申请号:CN201010593793.4

    申请日:2010-12-15

    Abstract: 本发明涉及ADPLL电路、半导体器件和便携信息设备。本发明在ADPLL环境或者与ADPLL环境接近的环境之下提供ABS精确度提高手段并且实现ABS处理时间缩短。在ABS电路中的数字频率比较器中预备用于存储在从DPFD输出的DPE信号中的初始相位差的DFF。紧接在开始ABS操作之后,向DFF中记录从DPFD输出的DPE信号作为表达DPFD的内部电路中的初始相位差的信号。此后,数字频率比较器通过使用通过从输入的DPE信号减去DFF中记录的初始相位误差而获得的信号来进行ABS,由此实现高速和稳定的ABS操作。

Patent Agency Ranking