各向异性导电膜及其制备方法

    公开(公告)号:CN106415938A

    公开(公告)日:2017-02-15

    申请号:CN201580018041.6

    申请日:2015-03-20

    Abstract: 可以高生产率制备、且可以抑制短路发生率的各向异性导电膜(1A)具有:在其膜厚方向(z)的规定深度分散有导电粒子(2a)的第1导电粒子层(3a)和在与第1导电粒子层(3a)不同的深度分散有导电粒子(2b)的第2导电粒子层(3b)。各导电粒子层(3a、3b)中,相邻的导电粒子(2a、2b)的最接近距离(La、Lb)为导电粒子(2a、2b)的平均粒径的2倍以上。

    连接构造体
    3.
    发明授权

    公开(公告)号:CN109983853B

    公开(公告)日:2022-09-27

    申请号:CN201780071467.7

    申请日:2017-11-22

    Inventor: 荒木雄太

    Abstract: 在利用各向异性导电膜来将具有多个端子以放射状并排的端子图案的第1电子部件30A、和具有与第1电子部件30A的端子图案21A对应的端子图案的第2电子部件30B进行各向异性导电连接的连接构造体的制造方法中,(i)使每一个端子的有效连接面积为3000μm2以上,使各向异性导电膜10A中的导电粒子1的个数密度为2000个/mm2以上且20000个/mm2以下;或者(ii)作为各向异性导电膜10B,使导电粒子以格子状排列,且排列间距及排列方向使得各端子捕获3个以上的导电粒子;或者(iii)作为各向异性导电膜10C,使用具有多重圆区域25的导电膜。在用该方法制造的连接构造体中,减少乃至消除不会捕获导电粒子的端子。

    连接构造体
    5.
    发明公开
    连接构造体 审中-实审

    公开(公告)号:CN115691861A

    公开(公告)日:2023-02-03

    申请号:CN202211088671.9

    申请日:2017-11-22

    Inventor: 荒木雄太

    Abstract: 在利用各向异性导电膜来将具有多个端子以放射状并排的端子图案的第1电子部件、和具有与第1电子部件的端子图案对应的端子图案的第2电子部件进行各向异性导电连接的连接构造体的制造方法中,(i)使每一个端子的有效连接面积为3000μm2以上,使各向异性导电膜中的导电粒子1的个数密度为2000个/mm2以上且20000个/mm2以下;或者(ii)作为各向异性导电膜,使导电粒子以格子状排列,且排列间距及排列方向使得各端子捕获3个以上的导电粒子;或者(iii)作为各向异性导电膜,使用具有多重圆区域的导电膜。在用该方法制造的连接构造体中,减少乃至消除不会捕获导电粒子的端子。

    膜卷装体和膜卷装体的制造方法

    公开(公告)号:CN108350324B

    公开(公告)日:2021-03-02

    申请号:CN201680064713.1

    申请日:2016-11-18

    Inventor: 荒木雄太

    Abstract: 提供可以获得优异的暂时贴合性的膜卷装体和该膜卷装体的制造方法。膜卷装体具备:粘接膜(2),其具有沿长度方向形成为宽度方向的两端部的厚度大于中央部的厚度的第1面(凹面)、和形成于第1面的相反侧的平坦的第2面(平坦面);剥离膜(3),其具有剥离力相对较高的重剥离面、和剥离力相对较低的轻剥离面;和卷盘(4),其将粘接膜和剥离膜卷装于卷芯,所述膜卷装体以粘接膜(2)的第1面与剥离膜(3)的重剥离面接触、同时粘接膜(2)的第2面与剥离膜(3)的轻剥离面接触的方式卷装而成。

    各向异性导电膜及其制备方法

    公开(公告)号:CN106415938B

    公开(公告)日:2019-09-06

    申请号:CN201580018041.6

    申请日:2015-03-20

    Abstract: 可以高生产率制备、且可以抑制短路发生率的各向异性导电膜(1A)具有:在其膜厚方向(z)的规定深度分散有导电粒子(2a)的第1导电粒子层(3a)和在与第1导电粒子层(3a)不同的深度分散有导电粒子(2b)的第2导电粒子层(3b)。各导电粒子层(3a、3b)中,相邻的导电粒子(2a、2b)的最接近距离(La、Lb)为导电粒子(2a、2b)的平均粒径的2倍以上。

    连接构造体
    8.
    发明公开

    公开(公告)号:CN109983853A

    公开(公告)日:2019-07-05

    申请号:CN201780071467.7

    申请日:2017-11-22

    Inventor: 荒木雄太

    Abstract: 在利用各向异性导电膜来将具有多个端子以放射状并排的端子图案的第1电子部件30A、和具有与第1电子部件30A的端子图案21A对应的端子图案的第2电子部件30B进行各向异性导电连接的连接构造体的制造方法中,(i)使每一个端子的有效连接面积为3000μm2以上,使各向异性导电膜10A中的导电粒子1的个数密度为2000个/mm2以上且20000个/mm2以下;或者(ii)作为各向异性导电膜10B,使导电粒子以格子状排列,且排列间距及排列方向使得各端子捕获3个以上的导电粒子;或者(iii)作为各向异性导电膜10C,使用具有多重圆区域25的导电膜。在用该方法制造的连接构造体中,减少乃至消除不会捕获导电粒子的端子。

    膜卷装体和膜卷装体的制造方法

    公开(公告)号:CN108350324A

    公开(公告)日:2018-07-31

    申请号:CN201680064713.1

    申请日:2016-11-18

    Inventor: 荒木雄太

    Abstract: 提供可以获得优异的暂时贴合性的膜卷装体和该膜卷装体的制造方法。膜卷装体具备:粘接膜(2),其具有沿长度方向形成为宽度方向的两端部的厚度大于中央部的厚度的第1面(凹面)、和形成于第1面的相反侧的平坦的第2面(平坦面);剥离膜(3),其具有剥离力相对较高的重剥离面、和剥离力相对较低的轻剥离面;和卷盘(4),其将粘接膜和剥离膜卷装于卷芯,所述膜卷装体以粘接膜(2)的第1面与剥离膜(3)的重剥离面接触、同时粘接膜(2)的第2面与剥离膜(3)的轻剥离面接触的方式卷装而成。

    各向异性导电膜及其制备方法

    公开(公告)号:CN105981150A

    公开(公告)日:2016-09-28

    申请号:CN201580009455.2

    申请日:2015-01-29

    Abstract: 各向异性导电膜含有导电粒子和间隔物。间隔物在膜的宽度方向中央部排列。膜的宽度方向中央部为膜的总宽度的20~80%。各向异性导电膜的厚度方向的间隔物的高度为高于5μm且低于75μm。所述各向异性导电膜具有第1绝缘性粘接层和第2绝缘性粘接层的层叠构造,导电粒子分散于第1绝缘性粘接层中,间隔物在第1绝缘性粘接层的第2绝缘性粘接层一侧的表面上规则性地排列。

Patent Agency Ranking