-
公开(公告)号:WO2014137202A1
公开(公告)日:2014-09-12
申请号:PCT/KR2014/001926
申请日:2014-03-10
Applicant: 고려대학교 산학협력단
IPC: G06F11/10
CPC classification number: H03M13/35 , G06F11/1004 , G06F11/1048 , H03M13/05 , H03M13/152 , H03M13/1545 , H03M13/155 , H03M13/611
Abstract: 본 발명은, 메모리에서의 에러 정정 처리 회로 및 에러 정정 처리 방법에 대해 개시한다. 특히, 본 발명의 일 실시예에 따른 에러 정정 처리 방법은 메모리의 동작 전압에 따라 상기 메모리에 기록할 단위 데이터 중 보호 범위를 설정하는 단계; 상기 단위 데이터 중 상기 보호 범위에 대응하는 보호 데이터에 대하여 에러 정정 인코딩을 수행하는 단계; 및 상기 단위 데이터를 상기 에러 정정 인코딩에 따라 생성된 패리티 데이터와 매칭하여 상기 메모리에 기록하는 단계를 포함한다.
Abstract translation: 公开了一种存储器中的纠错处理电路和纠错处理方法。 具体地,根据本发明的一个实施例的纠错处理方法包括以下步骤:根据存储器的操作电压设置记录在存储器中的单元数据的保护范围; 对与单位数据的保护范围相对应的保护数据执行纠错编码; 并且将单元数据与根据纠错编码生成的奇偶校验数据进行匹配,并将奇偶校验数据匹配单元数据记录在存储器中。
-
公开(公告)号:KR101837099B1
公开(公告)日:2018-03-09
申请号:KR1020120073211
申请日:2012-07-05
Applicant: 에스케이하이닉스 주식회사 , 고려대학교 산학협력단
IPC: H03M13/00
Abstract: 본발명의가변구조의에러정정부호화기에따르면, 노이즈환경에따라구동되는구조를달리할수 있고, 노이즈크기에따라구동되는신드롬제너레이터의갯수를달리할수 있으며, 노이즈크기에따라구동되는오류위치다항식생성부의갯수를달리할수 있고, 노이즈크기에따라구동되는오류평가다항식생성부의갯수를달리할수 있으며, 노이즈크기에따라에러정정을위하여소모되는전력량을달리할수 있다. 본원의제1 발명에따른가변구조의에러정정부호화기는, 오류정정비트수에대응하여선택제어신호를출력하는주제어부; 상기선택제어신호에제어되고, 입력되는데이터비트에제너레이터매트릭스를승산하여데이터비트와패리티비트로이루어진코드워드를출력하는인코더; 상기선택제어신호에제어되고, 저장부로부터수신되는코드워드를입력받아신드롬값을출력하는계산하는신드롬발생부; 상기선택제어신호에제어되고, 상기신드롬값을이용하여오류위치를검출하기위한오류위치검출계수를생성하는키 이퀘이션솔버; 상기선택제어신호에제어되고, 상기오류위치검출계수를이용하여오류위치검출신호를출력하는오류위치검출부; 및상기선택제어신호에제어되고, 상기오류위치검출신호를이용하여해당하는위치의오류를정정하는오류정정부를포함한다.
Abstract translation: 根据本发明的可变结构的纠错编码器,根据噪声环境驱动的结构可以不同,并且根据噪声大小驱动的征状发生器的数量可以不同。 根据噪声大小驱动的误差评估多项式生成单元的数量可以不同,并且用于误差校正的功耗量可以根据噪声大小而不同。 根据本发明的第一方面,提供了一种可变结构的纠错编码器,包括:主控制器,用于输出对应于纠错比特数的选择控制信号; 编码器,由所述选择控制信号控制,并通过将输入数据比特乘以生成矩阵来输出由数据比特和奇偶校验比特组成的码字; 校正子发生器,由选择控制信号控制并接收从存储单元接收的码字并输出校正子值; 由所述选择控制信号控制的键分配求解器,并且使用所述校正子值生成用于检测错误位置的错误位置检测系数; 错误位置检测单元,由所述选择控制信号控制并使用所述错误位置检测系数输出错误位置检测信号; 以及由选择控制信号控制并且使用错误位置检测信号来校正相应位置处的错误的错误校正单元。
-
公开(公告)号:KR101439815B1
公开(公告)日:2014-09-11
申请号:KR1020130025034
申请日:2013-03-08
Applicant: 고려대학교 산학협력단
IPC: G06F11/10
CPC classification number: H03M13/35 , G06F11/1004 , G06F11/1048 , H03M13/05 , H03M13/152 , H03M13/1545 , H03M13/155 , H03M13/611
Abstract: In the present invention, disclosed are a circuit and a method for correcting the error of a memory. Specially, the method for correcting the error of a memory according to one embodiment of the present invention includes the steps of: adaptively setting a protection range corresponding to an error correction range among unit data to be written in the memory according to an operation voltage of the memory; performing the error correction encoding of protection data which include the most significant bit (MSB) and corresponds to the protection range among the unit data; and writing the unit data in the memory by matching the unit data with parity data which are generated by the error correction encoding. The setting step narrowly sets the protection range according as the operation voltage of the memory becomes low.
Abstract translation: 在本发明中,公开了一种用于校正存储器的误差的电路和方法。 特别地,根据本发明的一个实施例的用于校正存储器的误差的方法包括以下步骤:根据操作电压自适应地设置与写入存储器的单元数据中的纠错范围相对应的保护范围 记忆; 执行包括最高有效位(MSB)的保护数据的纠错编码,并对应于单位数据中的保护范围; 以及通过将单元数据与通过纠错编码生成的奇偶校验数据相匹配来将单元数据写入存储器。 设定步骤根据存储器的工作电压变为低电平来设定保护范围。
-
公开(公告)号:KR1020140006402A
公开(公告)日:2014-01-16
申请号:KR1020120073211
申请日:2012-07-05
Applicant: 에스케이하이닉스 주식회사 , 고려대학교 산학협력단
IPC: H03M13/00
CPC classification number: H03M13/353 , H03M13/6337 , H03M13/6508
Abstract: Provided in the present invention is a reconfigurable error correction code device capable of changing a structure driven according to a noise environment; the number of syndrome generators driven according to the size of the noise; the number of error position polynomial generators driven according to the size of the noise; and power consumption for the error correction according to the size of the noise. The reconfigurable error correction code device according to a first aspect of the present invention comprises: a main controller for outputting a selection control signal in correspondence to the number of error correction bits; an encoder controlled by the selection control signal for outputting a code word formed with a data bit and a parity bit by multiplying a generator matrix with an inputted data bit; a syndrome generator controlled by the selection control signal for receiving the code word from a storage part and outputting a syndrome value; a key equation solver controlled by the selection control signal for generating an error position detection coefficient for detecting the error position by using the syndrome value; an error position detector controlled by the selection control signal for outputting the error position detection signal by using the error position detection coefficient; and an error correction part controlled by the selection control signal for correcting the error of the corresponding position by using the error position detection signal.
Abstract translation: 本发明提供一种能够改变根据噪声环境驱动的结构的可重构纠错码装置; 根据噪声大小驱动的综合征发生器数量; 根据噪声大小驱动的误差位置多项式发生器的数量; 和根据噪声大小进行纠错的功耗。 根据本发明的第一方面的可重构纠错码器件包括:主控制器,用于输出与纠错位数相对应的选择控制信号; 由选择控制信号控制的编码器,用于通过将发生器矩阵与输入的数据位相乘来输出由数据位和奇偶校验位形成的代码字; 由选择控制信号控制的校正子发生器,用于从存储部分接收代码字并输出校正子值; 由所述选择控制信号控制的关键方程求解器,用于通过使用所述校正子值产生用于检测所述误差位置的误差位置检测系数; 由选择控制信号控制的误差位置检测器,用于通过使用误差位置检测系数输出误差位置检测信号; 以及由选择控制信号控制的纠错部分,用于通过使用误差位置检测信号来校正相应位置的误差。
-
-
-