저전력 모드를 갖는 시스템온칩 및 그 구동방법
    1.
    发明公开
    저전력 모드를 갖는 시스템온칩 및 그 구동방법 有权
    低功耗模式下的芯片系统及其操作方法

    公开(公告)号:KR1020090030641A

    公开(公告)日:2009-03-25

    申请号:KR1020070096065

    申请日:2007-09-20

    Abstract: A system on chip with a low power mode and an operating method thereof are provided to reduce power consumption by operating in a low power mode which is capable of turning off an RF part. A power management part operates and a main clock signal generated in the RF part is selected and supplied to a control part, thereby a normal mode(S100) is performed in which power is supplied to an RF part and a control part. A selection of the low power mode is being determined. If selection of the low power mode is not determined, a normal mode is performed(S200). If a low power mode is selected, a low power mode stops a supply of power to RF part(S300,S400). A low power mode release selection is being determined. If a low power mode release selection is not determined, a low power mode execution phase is processed. If a low power mode is released, a normal mode execution phase is processed(S500).

    Abstract translation: 提供了一种具有低功率模式的片上系统及其操作方法,以通过在能够关闭RF部分的低功率模式下工作来降低功耗。 电源管理部分操作,并且在RF部分中产生的主时钟信号被选择并提供给控制部分,从而执行向RF部分和控制部分供电的正常模式(S100)。 正在确定低功耗模式的选择。 如果未选择低功率模式,则执行正常模式(S200)。 如果选择了低功耗模式,则低功耗模式将停止向RF部件供电(S300,S400)。 正在确定低功耗模式释放选择。 如果未确定低功率模式释放选择,则处理低功耗模式执行阶段。 如果释放低功率模式,则处理正常模式执行阶段(S500)。

    저전력 모드가 구비된 SOC 및 그 구동방법
    2.
    发明授权
    저전력 모드가 구비된 SOC 및 그 구동방법 有权
    具有低功耗模式的片上系统及其操作方法

    公开(公告)号:KR100829979B1

    公开(公告)日:2008-05-19

    申请号:KR1020060106495

    申请日:2006-10-31

    Abstract: 본 발명은 저전력 모드가 구비된 SOC 및 그 구동방법에 관한 것으로, CPU, DMA, 주변 장치부 및 모뎀을 포함하는 SOC에 있어서, 상기 SOC의 주전원인 제1 전원을 공급하기 위한 제1 레귤레이터; 상기 SOC를 구동시키기 위한 기본 클럭인 제1 클럭을 발생시키는 제1 클럭 발생부; 상기 CPU, DMA, 주변 장치부 및 모뎀으로부터 입출력되는 데이터를 저장하는 제1 메모리; 상기 SOC의 상태에 따라 상기 SOC를 엑티브 모드, 대기 모드 또는 스탑 모드 중 어느 하나의 동작 모드로 동작시키기 위한 모드 제어부; 및 상기 SOC의 상태에 따라 상기 SOC를 저전력 모드로 동작시키기 위해 상기 제1 클럭보다 낮은 주파수인 제2 클럭 및 상기 제1 전원보다 낮은 전압의 제2 전원으로 동작하는 저전력 모드 제어부;를 포함한다.
    SOC, 엑티브 모드, 대기 모드, 스탑모드. 저전력 모드

    지그비 시스템에서 네트워크 디바이스의 송신 전력 제어방법
    3.
    发明公开
    지그비 시스템에서 네트워크 디바이스의 송신 전력 제어방법 失效
    控制ZIGBEE系统中网络设备的发送功率的方法

    公开(公告)号:KR1020070049508A

    公开(公告)日:2007-05-11

    申请号:KR1020050106686

    申请日:2005-11-08

    Inventor: 고승한

    Abstract: 본 발명을 저전력 특성을 요구하는 지그비 시스템에서 네트워크 디바이스의 송신 전력 레벨을 제어하기 위한 방법에 관한 것이다. 본 발명은, 네트워크 코디네이터 및 이와 무선 통신하는 적어도 하나의 네트워크 디바이스로 이루어진 지그비 시스템에서 상기 네트워크 디바이스의 송신 전력을 제어하는 방법에 있어서, 상기 네트워크 디바이스에서 상기 네트워크 코디네이터로 소정의 전력 레벨을 갖는 신호를 전달하는 단계; 상기 네트워크 코디네이터에서 상기 신호의 수신 신호 강도 지시값(RSSI)을 검출하는 단계; 상기 네트워크 코디네이터에서, 상기 수신 신호 강도 지시값과 상기 코디네이터가 수신 가능한 신호 강도값을 비교하여 송신 전력 레벨 제어값을 생성하는 단계; 상기 네트워크 코디네이터에서 상기 네트워크 디바이스로 상기 송신 전력 레벨 제어값을 전달하는 단계; 및 상기 네트워크 디바이스에서, 상기 송신 전력 레벨 제어값에 따라 제어된 신호를 송신하는 단계를 포함하는 지그비 시스템에서 네트워크 디바이스의 송신 전력 제어 방법을 제공한다.
    지그비(ZIGBEE), 네트워크 코디네이터, 네트워크 디바이스, 송신 전력 레벨

    IEEE 802.15.4에 따른 채널 선점 통신 방법
    4.
    发明授权
    IEEE 802.15.4에 따른 채널 선점 통신 방법 有权
    根据IEEE 802.15.4的信道预留通信方法

    公开(公告)号:KR100638718B1

    公开(公告)日:2006-10-30

    申请号:KR1020050004545

    申请日:2005-01-18

    Inventor: 고승한

    Abstract: 본 발명은 IEEE 802.15.4에 따른 코디네이터와 네트워크 장치와의 통신 방법에 관한 것이다. 본 발명은, IEEE 802.15.4에 따라 코디네이터와 복수개의 네트워크 장치 간의 통신 시 상기 복수개의 네트워크 장치 중 소정의 네트워크 장치가 소정 채널을 선점하여 지속적으로 상기 코디네이터와 통신하는 IEEE 802.15.4에 따른 채널 선점 통신 방법에 있어서, 상기 코디네이터가 소정 네트워크 장치의 소정 채널 선점을 알리는 채널 선점 필드를 기록한 비콘을 작성하는 단계; 상기 코디네이터가 상기 채널 선점 필드가 기록된 비콘을 상기 복수개의 네트워크 장치에 전송하는 단계; 및 상기 비콘을 전송받은 복수개의 네트워크 장치 중 상기 비콘의 채널 선점 필드에 기록된 채널 선점 네트워크 장치와 상기 코디네이터가 상기 소정 채널을 선점하여 지속적으로 통신하는 단계를 포함한다.
    IEEE 802.15.4, 비콘, 채널 선점, 코디네이터, 네트워크 장치, 헤더 프레임

    저전력 모드를 갖는 시스템온칩 및 그 구동방법
    5.
    发明授权
    저전력 모드를 갖는 시스템온칩 및 그 구동방법 有权
    低功耗模式下的芯片系统及其操作方法

    公开(公告)号:KR100920581B1

    公开(公告)日:2009-10-08

    申请号:KR1020070096065

    申请日:2007-09-20

    Abstract: 본 발명은 저전력모드를 갖는 시스템온칩에 관한 것으로, 정상모드시 메인 클럭 신호를 공급함과 함께, 아날로그 및 디지탈 파워 공급을 제어하며, 저전력모드시 서브 클럭 신호를 공급함과 함께, 아날로그 파워 오프를 제어하는 파워 파트; 상기 파워 파트의 제어에 따라 정상모드시 동작하여 메인 클럭신호를 생성하고, 저전력모드시 동작을 정지하는 RF 파트; 및 상기 파워 파트의 제어에 따라 정상모드시는 메인 클럭신호에 따라 동작하고, 저전력모드시는 서브 클럭신호에 따라 동작하는 제어 파트를 구비한다.
    또한, 본 발명은, 상기 시스템온칩에 적용되는 구동방법도 제안한다.
    저전력, 시스템온칩, 구동, 클럭, 파워, 레귤레이터

    반송파 감지 다중 접속/충돌 회피 방식에서의 채널 충돌검사 방법
    6.
    发明公开
    반송파 감지 다중 접속/충돌 회피 방식에서의 채널 충돌검사 방법 无效
    运动员感知多通道碰撞避免的通道碰撞测试方法

    公开(公告)号:KR1020090021573A

    公开(公告)日:2009-03-04

    申请号:KR1020070086198

    申请日:2007-08-27

    Abstract: A channel collision inspection method in a carrier wave sensing multiple access for partly reducing the throughput of the MAC software and processing multiple access and collision avoiding scheme is provided to reduce MAC software burden and increase data processing speed. It determines whether MAC software is slotted(S100). If so, MAC software performs a first initialization process setting up the random backoff time(S210). If not, a second initialization of setting up the random backoff time is performed(S310). The MAC hardware waits for the random backoff time which is set up in the first initialization phase. It determines through the RF circuit whether a channel is the idle state(S220). It determines whether channel is the idle state through the RF circuit(S320). The MAC software determines the transmittable state. The counted number of the MAC software exceeds the fixing counted number.

    Abstract translation: 提供了一种用于部分降低MAC软件吞吐量并处理多路访问和冲突避免方案的载波检测多路访问中的信道冲突检测方法,以减少MAC软件负担并提高数据处理速度。 它决定MAC软件是否插槽(S100)。 如果是这样,MAC软件执行建立随机退避时间的第一初始化过程(S210)。 如果不是,则执行设定随机退避时间的第二初始化(S310)。 MAC硬件等待在第一初始化阶段建立的随机退避时间。 它通过RF电路确定信道是否为空闲状态(S220)。 它确定通道是否是通过RF电路的空闲状态(S320)。 MAC软件确定可发送状态。 计算的MAC软件数量超过固定计数。

    저전력 모드가 구비된 SOC 및 그 구동방법
    7.
    发明公开
    저전력 모드가 구비된 SOC 및 그 구동방법 有权
    具有低功率模式的芯片系统及其操作方法

    公开(公告)号:KR1020080038943A

    公开(公告)日:2008-05-07

    申请号:KR1020060106495

    申请日:2006-10-31

    Abstract: An SoC(System on Chip) having a low power mode and an operating method thereof are provided to reduce dynamic and static power consumption by including the low power mode, which cuts off a first clock/power and uses a second clock/power of a lower frequency than the first clock/power. A first regulator(110) supplies first power which is main power of an SoC(100). A first clock generator(120) generates a first clock which is a basic clock for operating the SoC. A first memory(150) stores data inputted/outputting to a CPU(130), a DMA(Direct Memory Access)(140), a peripheral device part(160), and a modem(170). A mode controller(180) operates the SoC in an active, idle, or stop mode according to a state of the SoC. A low power mode controller(190) is operated by a second clock of a lower frequency than the first clock and second power of a lower voltage level than the first power to operate the SoC in the low power mode according to the state of the SoC. The lower power mode controller includes a second regulator(191) for supplying the second power, an operation controller(193), a second memory(192), and a second clock generator(194).

    Abstract translation: 提供具有低功率模式的SoC(片上系统)及其操作方法,以通过包括切断第一时钟/功率并使用第二时钟/功率的低功率模式来降低动态和静态功耗 频率低于第一时钟/功率。 第一调节器(110)提供作为SoC(100)的主要功率的第一功率。 第一时钟发生器(120)产生作为用于操作SoC的基本时钟的第一时钟。 第一存储器(150)存储输入/输出到CPU(130),DMA(直接存储器访问)(140),外围设备部分(160)和调制解调器(170)的数据。 模式控制器(180)根据SoC的状态在活动,空闲或停止模式下操作SoC。 根据SoC的状态,低功率模式控制器(190)由比第一时钟低的第二时钟和低于第一功率的第二功率操作,以便在低功率模式下操作SoC 。 低功率模式控制器包括用于提供第二功率的第二调节器(191),操作控制器(193),第二存储器(192)和第二时钟发生器(194)。

    비콘 수신 시스템 및 그 절전 방법
    8.
    发明授权
    비콘 수신 시스템 및 그 절전 방법 有权
    BEACON接收系统及其保存功能的方法

    公开(公告)号:KR100755652B1

    公开(公告)日:2007-09-04

    申请号:KR1020060103169

    申请日:2006-10-23

    CPC classification number: H04W52/0209 H04W40/244

    Abstract: A beacon reception system and a power-saving method thereof are provided to enable a separate device with little power consumption to receive a beacon instead of an MCU(Micro Control Unit) having much power consumption, thereby remarkably reducing power consumption in a minimum power system. An MCU(100) performs initial setup in case of a beacon reception system action, and progresses a sleep mode after controlling predicted time initiation, then progresses the sleep mode after processing available data included in a beacon after a wake-up process. A beacon synchronization controller(200) performs a beacon reception predicting program to control an on or off action of hardware for receiving a beacon whenever preset beacons are received, and repeatedly performs the program if the available data does not exist in the received beacon, then sends a wake-up signal to the MCU if the available data exists. A signal receiver(300) is turned on or off according to the on or off action of the hardware, and receives the beacon to send the beacon to the controller when being turned on.

    Abstract translation: 提供了一种信标接收系统及其省电方法,能够实现功率消耗小的单独设备来接收信标而不是具有大量功耗的MCU(微控制单元),从而显着降低了最小功率系统中的功耗 。 在信标接收系统动作的情况下,MCU(100)进行初始建立,并且在控制预测时间开始之后进行休眠模式,然后在唤醒处理之后处理包括在信标中的可用数据之后进行休眠模式。 信标同步控制器(200)执行信标接收预测程序,以便在接收到预设信标时控制用于接收信标的硬件的接通或关断动作,并且如果可用数据不存在于接收的信标中则重复执行该程序,则 如果存在可用数据,则向MCU发送唤醒信号。 信号接收器(300)根据硬件的接通或断开动作被接通或断开,并且当接通时接收信标以发送信标给控制器。

    데이터 대기 여부를 알리는 지그비 네트워크의 데이터전송방법
    9.
    发明授权
    데이터 대기 여부를 알리는 지그비 네트워크의 데이터전송방법 有权
    数据传输方法表明ZigBee网络中的数据丢失

    公开(公告)号:KR100862490B1

    公开(公告)日:2008-10-08

    申请号:KR1020060092748

    申请日:2006-09-25

    CPC classification number: H04W28/06 H04W48/12 H04W84/18

    Abstract: 본 발명은 지그비 디바이스로부터의 데이터 프레임에 응답하는 응답 프레임에 데이터 대기 여부를 알리는 특정 비트를 셋팅하여 데이터 대기 여부를 지그비 디바이스에 알림으로써 데이터 전송을 대기하는 시간을 단축하는 데이터 대기 여부를 알리는 지그비 네트워크의 데이터 전송방법에 관한 것이다.
    본 발명은 상기 지그비 코디네이터가 상기 지그비 네트워크의 연결을 유지하기 위한 비콘을 브로드 캐스트 하는 단계와, 상기 비콘을 수신하여 데이터 프레임을 전송하는 지정 지그비 디바이스로부터 상기 데이터 프레임을 전송받는 단계와, 상기 지정 지그비 디바이스에 데이터 대기 여부를 알리는 데이터 대기 여부 비트를 포함한 응답프레임을 전송하는 단계를 포함한다.
    IEEE 802.15.4, 지그비(Zigbee), 홈네트워크(Home Network)

    AES에서의 암호화 장치 및 그 방법
    10.
    发明授权
    AES에서의 암호화 장치 및 그 방법 失效
    先进加密标准中的加密装置和方法

    公开(公告)号:KR100835718B1

    公开(公告)日:2008-06-05

    申请号:KR1020060117645

    申请日:2006-11-27

    Abstract: 본 발명은 AES에서의 암호화에 관한 것으로, 제 2 입력 레지스터와 출력 레지스터의 출력을 결합시켜 제 2 멀티플렉서로 출력하는 제 1 결합부; 상기 제 2 입력 레지스터와 상기 출력 레지스터의 출력을 결합시켜 제 3 멀티플렉서로 출력하는 제 2 결합부; 제 1 입력 레지스터에 저장된 입력 데이터에 카운터 값을 증가시키는 인크리먼터; 입력 데이터를 저장하는 제 1 및 제 2 입력 레지스터; 키를 저장하는 키 레지스터; 암호화부에서 암호화된 데이터를 저장하는 출력 레지스터; 상기 키 레지스터에 저장된 키를 이용하여 입력 데이터를 암호화하여 상기 출력 레지스터에 저장시키는 암호화부; 상기 제 1 입력 레지스터와 상기 인크리먼터의 출력을 다중화하여 상기 제 1 입력 레지스터에 전달하는 제 1 멀티플렉서; 상기 제 1 결합부, 상기 제 1 입력 레지스터, 상기 제 2 입력 레지스터의 출력을 다중화하여 상기 암호화부로 전달하는 제 2 멀티플렉서; 및 상기 제 2 결합부와 상기 출력 레지스터의 출력을 다중화하여 출력하는 제 3 멀티플렉서;를 포함한 것을 특징으로 하는 AES에서의 암호화 장치 및 그 방법에 관한 것이다.
    AES, MAC, 보안, 암호, 복호

Patent Agency Ranking