적층 세라믹 전자부품 및 적층 세라믹 전자부품의 실장 기판
    2.
    发明公开
    적층 세라믹 전자부품 및 적층 세라믹 전자부품의 실장 기판 审中-实审
    多层陶瓷电子元器件及其安装板

    公开(公告)号:KR1020150012075A

    公开(公告)日:2015-02-03

    申请号:KR1020130087459

    申请日:2013-07-24

    Abstract: 본 발명의 일 실시형태는 유전체층을 포함하는 세라믹 본체; 및 상기 세라믹 본체 내부에 형성되며, 상기 유전체층을 사이에 두고 서로 대향하도록 배치되는 제1 및 제2 내부 전극;을 포함하며, 상기 제1 및 제2 내부전극 중 중앙부 내부전극의 두께를 a, 상기 제1 및 제2 내부전극 중 커버부 내부전극의 두께를 b 라고 할 때, 1.04≤b/a≤1.28을 만족하는 적층 세라믹 전자부품을 제공할 수 있다.

    Abstract translation: 本发明的实施例包括:陶瓷体,其包括电介质层; 以及第一和第二内部电极,其形成在陶瓷体中并且彼此面对,在其间形成有电介质层。 当第一和第二内部电极的中心部分的内部电极的厚度为a,第一和第二内部电极的盖部分的内部电极的厚度为b时,多层陶瓷电子部件满足 1.04 <= b / A <= 1.28。

    적층 세라믹 전자부품 및 그의 제조방법
    3.
    发明公开
    적층 세라믹 전자부품 및 그의 제조방법 审中-实审
    多层陶瓷组件及其制造方法

    公开(公告)号:KR1020130007301A

    公开(公告)日:2013-01-18

    申请号:KR1020110065116

    申请日:2011-06-30

    CPC classification number: H01G4/30 H01G4/012 H01G4/12

    Abstract: PURPOSE: A laminated ceramic electronic component and a manufacturing method thereof are provided to obtain desired capacity by controlling electrode connection of a ceramic capacitor. CONSTITUTION: A laminated ceramic electronic component comprises a ceramic body and inner electrodes(30,31). The inner electrode is formed inside the ceramic body. The inner electrode has a central part(70) and a tapered part(50). The rate of the area of the tapered part about the area of the inner electrode is less than 35%. The ceramic body is formed into the ceramic material. The ceramic body is formed after laminating ceramic dielectric layers.

    Abstract translation: 目的:通过控制陶瓷电容器的电极连接来提供层压陶瓷电子部件及其制造方法以获得所需的容量。 构成:层叠陶瓷电子部件包括陶瓷体和内部电极(30,31)。 内部电极形成在陶瓷体的内部。 内电极具有中心部分(70)和锥形部分(50)。 锥形部分的围绕内部电极的面积的面积的比率小于35%。 陶瓷体形成陶瓷材料。 在层叠陶瓷电介质层之后形成陶瓷体。

    초고용량 적층 세라믹 콘덴서의 내부전극용 고분산 금속페이스트 제조방법
    4.
    发明授权
    초고용량 적층 세라믹 콘덴서의 내부전극용 고분산 금속페이스트 제조방법 失效
    一种具有超高容量的多层陶瓷电容器具有高分散性的金属内电极浆料的制备方法

    公开(公告)号:KR100593906B1

    公开(公告)日:2006-06-30

    申请号:KR1020040029203

    申请日:2004-04-27

    Abstract: 초고용량 적층 세라믹 콘덴서 제조시 내부전극 형성에 사용되는 표면조도, 건조막밀도 및 분산성이 우수한 내부전극용 금속 페이스트 제조방법에 관한 것이다. 금속 파우더와 금속 파우더 100중량부당, 터피네올 및/또는 석유계 용매 100-300중량부 및 분산제 0-1.5중량부를 예비혼합하고 저점도 분산하는 단계; 세라믹 공재(共材)와 세라믹 공재 100중량부당, 터피네올 및/또는 석유계 용매 100-300중량부 및 포스페이트 에스테르 분산제 0-1.5중량부를 예비혼합하고 저점도 분산하는 단계; 금속분산물과 세라믹 공재(共材) 분산물을 금속 파우더 100중량부당 세라믹 공재 10-30중량부가 되도록 혼합 및 분산하는 단계; 필터링하여 상기 용매를 제거하는 단계; 금속 파우더 100중량부당 에틸 셀룰로스 수지 4-8중량부 및 터피네올 용매 70-80중량부가 되도록 에틸 셀룰로스 수지 및 터피네올 용매를 첨가 및 혼합하는 단계; 점도조절 및 진공 탈포(脫泡)하는 단계; 및 카트리지 필터링하는 단계를 포함하는 내부전극용 금속 페이스트 제조방법이 제공된다. 본 발명의 방법으로 제조된 내부전극용 금속 페이스트는 분산성이 개선되며, 우수한 표면조도, 건조막 밀도 및 소성 수축율을 나타낸다.
    금속 파우더, 세라믹 공재, 내부전극, 금속 페이스트, 고분산

    적층 세라믹 전자부품 및 이의 제조방법

    公开(公告)号:KR101862396B1

    公开(公告)日:2018-05-30

    申请号:KR1020110091229

    申请日:2011-09-08

    CPC classification number: H01G4/30 H01G4/005

    Abstract: 본발명은적층세라믹전자부품에관한것으로, 본발명은유전체층을포함하는세라믹본체; 및상기세라믹본체내에서상기유전체층을사이에두고서로대향하도록배치되는내부전극층;을포함하며, 상기유전체층의평균두께를 td, 상기내부전극층의평균두께를 te로규정할때, 0.1 μm ≤ te ≤ 0.5 μm 이고, (td + te)/ te ≤ 2.5 를만족하며, 상기내부전극중심선평균거칠기를 Ra 및십점평균거칠기를 Rz 라규정할때, 5 nm ≤ Ra ≤ 30 nm, 150 nm ≤ Rz ≤ td/2 및 8 ≤ Rz/Ra ≤ 20을만족하는적층세라믹전자부품을제공한다. 본발명에따르면유전체층과내부전극간의접착력이향상되고, 내전압특성이향상되어신뢰성이우수한대용량적층세라믹전자부품의구현이가능하다.

    니켈 나노 입자, 그 제조방법 및 이를 이용한 적층 세라믹 커패시터
    6.
    发明公开
    니켈 나노 입자, 그 제조방법 및 이를 이용한 적층 세라믹 커패시터 无效
    尼龙颗粒,其制造方法及其使用的多层陶瓷电容器

    公开(公告)号:KR1020130136639A

    公开(公告)日:2013-12-13

    申请号:KR1020120060186

    申请日:2012-06-05

    CPC classification number: H01G4/008 Y10T428/2982

    Abstract: The present invention relates to a manufacturing method for nickel nanoparticle comprises a step of producing an aqueous solution by mixing water with a solution containing a hydroxyl group; a step of producing a mixed liquid by adding carboxylic acid to the aqueous solution at the rate of 10-20 wt% based on the solution containing a hydroxyl group; and a step of injecting nickel salts to the mixed liquid and stirring.

    Abstract translation: 镍纳米颗粒的制造方法技术领域本发明涉及一种镍纳米颗粒的制造方法,其特征在于,包括通过将水与含有羟基的溶液混合来制造水溶液的工序; 相对于含有羟基的溶液,以10〜20重量%的比例,向该水溶液中添加羧酸,生成混合液的工序; 以及将镍盐注入混合液体并搅拌的步骤。

    도전성 페이스트 및 이를 이용한 적층 세라믹 전자부품
    7.
    发明公开
    도전성 페이스트 및 이를 이용한 적층 세라믹 전자부품 审中-实审
    导电胶和多层陶瓷电子部件使用它们

    公开(公告)号:KR1020130027781A

    公开(公告)日:2013-03-18

    申请号:KR1020110091230

    申请日:2011-09-08

    Abstract: PURPOSE: Conductive paste is provided to implement mass storage laminated electronic components with an excellent accelerated aging extension and reliability by implementing mass storage of the electrostatic capacity and improving connection property of the inner electrode layer. CONSTITUTION: Conductive paste comprises first conductive powder(1) with 200-400 nm of an average particle diameter; and second conductive powder(2) with 80-200 nm of an average particle diameter, and 25-45 parts by weight of the content to 100.0 parts by weight of the first conductive powder. A laminated ceramic electronic component comprises a ceramic body including a dielectric layer; and first and second inner electrodes which are arranged to place the dielectric layer in the interval and to face with each other in the ceramic body. The first and second inner electrodes are formed with the conductive paste.

    Abstract translation: 目的:通过实现大容量存储静电电容并提高内电极层的连接性,提供导电浆料,实现具有优异的加速老化延伸和可靠性的海量存储层压电子元件。 构成:导电浆料包含平均粒径为200-400nm的第一导电粉末(1); 和第二导电粉末(2),平均粒径为80-200nm,第二导电粉末(2)为25〜45重量份,100.0重量份的第一导电粉末。 层叠陶瓷电子部件包括:陶瓷体,其包括电介质层; 以及第一和第二内部电极,其布置成将电介质层放置在陶瓷体中,并且彼此面对。 第一和第二内部电极由导电浆料形成。

    내부 전극 및 이를 포함하는 적층형 세라믹 콘덴서
    8.
    发明公开
    내부 전극 및 이를 포함하는 적층형 세라믹 콘덴서 审中-实审
    内部电极和包含该电极的多层陶瓷电容器

    公开(公告)号:KR1020130025687A

    公开(公告)日:2013-03-12

    申请号:KR1020110089143

    申请日:2011-09-02

    Abstract: PURPOSE: An inner electrode and a multilayered ceramic condenser comprising the same are provided to uniformly control the surface roughness and thickness of paste. CONSTITUTION: An inner electrode includes metal powder(10), ceramic powder, and solvent or an organic material(30). The surface roughness of an inner electrode layer is 0.25μm or less. The size of metal powder is 120 nm or less.

    Abstract translation: 目的:提供包含该内电极和内层电极的多层陶瓷电容器以均匀地控制糊的表面粗糙度和厚度。 构成:内部电极包括金属粉末(10),陶瓷粉末和溶剂或有机材料(30)。 内部电极层的表面粗糙度为0.25μm以下。 金属粉末的尺寸为120nm以下。

    초고용량 적층 세라믹 콘덴서의 내부전극용 고분산 금속페이스트 제조방법
    9.
    发明授权
    초고용량 적층 세라믹 콘덴서의 내부전극용 고분산 금속페이스트 제조방법 有权
    一种制备具有高分散性的金属内电极浆料制备超高容量多层陶瓷电容器的方法

    公开(公告)号:KR100593905B1

    公开(公告)日:2006-06-30

    申请号:KR1020040029202

    申请日:2004-04-27

    Abstract: 초고용량 적층 세라믹 콘덴서의 내부전극 형성에 사용되는 표면조도, 건조막밀도 및 분산성이 우수한 금속페이스트 제조방법에 관한 것이다. 금속 파우더 100중량부당, 에틸셀룰로스 수지 3-7중량부, 터피네올 용매 30-70중량부 및 분산제 0-1.5중량부를 예비혼합하고 고점도 분산한 후, 금속 파우더 100중량부당 저비점 용매 30-200중량부를 투입하여 저점도로 희석하는 단계; 세라믹 공재, 터피네올 용매, 임의의 분산제 및 임의의 저비점용매를 예비혼합하고, 예비혼합물에 에틸셀룰로스 수지 바인더를 첨가하여 저점도 분산하며, 이때 세라믹 공재, 에틸셀룰로스 수지, 터피네올 용매, 임의의 분산제 및 임의의 저비점용매는 세라믹 공재 100중량부당 에틸셀룰로스 수지 1-5중량부, 터피네올 용매 10-150중량부, 분산제 0-1.5중량부 그리고 저비점용매 0-100중량부가 되도록 저점도 분산하는 단계; 금속분산물과 세라믹 공재 분산물을 금속 파우더 100중량부당 세라믹 공재 10-30중량부로 혼합 및 분산하는 단계; 저비점 용매를 휘발시키는 단계; 점도조절 및 진공 탈포(脫泡)하는 단계; 및 카트리지 필터링하는 단계;를 포함하는 금속페이스트 제조방법이 제공된다. 상기 방법으로 제조된 금속페이스트는 분산성이 개선되며, 우수한 표면조도, 건조막 밀도 및 소성 수축율을 나타낸다.
    금속 파우더, 세라믹 공재, 고분산, 금속 페이스트, 내부전극

    도전성 페이스트 및 이를 이용한 적층 세라믹 전자부품
    10.
    发明授权
    도전성 페이스트 및 이를 이용한 적층 세라믹 전자부품 有权
    导电浆料及使用其的多层陶瓷电子装置

    公开(公告)号:KR101813284B1

    公开(公告)日:2017-12-29

    申请号:KR1020110091230

    申请日:2011-09-08

    Abstract: 본발명은도전성페이스트및 이를이용한적층세라믹전자부품에관한것으로, 본발명은평균입경이 200 내지 400 nm 인제1 도전성분말; 및평균입경이 80 내지 200 nm 이며, 상기제1 도전성분말 100 중량부에대하여 25 내지 45 중량부의함량을갖는제2 도전성분말;을포함하는도전성페이스트를제공한다. 본발명에따르면정전용량의대용량화를구현하면서내부전극층의연결성을향상시킴으로써, 가속수명연장및 신뢰성이우수한대용량적층세라믹전자부품의구현이가능하다.

    Abstract translation: 导电性糊剂及使用该导电性糊剂的多层陶瓷电子部件技术领域本发明涉及导电性糊剂及使用该导电性糊剂的多层陶瓷电子部件,本发明涉及平均粒径为200〜400nm的导电性糊剂。 以及第二导电粉末,基于100重量份的第一导电粉末,具有80至200nm的平均粒径和25至45重量份的含量。 根据本发明,它是通过改善内部电极层的连接性,同时实现大容量电容的和加速寿命可靠性并延长大容量堆叠陶瓷电子部件的可能的实施例。

Patent Agency Ranking