칩 저항 소자 및 칩 저항 소자 어셈블리

    公开(公告)号:KR101883042B1

    公开(公告)日:2018-07-27

    申请号:KR1020160017119

    申请日:2016-02-15

    Inventor: 이재훈 한재환

    Abstract: 본발명의일 실시형태는, 서로마주보는제1 면및 제2 면을갖는절연기판; 상기제1 면에배치되는저항층; 상기제1 면의양 끝에서상기절연기판상에배치되어상기저항층과연결되는제1 및제2 단자; 및상기제1 및제2 단자사이에서상기절연기판상에배치되어상기저항층과연결되는제3 단자; 를포함하고, 상기제1 단자와상기제3 단자사이의간격은상기제1 면의가장자리에서보다상기제1 면의중앙에서더 길며, 상기제2 단자와상기제3 단자사이의간격은, 상기제1 면의가장자리에서보다상기제1 면의중앙에서더 긴것을특징으로하는칩 저항소자를제공한다.

    도전성 페이스트 및 이를 이용한 적층 세라믹 전자부품
    3.
    发明公开
    도전성 페이스트 및 이를 이용한 적층 세라믹 전자부품 审中-实审
    导电胶和使用它的多层陶瓷电子部件

    公开(公告)号:KR1020140054798A

    公开(公告)日:2014-05-09

    申请号:KR1020120120731

    申请日:2012-10-29

    Abstract: The present invention relates to a conductive paste for controlling viscosity easily and a laminated ceramic electronic component using the same. The present invention provides the conductive paste comprising: 60-80 wt% of conductive metal powder; 3-10 wt% of a glass frit; 2-8 wt% of a resin mixture; and 0.5-1.0 wt% of a viscosity modifier.

    Abstract translation: 本发明涉及一种用于容易地控制粘度的导电浆料和使用其的层压陶瓷电子部件。 本发明提供的导电糊包括:60-80wt%的导电金属粉末; 3-10重量%的玻璃料; 2-8重量%的树脂混合物; 和0.5-1.0重量%的粘度调节剂。

    적층 세라믹 커패시터 및 그 제조방법
    4.
    发明公开
    적층 세라믹 커패시터 및 그 제조방법 审中-实审
    多层陶瓷电子部件及其制造方法

    公开(公告)号:KR1020140050316A

    公开(公告)日:2014-04-29

    申请号:KR1020120116569

    申请日:2012-10-19

    Abstract: The present invention provides a multi-layer ceramic capacitor which comprises: a ceramic body comprising a dielectric layer; internal electrodes formed within the ceramic body arranged to oppose each other with the dielectric layer in the middle; electrode layers formed at mutually facing both cross sections of the ceramic body, and electrically connected with the internal electrodes; a conductive resin layer formed at the electrode layers; a gild inducing layer formed at the conductive resin layer and formed to expose an edge of the conductive resin layer; and a gild layer formed at the gild inducing layer.

    Abstract translation: 本发明提供一种多层陶瓷电容器,其包括:陶瓷体,其包括电介质层; 形成在陶瓷体内部的内部电极,其布置成使介电层在中间彼此相对; 形成在相互面对陶瓷体的两个截面的电极层,并与内部电极电连接; 形成在电极层的导电树脂层; 形成在所述导电树脂层上并形成以暴露所述导电树脂层的边缘的激光诱导层; 以及在激光诱导层形成的镀层。

    칩 저항 소자 및 칩 저항 소자 어셈블리
    5.
    发明公开
    칩 저항 소자 및 칩 저항 소자 어셈블리 审中-实审
    片式电阻元件和片式电阻元件组件

    公开(公告)号:KR1020170095564A

    公开(公告)日:2017-08-23

    申请号:KR1020160017119

    申请日:2016-02-15

    Inventor: 이재훈 한재환

    Abstract: 본발명의일 실시형태는, 서로마주보는제1 면및 제2 면을갖는절연기판; 상기제1 면에배치되는저항층; 상기제1 면의양 끝에서상기절연기판상에배치되어상기저항층과연결되는제1 및제2 단자; 및상기제1 및제2 단자사이에서상기절연기판상에배치되어상기저항층과연결되는제3 단자; 를포함하고, 상기제1 단자와상기제3 단자사이의간격은상기제1 면의가장자리에서보다상기제1 면의중앙에서더 길며, 상기제2 단자와상기제3 단자사이의간격은, 상기제1 면의가장자리에서보다상기제1 면의중앙에서더 긴것을특징으로하는칩 저항소자를제공한다.

    Abstract translation: 本发明的一个实施例是一种绝缘基板,包括:绝缘基板,具有彼此面对的第一表面和第二表面; 设置在第一表面上的电阻层; 第一端子和第二端子,设置在绝缘基板上的第一表面的两侧上并连接到电阻层; 以及设置在所述第一和第二端子之间的所述绝缘基板上并连接到所述电阻层的第三端子; 之间的距离包括在内,并且所述第一端子和第三端子向更长之间的距离,和第二终端,并在所述第一表面的边缘在比所述第一表面的中间的第三端,其中 并且在第一表面的中心处比在第一表面的边缘处长。

    도전성 수지 조성물, 이를 포함하는 적층 세라믹 커패시터 및 그 제조방법
    7.
    发明公开
    도전성 수지 조성물, 이를 포함하는 적층 세라믹 커패시터 및 그 제조방법 审中-实审
    导电树脂组合物,多层陶瓷电容器及其制造方法

    公开(公告)号:KR1020140090466A

    公开(公告)日:2014-07-17

    申请号:KR1020130002559

    申请日:2013-01-09

    CPC classification number: H01G4/008 H01G4/12

    Abstract: The present invention relates to a conductive resin composition, a laminated ceramic capacitor including the same, and a manufacturing method thereof. The conductive resin composition includes 10 to 50w% of gel type polydimethylsiloxane (PDMS) and 50 to 90w% of conductive metal particles.

    Abstract translation: 导电性树脂组合物及其制造方法技术领域本发明涉及导电性树脂组合物及其制造方法。 导电性树脂组合物含有10〜50w%的凝胶型聚二甲基硅氧烷(PDMS)和50〜90w%的导电性金属粒子。

    권선형 인덕터 및 그 제조 방법
    9.
    发明公开
    권선형 인덕터 및 그 제조 방법 审中-实审
    线绕电感器及其制造方法

    公开(公告)号:KR1020160023077A

    公开(公告)日:2016-03-03

    申请号:KR1020140108873

    申请日:2014-08-21

    CPC classification number: H01F27/292 H01F17/04 H01F2017/048

    Abstract: 권선형인덕터및 그제조방법이개시된다. 본발명의일 측면에따른권선형인덕터는자성체코어, 권선되어형성되며자성체코어에내장되는코일소자, 및자성체코어의양단부에각각형성되어코일소자와전기적으로연결되는도전성수지층을포함하고, 도전성수지층은자성체코어의단부면을커버하는헤드부및 헤드부로부터자성체코어의단부측면으로연장되는밴드부를포함하며, 헤드부의두께는밴드부의두께보다상대적으로얇게형성된다.

    Abstract translation: 本发明公开了一种绕线电感器及其制造方法。 根据本发明的一个方面,卷绕电感器包括:磁芯; 形成为缠绕并嵌入在所述磁芯中的线圈装置; 以及形成在所述磁芯的两端的每一端的导电树脂层,以与所述线圈装置电连接。 导电树脂层包括覆盖磁芯的端面的头单元和从头单元延伸到磁芯的端侧表面的弯曲单元。 头单元形成为比弯曲单元相对更薄。

    적층 세라믹 전자부품 및 그 제조방법
    10.
    发明公开
    적층 세라믹 전자부품 및 그 제조방법 审中-实审
    多层陶瓷电子部件及其制造方法

    公开(公告)号:KR1020150073923A

    公开(公告)日:2015-07-01

    申请号:KR1020150084476

    申请日:2015-06-15

    Abstract: 본발명의일 실시형태에의하면내부전극및 유전체층을포함하는세라믹본체; 상기세라믹본체의적어도일면에형성되며, 상기내부전극과전기적으로접속하는전극층; 및상기전극층상에형성되며복수의금속입자와베이스수지를포함하는전도성수지층; 을포함하며, 상기전도성수지층표면부의탄소에대한금속의질량비를 A, 상기전도성수지층내부의탄소에대한금속의질량비를 B라고할 때, A>B인적층세라믹전자부품을제공할수 있다.

    Abstract translation: 根据本发明的实施例,一种多层陶瓷电子部件,包括:陶瓷体,其包括内部电极和电介质层; 电极层,形成在所述陶瓷体的至少一个表面上并与所述内部电极电连接; 以及导电性树脂层,其形成在电极层上,并且包含多个金属粒子和基础树脂,其中,A为导电性树脂的表面部分的金属与碳的重量比,B为金属与 导电树脂中的碳,A> B。

Patent Agency Ranking