주파수 오프셋 특성이 안정한 CP-AFC 루프
    1.
    发明授权
    주파수 오프셋 특성이 안정한 CP-AFC 루프 失效
    CP-AFC环路具有稳定的频率偏移特性

    公开(公告)号:KR100539255B1

    公开(公告)日:2005-12-27

    申请号:KR1020040021242

    申请日:2004-03-29

    Inventor: 짱준링 강기동

    Abstract: 주파수 오프셋 특성이 안정한 CP-AFC 루프(Cross Product Auto Frequency Control Loop)가 개시된다. 상기 CP-AFC는, 입력된 연속파형 신호가 상기 루프를 따라 진행되는 동안, 연속파형 신호에 포함되어 있는 주파수 오프셋 성분 중에서 바람직하지 않은 오프셋 성분이 삭제되도록 한다. 이러한 오프셋 성분의 중화(counteract)를 위하여 상기 루프에 밴드 나치 필터(band notch filter)를 사용한다.

    디지털 텔레비전 수신 시스템의 복조 회로 및 복조 방법
    3.
    发明授权
    디지털 텔레비전 수신 시스템의 복조 회로 및 복조 방법 有权
    数字电视解调器电路及其方法

    公开(公告)号:KR100505669B1

    公开(公告)日:2005-08-03

    申请号:KR1020030007156

    申请日:2003-02-05

    CPC classification number: H04N5/455 H04L25/061 H04N5/4401

    Abstract: 디지털 텔레비전 수신 시스템의 복조 회로 및 수신 신호의 복조 방법이 개시된다. 본 발명에 따른 디지털 텔레비전 수신 시스템의 복조 회로는 다위상 필터, 복소수 승산기, 반송파 복구 회로, 정합 필터부, 소트 회로, DC 제거 회로, 샘플링 율 제어 회로 및 심볼 타이밍 복원 회로를 구비한다. 다위상 필터는 어드레스 선택 신호에 응답하여 디지털화 된 중간 주파수 신호를 원하는 데이터 율을 가지도록 변환하고, 실수 성분의 제 1 신호와 허수 성분의 제 2 신호로 분할하여 출력한다. 복소수 승산기는 상기 제 1 신호 및 상기 제 2 신호에 반송파가 복구된 복소 정현파를 곱하여 상기 제 1 신호 및 상기 제 2 신호에서 주파수 오프셋이 제거된 제 1 및 제 2 기저대역 신호를 발생한다. 반송파 복구 회로는 상기 제 1 및 제 2 기저대역 신호로부터 반송파의 주파수 오프셋을 검출하고 상기 주파수 오프셋에 비례하는 상기 복소 정현파를 발생한다. 심볼 타이밍 복원 회로는 상기 반송파 복구 회로에서 발생되며 반송파 복구가 이루어졌음을 나타내는 반송파 복구 신호에 응답하고, 상기 DC 제거 회로의 출력으로부터 현재 심볼들의 타이밍 에러를 구한 후, 상기 타이밍 에러에 비례하는 상기 어드레스 선택 신호를 발생한다. 본 발명에 따른 디지털 텔레비전 수신 시스템의 복조 회로에 의하여 큰 주파수 오차가 존재하더라도 주파수 동기를 빠르게 할 수 있고 잡음 저하도 가능한 장점이 있다.

    주파수 위상 동기루프회로 및 이를 사용하는 ATSCDTV 복조기.
    4.
    发明授权
    주파수 위상 동기루프회로 및 이를 사용하는 ATSCDTV 복조기. 失效
    频率锁相环电路和高级电视系统委员会使用数字电视解调器。

    公开(公告)号:KR100594269B1

    公开(公告)日:2006-06-30

    申请号:KR1020040023176

    申请日:2004-04-03

    Inventor: 짱준링 강기동

    Abstract: 여러 가지 원인으로 인하여 파일럿 톤(pilot tone)이 심하게 희미하여 지는 경우에도 주파수 및 위상에 대한 트랙킹(tracking)이 짧은 시간 내에 이루어지도록 하는 주파수 위상 동기루프(Frequency Phase Locked Loop) 회로 및 이를 채용하는 ATSC DTV 복조기에 대하여 개시한다. 상기 주파수 위상 동기루프회로는, 평균전력 주파수 판별장치, 평균값 계산기, 코스타스 위상 판별기, 루프필터 및 덧셈기를 구비한다. 상기 주파수 위상 동기루프회로는, 먼저 상기 평균전력 주파수 판별장치, 상기 평균값 계산기 및 상기 제1덧셈기로 이어지는 제1경로를 이용하여 캐리어 주파수를 획득하고, 이어서 상기 코스타스 위상 판별장치, 상기 루프필터 및 상기 제1덧셈기로 이어지는 제2경로를 이용하여 획득된 캐리어 주파수의 위상을 트랙킹 한다. 상기 ATSC DTV 복조기는, ADC, 다중위상필터, 곱셈블록, 필터블록, 업 컨버터, 심볼 타이밍 복원장치, 주파수 위상 동기루프회로, NCO 및 위상 이동기를 구비한다.

    디지털 텔레비전 수신 시스템의 복조 회로 및 복조 방법
    5.
    发明公开
    디지털 텔레비전 수신 시스템의 복조 회로 및 복조 방법 有权
    数字电视接收系统解调电路及其解调方法

    公开(公告)号:KR1020040070921A

    公开(公告)日:2004-08-11

    申请号:KR1020030007156

    申请日:2003-02-05

    CPC classification number: H04N5/455 H04L25/061 H04N5/4401

    Abstract: PURPOSE: A demodulation circuit for a digital TV receiving system and a demodulation method therefor are provided to perform frequency synchronization although a great frequency error exists by considerably adjusting an error of a receiving signal by a multi-path. CONSTITUTION: A PPF(PolyPhase Filter)(402) converts a digitalized IF(Intermediate Frequency) signal in response to an address selection signal to have a desired data rate, divides the converted signal into the first signal with a real component and the second signal with an imaginary component, and outputs the first signal and the second signal. A complex multiplier(403) multiplies the first signal and the second signal by a complex sine wave in which carrier is recovered, and generates the first and second baseband signals in which frequency offset is removed from the first signal and the second signal. A carrier recovering circuit(407) detects the frequency offset of the carrier from the first and second baseband signals, and generates the complex sine wave in proportion to the frequency offset. A matching filter unit(409) filters the first and second baseband signals, and controls an SNR(Signal to Noise Ratio). A sort circuit(413) shifts the frequency of the output of the matching filter unit(409). A DC removing circuit(415) adds outputs of the sort circuit(413), and removes a DC component from the added result. A sampling rate control circuit(423) changes the sampling rate of the output of the DC removing circuit(415), and outputs the changed sampling rate. A symbol timing recovering circuit(425) obtains a timing error of current symbols from the output of the DC removing circuit(415) in response to a carrier recovery signal, and generates the address selection signal corresponding to the timing error.

    Abstract translation: 目的:为了进行频率同步,提供了数字TV接收系统的解调电路及其解调方法,尽管通过大量调整多路径的接收信号的误差,存在大的频率误差。 构成:PPF(多相滤波器)(402)响应于地址选择信号转换数字化IF(中频)信号以具有期望的数据速率,将转换后的信号用实分量分为第一信号,第二信号 并且输出第一信号和第二信号。 复数乘法器(403)将第一信号和第二信号乘以载波恢复的复正弦波,并产生从第一信号和第二信号中去除频偏的第一和第二基带信号。 载波恢复电路(407)检测载波与第一和第二基带信号的频偏,并且产生与频偏成比例的复数正弦波。 匹配滤波器单元(409)对第一和第二基带信号进行滤波,并且控制SNR(信噪比)。 分类电路(413)移动匹配滤波器单元(409)的输出频率。 直流去除电路(415)将分类电路(413)的输出相加,并从相加的结果中除去直流分量。 采样率控制电路(423)改变直流去除电路(415)的输出的采样率,并输出改变的采样率。 符号定时恢复电路(425)响应于载波恢复信号从DC去除电路(415)的输出获得当前符号的定时误差,并且产生与定时误差对应的地址选择信号。

    락 신호 발생 장치 및 락 신호 발생 방법
    6.
    发明公开
    락 신호 발생 장치 및 락 신호 발생 방법 无效
    用于在QPSK调制解调器中产生锁定信号的装置和方法

    公开(公告)号:KR1020070079407A

    公开(公告)日:2007-08-07

    申请号:KR1020060010041

    申请日:2006-02-02

    Inventor: 김민호 강기동

    CPC classification number: H04L27/22

    Abstract: An apparatus and a method for generating a lock signal are provided to generate an accurate lock signal by considering simultaneously the MSE(Mean Square Error) and the power of an input signal. An apparatus for generating a lock signal includes an error calculating unit, an error comparing unit, a power calculating unit(440), a power comparing unit(450), and a logic device(460). The error calculating unit receives a first signal generated by signal-processing an input signal and calculates MSE. The error comparing unit outputs an error comparing signal of a first logic level if the error value of the MSE calculated in the error calculating unit is less than the reference error value. The power calculating unit(440) receives a second signal generated by signal-processing the input signal and calculates powers. The power comparing unit(450) outputs a power comparing signal of the first logic level if the power value calculated in the power calculating unit is greater than the reference power value. The logic device(460) outputs the lock signal if the logic levels of the error comparing signal and the power comparing signal are all the first logic levels.

    Abstract translation: 提供用于产生锁定信号的装置和方法,以通过同时考虑MSE(均方误差)和输入信号的功率来产生精确的锁定信号。 用于产生锁定信号的装置包括误差计算单元,误差比较单元,功率计算单元(440),功率比较单元(450)和逻辑设备(460)。 误差计算单元接收通过对输入信号进行信号处理而产生的第一信号并计算MSE。 如果在误差计算单元中计算的MSE的误差值小于参考误差值,则误差比较单元输出第一逻辑电平的误差比较信号。 功率计算单元(440)接收通过对输入信号进行信号处理而产生的第二信号并计算功率。 如果在功率计算单元中计算的功率值大于参考功率值,则功率比较单元(450)输出第一逻辑电平的功率比较信号。 如果误差比较信号和功率比较信号的逻辑电平都是第一逻辑电平,则逻辑器件(460)输出锁定信号。

    주파수 위상 동기루프회로 및 이를 사용하는 ATSCDTV 복조기.
    7.
    发明公开
    주파수 위상 동기루프회로 및 이를 사용하는 ATSCDTV 복조기. 失效
    频率相位锁定环路和高级电视系统委员会数字电视解调器

    公开(公告)号:KR1020050097393A

    公开(公告)日:2005-10-07

    申请号:KR1020040023176

    申请日:2004-04-03

    Inventor: 짱준링 강기동

    Abstract: 여러 가지 원인으로 인하여 파일럿 톤(pilot tone)이 심하게 희미하여 지는 경우에도 주파수 및 위상에 대한 트랙킹(tracking)이 짧은 시간 내에 이루어지도록 하는 주파수 위상 동기루프(Frequency Phase Locked Loop) 회로 및 이를 채용하는 ATSC DTV 복조기에 대하여 개시한다. 상기 주파수 위상 동기루프회로는, 평균전력 주파수 판별장치, 평균값 계산기, 코스타스 위상 판별기, 루프필터 및 덧셈기를 구비한다. 상기 주파수 위상 동기루프회로는, 먼저 상기 평균전력 주파수 판별장치, 상기 평균값 계산기 및 상기 제1덧셈기로 이어지는 제1경로를 이용하여 캐리어 주파수를 획득하고, 이어서 상기 코스타스 위상 판별장치, 상기 루프필터 및 상기 제1덧셈기로 이어지는 제2경로를 이용하여 획득된 캐리어 주파수의 위상을 트랙킹 한다. 상기 ATSC DTV 복조기는, ADC, 다중위상필터, 곱셈블록, 필터블록, 업 컨버터, 심볼 타이밍 복원장치, 주파수 위상 동기루프회로, NCO 및 위상 이동기를 구비한다.

    안정한 주파수 오프셋 특성을 가지는 AD-AFC 회로 및ATSC DTV 복조기.
    9.
    发明授权
    안정한 주파수 오프셋 특성을 가지는 AD-AFC 회로 및ATSC DTV 복조기. 失效
    具有稳定频率偏移的角倍增自动频率控制电路和高级电视系统委员会数字电视解调器

    公开(公告)号:KR100630681B1

    公开(公告)日:2006-10-02

    申请号:KR1020040021243

    申请日:2004-03-29

    Inventor: 짱준링 강기동

    Abstract: 안정한 주파수 오프셋 특성을 가지는 AD-AFC 회로 및 ATSC DTV 복조기가 개시된다. 상기 AD-AFC 회로는, 소정의 기준신호에 대하여 밴드 나치 필터기능을 수행하는 필터블록, 상기 필터블록의 출력데이터에 대하여 소정의 연산을 가하는 앵글 더블링 블록 및 상기 앵글 더블링 블록의 출력데이터를 이용하여 상기 기준신호에 포함된 주파수 오프셋에 대한 정보를 가지는 에러신호를 출력하는 주파수 판별장치를 구비한다. 상기 ATSC DTV 복조기는, 상기 AD-AFC 회로를 내장하여 ATSC DTV의 트랜스미터를 통하여 전달된 신호를 복원한다. 상기 AD-AFC 회로는 상기 ATSC DTV 복조기에 사용될 때, 그 효용가치가 최대로 된다.

    주파수 오프셋 특성이 안정한 CP-AFC 루프
    10.
    发明公开
    주파수 오프셋 특성이 안정한 CP-AFC 루프 失效
    交叉产品自动频率控制环路,具有稳定的频率偏移

    公开(公告)号:KR1020050096004A

    公开(公告)日:2005-10-05

    申请号:KR1020040021242

    申请日:2004-03-29

    Inventor: 짱준링 강기동

    Abstract: 주파수 오프셋 특성이 안정한 CP-AFC 루프(Cross Product Auto Frequency Control Loop)가 개시된다. 상기 CP-AFC는, 입력된 연속파형 신호가 상기 루프를 따라 진행되는 동안, 연속파형 신호에 포함되어 있는 주파수 오프셋 성분 중에서 바람직하지 않은 오프셋 성분이 삭제되도록 한다. 이러한 오프셋 성분의 중화(counteract)를 위하여 상기 루프에 밴드 나치 필터(band notch filter)를 사용한다.

Patent Agency Ranking