이동 통신 시스템에서의 레이크 수신기 및 그 제어 방법

    公开(公告)号:KR101058717B1

    公开(公告)日:2011-08-22

    申请号:KR1020030032944

    申请日:2003-05-23

    Inventor: 강명애

    CPC classification number: H04B1/7115 H04B1/7117

    Abstract: 본 발명은 기지국이 송신한 다중 경로를 통해 신호를 수신하는 이동 통신 시스템의 레이크 수신기 및 그 제어 방법이다.
    본 발명의 레이크 수신기는 하나의 신호가 다중 경로들을 통해 수신될 시, 수신되는 신호를 독립적으로 복조하는 다수의 핑거들을 구비한 이동 통신 시스템의 레이크 수신기에 있어서, 상기 수신되는 신호들의 세기를 검사하여, 수신 신호가 소정 크기 이상의 세기를 가지는 유효 경로들을 검출하고, 상기 유효 경로들 정보를 출력하는 탐색기와, 상기 탐색기로부터 출력된 유효 경로들 정보에 따라, 상기 유효 경로에 상응하는 핑거들을 선택/인에이블시켜 상기 인에이블된 핑거들에 해당 경로로부터 수신되는 신호들을 전송하고, 상기 탐색기로부터 하나 이상의 새로운 유효 경로 정보가 수신되면, 새로운 유효 경로에 상응하는 핑거들을 선택/인에이블 시킴과 동시에 위치 정보를 제공하는 제어기를 포함하는 것을 특징으로 한다.
    레이크 수신기, 핑거, PN (Pseudo Noise) 포지션

    Abstract translation: 公开了一种移动通信系统中的耙式接收机及其控制方法,其接收通过多条路径从基地收发机子系统发送的信号。 耙式接收机包括多个手指,用于当通过多个路径接收信号时独立地解调多路径信号; 用于检查接收信号的强度水平的检测器,检测接收到具有高于预定水平的信号的有效路径,并输出有关有效路径的信息; 以及控制器,用于根据关于从搜索者输出的有效路径的信息,选择和启用与有效路径相对应的手指并将通过相应路径接收的信号发送到使能的手指,并且如果接收到关于至少一个新的有效路径的信息 从搜索器中选择并启用与新的有效路径对应的手指并同时提供位置信息。

    직교 주파수 분할 다중 시스템에서 채널 추정 장치 및 방법
    2.
    发明公开
    직교 주파수 분할 다중 시스템에서 채널 추정 장치 및 방법 有权
    正交频分多路复用系统估计通道的装置及方法

    公开(公告)号:KR1020080071853A

    公开(公告)日:2008-08-05

    申请号:KR1020070010270

    申请日:2007-01-31

    Abstract: An apparatus and a method for estimating a channel in an OFDM(Orthogonal Frequency Division Multiplexing) system are provided to improve performance by using a linear interpolation method in a high fading channel and using a IIR filtering method in a low facing channel. A reception apparatus of an OFDM system includes a pilot channel estimator(309), a channel compensator(311), and a decoder(313). The pilot channel estimator estimates a channel corresponding to a pilot of a received signal and estimates a data channel by performing a linear interpolation process and an IIR filtering process on the basis of a channel-estimated value of the pilot. A decoder decodes the compensated channel signal in order to obtain an original signal. The channel estimator includes a buffer for storing the received data, an LS estimator for performing an LS(Least Squares) estimation process for the data stored in the buffer, an FI(Frequency linear Interpolation) processor for processing a frequency linear interpolation process, and a IIR filtering processor for processing each sub-carrier in a IIR filtering manner.

    Abstract translation: 提供了一种用于估计OFDM(正交频分复用)系统中的信道的装置和方法,以通过在高衰落信道中使用线性内插方法并且在低面向信道中使用IIR滤波方法来提高性能。 OFDM系统的接收装置包括导频信道估计器(309),信道补偿器(311)和解码器(313)。 导频信道估计器估计与接收信号的导频相对应的信道,并且基于导频的信道估计值执行线性内插处理和IIR滤波处理来估计数据信道。 解码器对补偿的信道信号进行解码,以获得原始信号。 信道估计器包括用于存储接收数据的缓冲器,用于对存储在缓冲器中的数据执行LS(最小二乘法)估计处理的LS估计器,用于处理频率线性插值处理的FI(频率线性插值)处理器,以及 用于以IIR滤波方式处理每个子载波的IIR滤波处理器。

    디인터리빙 장치 및 방법
    3.
    发明授权
    디인터리빙 장치 및 방법 失效
    디인터리빙장치및방법

    公开(公告)号:KR100438427B1

    公开(公告)日:2004-07-03

    申请号:KR1020010076287

    申请日:2001-12-04

    Inventor: 강명애

    Abstract: PURPOSE: A deinterleaving device and a method therefor are provided to read symbols stored in the first memory, and to store portions of the symbols of remaining input frames stored in the second memory in a shared region of the first memory during the reading time by using pause time, thereby reducing the size of the memories. CONSTITUTION: The first memory(51) has size of storing at least one frame. The second memory(52) has smaller size than the size of the first memory(51). A controller(53) reads symbols by deinterleaving the symbols written in the first memory(51) in a previous section of a predetermined time section, simultaneously writes portions of symbols of input frames in the second memory(52), and writes the rest symbols of the input frames in a shared region of the first memory(51) in a back section of the predetermined time section. The controller(53) reads the symbols by deinterleaving the symbols written in the shared region of the first memory(51) with the symbols written in the second memory(52) when symbols of the next frames are stored in the first memory(51).

    Abstract translation: 目的:提供去交错设备及其方法以读取存储在第一存储器中的符号,并且通过使用在读取时间期间将存储在第二存储器中的剩余输入帧的部分符号存储在第一存储器的共享区域中 暂停时间,从而减小了存储器的大小。 构成:第一存储器(51)具有存储至少一个帧的大小。 第二存储器(52)的尺寸小于第一存储器(51)的尺寸。 控制器(53)通过对在预定时间区间的先前区段中写入第一存储器(51)中的符号进行去交织来读取符号,同时将输入帧的符号的部分写入第二存储器(52)中,并且将剩余的符号 在所述预定时间段的后部中的所述第一存储器(51)的共享区域中的所述输入帧的输入帧。 当下一帧的符号存储在第一存储器(51)中时,控制器(53)通过将写入第一存储器(51)的共享区域中的符号与写入第二存储器(52)中的符号解交织来读取符号 。

    이동통신 시스템에서 레이크 수신기의 데이터 컴바이닝 방법
    4.
    发明授权
    이동통신 시스템에서 레이크 수신기의 데이터 컴바이닝 방법 失效
    用于组合移动通信系统中耙式接收机的输出数据的方法

    公开(公告)号:KR100617697B1

    公开(公告)日:2006-08-28

    申请号:KR1020030010115

    申请日:2003-02-18

    Inventor: 강명애

    Abstract: 본 발명은, 복수의 핑거들과 다중 경로들로 수신된 신호들을 공유하는 복수의 공유 메모리를 구비하는 레이크 수신기에서, 다중 경로로 수신되어 복조된 데이터들을 컴바이닝하는 방법에 있어서, 다수의 핑거들로부터 순차적으로 복조된 데이터를 상기 공유 메모리들 중 상기 데이터의 순번에 대해 할당된 메모리의 영역에 컴바이닝하여 저장하며, 상기 복조된 데이터들 중 연속된 순번의 데이터는 서로 다른 메모리에 각기 저장하는 과정과, 상기 공유 메모리에 저장되어 있는 컴바이닝된 데이터를 출력하는 과정을 포함하는 것을 특징으로 한다. 이로 인해 레이크 수신기의 공유 메모리를 조각화하여 각 경로별 핑거들의 데이터별로 각 공유메모리에 할당된 위치에 저장하므로 하드웨어 복잡성을 감소할 수 있고, 메모리 사용량을 줄일 수 있는 효과가 있다.

    레이크 수신기, 공유 메모리, 핑거, 컴바이닝.

    이동통신 시스템에서 월시 코드 복조 방법
    5.
    发明公开
    이동통신 시스템에서 월시 코드 복조 방법 失效
    用于在移动通信系统中解码WALSH代码的方法,涉及减少处理时间,而没有附加的WALSH代码解码过程

    公开(公告)号:KR1020040079022A

    公开(公告)日:2004-09-14

    申请号:KR1020030013910

    申请日:2003-03-06

    Inventor: 강명애

    Abstract: PURPOSE: A method for demodulating a Walsh code in a mobile communication system is provided to use a time sharing and a hardware sharing when decovering a Walsh code for measuring a power level and decovering a Walsh code for demodulation, thereby reducing a processing time without an additional Walsh code decovering process. CONSTITUTION: When the number of Walsh codes for demodulating received symbols is less than a predetermined threshold value, a decover portion(110) decovers the received symbols, respectively, by the first decover part and the second decover part. A power level measurer(130) measures a power level by using the symbols decovered by the first decover part. A symbol demodulator(120) demodulates the symbols decovered by the second decover part according to information on the measured power level.

    Abstract translation: 目的:提供一种用于解调移动通信系统中的沃尔什码的方法,以便在解密用于测量功率电平的沃尔什码并解码沃尔什码以进行解调时使用时间共享和硬件共享,由此减少处理时间而不需要 额外的沃尔什码解码过程。 构成:当用于解调接收到的符号的沃尔什码数小于预定阈值时,解除部分(110)分别通过第一覆盖部分和第二覆盖部分来解码所接收的符号。 功率电平测量器(130)通过使用由第一衰减部分解除的符号来测量功率电平。 符号解调器(120)根据关于测量的功率电平的信息来解调由第二衰落部分解除的符号。

    부호분할 다중접속 기술을 지원하는 단말의 슬롯 모드 제어장치 및 방법
    6.
    发明公开
    부호분할 다중접속 기술을 지원하는 단말의 슬롯 모드 제어장치 및 방법 无效
    使用代码段多路访问技术的移动站控制模式的装置和方法

    公开(公告)号:KR1020070008895A

    公开(公告)日:2007-01-18

    申请号:KR1020050062781

    申请日:2005-07-12

    CPC classification number: H04W88/06 H04B7/2628

    Abstract: An apparatus and a method for controlling a slotted mode of a terminal supporting CDMA technology are provided to transmit a necessary message by recovering forward and backward link timing within the least time when a user presses a key for call connection in a mode requesting fast call set up, thereby transmitting the message with the least delay in a sleep mode state and accordingly minimizing inconvenience of the user. An apparatus for controlling a slotted mode of a terminal supporting CDMA technology comprises a sleep controller(430), a controller(420), and a modem(400). The controller(420) wakes up by key interrupt of the sleep controller(430). When key input of a user causing the key interrupt needs transmission of a message, the controller(420) sets the sleep controller(430) so as to convert the current mode into a normal mode at a PN(Pseudo-random Noise) boundary point of time closest after the key input. The controller(420) generates a selection signal for selecting a 20msec boundary point of time closest after the PN boundary point of time. When the mode is converted from a sleep mode into the normal mode by the sleep controller(430), the modem(400) selects the 20msec boundary point of time closest after the PN boundary point of time according to the selection signal. The modem(400) recovers receiving timing synchronous with the selected 20msec boundary point of time, and recovers transmission timing which is advanced as much as a time advance value, given from the controller(420), from the receiving timing.

    Abstract translation: 提供一种用于控制支持CDMA技术的终端的时隙模式的装置和方法,用于通过在用户按请求快速呼叫集合的模式按下呼叫连接的密钥的最短时间内恢复正向和反向链路定时来发送必要的消息 从而在休眠模式状态下以最小的延迟发送消息,从而最小化用户的不便。 用于控制支持CDMA技术的终端的时隙模式的装置包括睡眠控制器(430),控制器(420)和调制解调器(400)。 控制器(420)通过睡眠控制器(430)的中断唤醒。 当导致键中断的用户的键输入需要发送消息时,控制器(420)设置睡眠控制器(430),以便在PN(伪随机噪声)边界点将当前模式转换成正常模式 的时间最近的键输入。 控制器(420)产生选择信号,用于选择在PN边界时间点之后最接近的20msec边界点。 当睡眠模式由休眠控制器(430)从休眠模式转换为正常模式时,调制解调器(400)根据选择信号选择在PN边界点之后最近的20msec边界时间点。 调制解调器(400)恢复与所选择的20msec边界点同步的接收定时,并且从接收定时恢复从控制器(420)给出的时间提前值高达的发送定时。

    이동통신 시스템에서 월시 코드 복조 방법
    7.
    发明授权
    이동통신 시스템에서 월시 코드 복조 방법 失效
    移动通信系统中沃尔什码解码的方法

    公开(公告)号:KR100506313B1

    公开(公告)日:2005-08-05

    申请号:KR1020030013910

    申请日:2003-03-06

    Inventor: 강명애

    Abstract: 본 발명은, 수신된 심볼들을 월시 코드 디커버링하는 디커버부를 구비하는 복조기에서 상기 수신된 심볼들을 복조하는 방법에 있어서, 상기 수신된 심볼들을 복조하기 위한 월시 코드들의 개수가 소정 임계값보다 작은 경우 하드웨어적으로 구분된 제1디커버 부분과 제2디커버 부분에 의해 상기 수신된 심볼들을 각각 디커버링하는 과정과, 상기 제1디커버 부분에 의해 디커버링된 심볼들을 이용하여 전력 레벨을 측정하는 과정과, 상기 측정된 전력 레벨 정보에 따라 상기 제2디커버 부분에 의해 디커버링된 심볼들을 복조하는 과정을 포함하는 것을 특징으로 한다. 이로 인해 16QAM의 전력 레벨 측정시의 월시 코드 디커버링과 복조(Soft-Metric 생성)를 위한 월시 코드 디커버링을 시간 공유와 하드웨어 공유를 사용하여 추가의 월시 코드 디커버 없이 처리 시간을 감소할 수 있는 효과가 있다.

    직교 주파수 분할 다중 시스템에서 채널 추정 장치 및 방법
    8.
    发明授权
    직교 주파수 분할 다중 시스템에서 채널 추정 장치 및 방법 有权
    信道估计正交频分多路复用系统的设备与方法

    公开(公告)号:KR100950647B1

    公开(公告)日:2010-04-01

    申请号:KR1020070010270

    申请日:2007-01-31

    CPC classification number: H04L27/2647 H04L25/0204 H04L25/022 H04L25/0232

    Abstract: 본 발명은 직교 주파수 분할 다중 시스템에서 채널 추정 장치 및 방법에 관한 것이다.
    본 발명의 실시 예에 따른 방법은, 직교 주파수 분할 다중 시스템에서 채널 추정 방법에 있어서, 수신 신호의 파일럿을 통해 채널 상태를 추정하여 채널 추정치를 출력하는 과정과, 상기 채널 추정치를 이용하여 상기 수신 신호에서 상기 파일럿의 앞과 뒤에 존재하는 심볼을 시간 영역에서의 선형 보간을 수행하여 데이터 채널을 추정하는 과정과, 상기 채널 추정치와, 상기 데이터 채널의 추정치를 IIR(Infinite Impulse Response) 필터링하여 출력하는 과정과, 상기 수신 신호에서 상기 파일럿과, 상기 심볼을 제외한 나머지 영역에서의 심볼을 주파수 영역에서의 선형 보간을 수행하여 데이터 채널을 추정하는 과정을 포함한다.
    OFDM, 채널 추정, 선형 보간법, interpolation, IIR(Infinite Impulse Response) 필터링

    비터비 디코더와 터보 디코더의 통합 디코더 및 통합디코딩 방법
    9.
    发明公开
    비터비 디코더와 터보 디코더의 통합 디코더 및 통합디코딩 방법 失效
    VITERBI解码器和涡轮解码器的集成解码器和执行集成解码过程的方法

    公开(公告)号:KR1020020067769A

    公开(公告)日:2002-08-24

    申请号:KR1020010008099

    申请日:2001-02-19

    Inventor: 강명애

    CPC classification number: H03M13/2903 H03M13/2957 H03M13/41 H03M13/6513

    Abstract: PURPOSE: An integrated decoder of a Viterbi decoder and a turbo decoder and a method for performing an integrated decoding process are provided to reduce complexity of a hardware and economize a memory source by forming a Viterbi decoder and a turbo decoder with one body. CONSTITUTION: An 8-state SOVA/256-state Viterbi decoder(80) is formed by including a hard decision Viterbi decoder in a SOVA decoder of a turbo decoder. The 8-state SOVA/256-state Viterbi decoder(80) has an integrated structure of the 8-state SOVA decoder and the Viterbi decoder. In a Viterbi decoder mode, the 8-state SOVA/256-state Viterbi decoder(80) transmits an output to an output terminal since 8-state SOVA/256-state Viterbi decoder(80) does not use necessary parts used in a repetition decoding process of the turbo decoder. In a turbo decoding mode, the repetition decoding process is performed by processing 8 states at once.

    Abstract translation: 目的:提供维特比解码器和turbo解码器的集成解码器以及用于执行集成解码处理的方法,以通过形成具有一个主体的维特比解码器和涡轮解码器来降低硬件的复杂度并节省存储器源。 构成:通过在turbo解码器的SOVA解码器中包括硬判决维特比解码器来形成8状态SOVA / 256状态维特比解码器(80)。 8状态SOVA / 256状态维特比解码器(80)具有8状态SOVA解码器和维特比解码器的集成结构。 在维特比解码器模式中,8状态SOVA / 256状态维特比解码器(80)将输出发送到输出端,因为8状态SOVA / 256状态维特比解码器(80)不使用重复使用的必需部分 turbo解码器的解码过程。 在turbo解码模式中,通过一次处理8个状态来执行重复解码处理。

    개선된 위상변환을 이용한 펄스 밀도 변조기 및 펄스 밀도변조 방법
    10.
    发明授权
    개선된 위상변환을 이용한 펄스 밀도 변조기 및 펄스 밀도변조 방법 失效
    使用改进的相位变换的脉冲密度调制的装置和方法

    公开(公告)号:KR100610167B1

    公开(公告)日:2006-08-09

    申请号:KR1020040114743

    申请日:2004-12-29

    Inventor: 강명애

    Abstract: 본 발명은 펄스 밀도 변조기 및 펄스 밀도 변조방법에 관한 것으로서, 특히 위상변환 방식을 개선하고, 패턴 심볼 발생부를 부가하여 간단한 하드웨어 복잡도를 실현함과 동시에, 0 또는 1을 균일하게 분배하여 출력함으로써 변조 이후의 처리과정에서 잡음을 줄이는 펄스 밀도 변조기 및 펄스 밀도 변조방법에 관한 것이다.
    펄스 밀도 변조기(PDM:Pulse Density Modulation), DAC,

Patent Agency Ranking