-
1.
公开(公告)号:KR1020070088163A
公开(公告)日:2007-08-29
申请号:KR1020060018418
申请日:2006-02-24
Applicant: 삼성전자주식회사
CPC classification number: G09G3/3685 , G09G2310/0297
Abstract: A display data driving apparatus and a driving method thereof are provided to reduce an interface region between a memory and a source driver by using a multi-stage multiplex structure. A display data driving apparatus having a multi-stage multiplex structure includes a memory(210), an M/n number of first multiplexers(220) and a second multiplexer(230), and a source driver(280). The memory stores M-bit gradation data for driving plural pixels, which are included in a display panel. The first multiplexers receive the M-bit gradation data by N bits, and multiplex each N-bit gradation data. The second multiplexer multiplexes M/N-bit gradation data output from the first multiplexers. The source driver receives the gradation data output from the second multiplexer, and transmits the gradation data to the display panel.
Abstract translation: 提供显示数据驱动装置及其驱动方法,以通过使用多级多路复用结构来减少存储器与源极驱动器之间的接口区域。 具有多级复用结构的显示数据驱动装置包括存储器(210),M / n数量的第一多路复用器(220)和第二多路复用器(230),以及源极驱动器(280)。 存储器存储用于驱动包括在显示面板中的多个像素的M位灰度数据。 第一复用器通过N位接收M位灰度数据,并且复用每个N位灰度数据。 第二复用器复用从第一多路复用器输出的M / N位灰度数据。 源驱动器接收从第二多路复用器输出的灰度数据,并将灰度数据发送到显示面板。
-
公开(公告)号:KR1020070081935A
公开(公告)日:2007-08-20
申请号:KR1020060014242
申请日:2006-02-14
Applicant: 삼성전자주식회사
CPC classification number: G09G3/3258 , G09G2300/0819 , G09G2310/0289 , G09G2310/0291 , G09G2310/0297 , H01L27/3297
Abstract: A circuit for regulating a source voltage and a display panel driving apparatus having the same are provided to enhance display quality of the display panel by supplying a stable source voltage to a pixel circuit. A circuit for regulating a source voltage includes a voltage level controller(434), an amplifier(432), and a source voltage transistor(Tp). The voltage level controller selects a voltage which corresponds to a voltage level control signal, among plural voltages divided from a reference voltage, and outputs the selected voltage as a level setting voltage(Vp). The amplifier amplifies a difference between the level setting voltage and a stabilized source voltage(V_REG), and outputs the amplified difference voltage(Vo). The source voltage transistor includes a first terminal for receiving a source voltage(VDD), a control terminal for receiving the amplified difference voltage, and a second terminal for outputting the stabilized source voltage to respective pixel circuits.
Abstract translation: 提供用于调节源极电压的电路和具有该电路的显示面板驱动装置,以通过向像素电路提供稳定的源极电压来提高显示面板的显示质量。 用于调节源极电压的电路包括电压电平控制器(434),放大器(432)和源极电压晶体管(Tp)。 电压电平控制器在从参考电压分压的多个电压中选择与电压电平控制信号相对应的电压,并输出所选择的电压作为电平设定电压(Vp)。 放大器放大电平设定电压和稳定电源电压(V_REG)之间的差值,并输出放大的差分电压(Vo)。 源极电压晶体管包括用于接收源极电压(VDD)的第一端子,用于接收放大的差分电压的控制端子和用于将稳定的源极电压输出到各个像素电路的第二端子。
-
公开(公告)号:KR1019990080032A
公开(公告)日:1999-11-05
申请号:KR1019980012986
申请日:1998-04-11
Applicant: 삼성전자주식회사
IPC: H05K13/04
Abstract: 본 발명은 인쇄회로기판 어셈블리의 실장 구조에 관한 것으로, 본 발명에서는 인쇄회로기판상에 그것의 일정부를 관통하는 캐버티(Cavity)를 형성시키고, 이러한 캐버티 내부에 반도체 패키지를 집어넣은 후 이를 인쇄회로기판의 밑면과 접촉시켜, 반도체 패키지를 인쇄회로기판의 내부에 실장시킴으로써, 인쇄회로기판의 윗면을 차지하던 반도체 패키지가 제거되도록 하고, 그 결과, 전체적인 인쇄회로기판 어셈블리의 두께를 줄일 수 있다. 또한, 이와 같이, 인쇄회로기판 어셈블리의 전체적인 두께를 줄임으로써, 그것을 채용하는 전기/전자 기기를 박형화시킬 수 있다.
-
公开(公告)号:KR1019990021050A
公开(公告)日:1999-03-25
申请号:KR1019970044544
申请日:1997-08-30
Applicant: 삼성전자주식회사
Inventor: 강재성
IPC: H01L21/68
Abstract: 본 발명은 로딩용트레이의 로딩방향을 결정하기 위한 치구를 가이드의 요홈부에 삽입하여 로딩용트레이의 역방향 로딩을 방지하도록 한 트레이 로딩용 가이드에 관한 것이다.
본 발명의 목적은 로딩용트레이의 역방향 로딩을 방지하여 로딩작업의 정확성을 향상시키도록 한 트레이 로딩용 가이드를 제공하는데 있다.
이와 같은 목적을 달성하기 위한 본 발명에 의한 트레이 로딩용 가이드는
로딩용 트레이의 각 모서리를 가이드하도록 트레이로딩부에 설치되는 제 1, 2, 3, 4 가이드들; 그리고
상기 로딩용 트레이의 로딩방향을 결정하도록 상기 가이드들중 소정 가이드의 요홈부에 삽입되어 상기 로딩용 트레이의 일측 모서리의 절취면을 가이드하는 트레이 로딩방향 결정치구를 포함하는 것을 특징으로 한다.
따라서, 본 발명은 트레이 로딩방향 결정치구를 가이드의 원하는 요홈부에 삽입하여 로딩용 트레이의 역방향 로딩을 방지할 수 있다.-
公开(公告)号:KR1019980073476A
公开(公告)日:1998-11-05
申请号:KR1019970008747
申请日:1997-03-14
Applicant: 삼성전자주식회사
Inventor: 강재성
IPC: H03H9/46
Abstract: 본 발명은 필터 제어 장치에 관한 것으로서, 특히 필터의 주파수 특성을 제어하기 위한 필터의 차단 주파수 자동 제어 장치에 관한 것이다.
본 발명은 소정의 주파수(fo)로 발진하는 테스트 발진 신호를 입력하여, fo를 차단 주파수로 하여 필터링하기 위한 제1필터링 수단, 상기 제1필터링 수단의 출력 신호를 입력하여, 소정의 이득으로 증폭하여 출력하기 위한 증폭 수단, 테스트 발진 신호를 입력하여 소정의 배율로 주파수를 쉬프트 시키기 위한 주파수 쉬프트 수단, 상기 주파수 쉬프트 수단의 출력 신호를 입력하여, fo를 차단 주파수로 하여 상기 주파수 쉬프트 수단의 출력 신호를 통과시키기 위한 제2필터링 수단, 상기 증폭 수단의 출력 신호의 포락선을 검출하기 위한 제1포락선 검파 수단, 상기 제2필터링 수단의 출력 신호의 포락선을 검출하기 위한 제2포락선 검파 수단, 상기 제1포락선 검파 수단의 출력과 상기 제2포락선 검파 수단의 출력을 비교하기 위한 비교 수단, 상기 비교 수단� � 출력 전압에 의하여 충전 또는 방전을 시키기 위한 충전 수단 및, 상기 충전 수단의 전압에 의하여 상기 필터의 차단 주파수를 제어하기 위한 제어 수단을 포함함을 특징으로 한다.
본 발명에 의하면 조정 개수의 감소에 따른 인건비 경감 및 조정하는 과정에서 발생될 수 있는 오 조정을 개선할 수 있는 효과가 있다.-
公开(公告)号:KR1019980031916A
公开(公告)日:1998-07-25
申请号:KR1019960051481
申请日:1996-10-31
Applicant: 삼성전자주식회사
Inventor: 강재성
IPC: H04N9/77
Abstract: Y/C 간섭 현상을 제거하기 위한 Y/C 간섭 제거회로를 공개한다. 그 회로는 전원 단자와 각각 일측이 연결되는 제1 및 제2저항과, 접지 단자와 각각 일측이 연결되는 제3 및 제4저항과, 인버팅된 콤퍼지트 칼라신호를 베이스 입력으로 하고 이미터측이 상기 제1저항의 타측과 연결되는 제1트랜지스터와, 콤퍼지트 칼라신호를 베이스 입력으로 하고 이미터측이 상기 제2저항의 타측과 연결되는 제2트랜지스터와, 베이스측이 상기 제1트랜지스터의 컬렉터와 연결되고 컬렉터측이 상기 전원 단자와 연결되는 제3트랜지스터와, 컬렉터측이 상기 제1트랜지스터의 컬렉터와 연결되고 베이스측이 상기 제3트랜지스터의 이미터와 연결되고 이미터측이 상기 제3저항과 연결되는 제4트랜지스터와, 컬렉터측이 상기 제2트랜지스터의 컬렉터와 연결되고 베이스측이 상기 제4트랜지스터의 베이스와 연결되고 이미터측이 상기 제4저항� �� 연결되는 것을 특징으로 한다.
-
公开(公告)号:KR100909964B1
公开(公告)日:2009-07-29
申请号:KR1020070046663
申请日:2007-05-14
Applicant: 삼성전자주식회사
CPC classification number: G09G3/3696 , H02M3/073 , H02M2001/009
Abstract: 본 발명에서는 래치업을 방지하는 전압 발생기가 개시된다. 본 발명에 따른 전압 발생기는 제1 내지 제3 인에이블(Enable) 신호에 의해 제어되고 내부 전원전압을 부스팅하여 제1 내지 제 4 전압들을 발생하는 챠지 펌프 회로(Charge pump circuit); 제1 내지 제3 전압을 검출하여 제1 내지 제3 플레그 신호를 발생하는 검출부; 및 제1 내지 제3 플레그 신호를 입력받아, 각각 제1 내지 제3 인에블 신호를 발생하여, 제1 내지 제4 전압들이 순차적으로 발생 되도록 하는 챠지 펌프 컨트롤러를 구비한다. 본 발명에 의하면 부스팅(Boosting) 모드 또는 정상 동작 모드에서 발생할 수 있는 래치업을 방지할 수 있다.
래치업, 전압 발생기Abstract translation: 一种防止闩锁的电压发生器,包括:由第一至第三使能信号控制的电荷泵电路,对从外部电源电压产生的内部电源电压进行升压,并产生第一至第四电压; 检测器,其检测所述第一至第三电压并且生成在所述第一至第三电压达到预定的相应电压电平时变为逻辑高的第一至第三标志信号,并且当所述电压未达到所述预定相应电压电平时保持逻辑低; 以及电荷泵控制器,其接收第一至第三标志信号,并且产生第一至第三使能信号以具有顺序地产生第一至第四电压。 电压发生器可以防止在升压模式或正常操作模式下可能发生的闩锁。
-
8.
公开(公告)号:KR1020080090664A
公开(公告)日:2008-10-09
申请号:KR1020070033760
申请日:2007-04-05
Applicant: 삼성전자주식회사
IPC: G11C29/00
CPC classification number: G11C29/70 , G11C7/1096 , G11C8/06 , G11C29/04
Abstract: A semiconductor memory device including a post package repair control circuit and a post package repair method are provided to reduce production cost without using expensive test equipment with a fail bit map memory during post package repair. A semiconductor memory device comprises a first memory bank(11), a second memory bank(13) and a post package repair control circuit. The post package repair control circuit compares data read from the first memory bank with data applied from the outside and provides the comparison result data to the second memory bank, and judges whether the comparison result data read from the second memory bank has abnormal data indicating a fail bit and controls to repair fail memory cells in the first memory bank according to the judgment.
Abstract translation: 提供一种包括邮包修复控制电路和邮包修复方法的半导体存储器件,以在后期封装修复期间不使用具有故障位图存储器的昂贵的测试设备来降低生产成本。 半导体存储器件包括第一存储体(11),第二存储体(13)和后封装修复控制电路。 后封装修复控制电路将从第一存储体读取的数据与从外部提供的数据进行比较,并将比较结果数据提供给第二存储体,并判断从第二存储体读取的比较结果数据是否具有异常数据, 故障位和控制根据判断修复第一存储体中的故障存储单元。
-
公开(公告)号:KR100714266B1
公开(公告)日:2007-05-02
申请号:KR1020010028266
申请日:2001-05-23
Applicant: 삼성전자주식회사
Inventor: 강재성
IPC: H01L21/027
Abstract: 이미지 보정 방법에 관해 개시되어 있다. 개시된 본 발명은 현상 후 검사에서 웨이퍼 상에 형성된 감광막 패턴의 선폭을 측정하는 제1 단계와, 상기 감광막 패턴을 이용하여 그 하부에 형성된 하부 물질막을 식각하는 제2 단계와, 상기 감광막 패턴을 제거한 다음, 세정 후 검사에서 상기 식각된 하부 물질막의 선폭을 측정하는 제3 단계와, 상기 현상 후 측정한 선폭과 상기 세정 후 측정한 선폭에 대한 데이터를 노광 장치와 상기 선폭 계측 장비 사이에 구비된 이미지 보정 시스템에 입력하여 분석하는 제4 단계 및 상기 이미지 보정 시스템의 상기 입력 데이터에 대한 분석 결과에 따라 노광 조건을 변경하는 제5 단계를 포함하는 것을 특징으로 하는 이미지 보정 방법을 제공한다.
-
10.
公开(公告)号:KR1020050081213A
公开(公告)日:2005-08-18
申请号:KR1020050069796
申请日:2005-07-29
Applicant: 삼성전자주식회사
CPC classification number: G09G5/10 , G06F3/0481 , G09G5/14 , G09G2320/0606 , G09G2320/066 , G09G2370/045
Abstract: 영상을 디스플레이하기 위한 반도체장치가 개시된다. 상기 반도체장치는 디스플레이 장치에서 디스플레이되는 전체화면 중에서 사용자에 의하여 선택된 부분영역에 대한 위치정보를 수신하고 디코드된(decoded) 위치정보를 출력하는 인에이블 신호 발생회로; 및 비디오신호와 상기 부분영역에서 활성화된 인에이블신호를 수신하고 상기 인에이블 신호가 활성화되는 구간동안 상기 부분영역의 컨트라스트 및 샤프니스를 제어하는 증폭회로를 구비하며, 상기 증폭회로는 상기 디코드된 위치정보에 응답하여 상기 부분영역의 컨트라스트 및 샤프니스를 증가시키거나 또는 감소시킨다. 상기 반도체 장치는 사용자가 원하는 부분영역의 컨트라스트 및 샤프니스를 조정하여 다양한 컨텐츠를 최적으로 제공하는 효과가 있다.
Abstract translation: 目的:提供一种用于控制显示装置中的区域的对比度和清晰度的装置和方法,以有效地控制监视器屏幕上所需区域的对比度和清晰度。 规定:计算机具有视频信号生成源(1)。 监视器具有IVP(图像视频处理器(27),前置放大器(3),主放大器(5)和CDT(彩色显像管))(7)。 视频信号发生源(1)将R,G和B视频信号输出到IVP(27)。 IVP(27)接收视频信号发生源(1)的视频信号,增加或减少输出信号的增益,并将视频信号输出到前置放大器(3)。 前置放大器(3)用于放大R,G和B视频信号。 主放大器(5)用于接收和放大前置放大器(3)的输出信号。 CDT(7)用于接收主放大器(5)的输出信号。 CDT(7)由诸如TFT-LCD(薄膜晶体管液晶显示器)或PDP(等离子体显示面板)的彩色显示装置形成。
-
-
-
-
-
-
-
-
-