Abstract:
A CMOS image sensor circuit of single ADC mode capable of increasing signal bandwidth and reducing the single ADC mode is provided to prevent sampling error by capacitance inconsistency by removing the capacitor equipped in a gain amplifier unit. A sample and hold array(301) includes a capacitor for reset signal and a capacitor for image signal. The sample and hold array comprises a plurality of unit sample and hold circuits. The video signal or the reset signal outputted in the unit PIXEL circuit is stored unit sample and hold circuits. A gain amplifier part(350) outputs the amplified signal. A pair of image signal buses transmits the voltage stored in the capacitor for the video signal to the input end of the gain amplifier part.
Abstract:
레이아웃 면적을 크게 줄일 수 있고 또한 오프셋 전압을 인가하는 타이밍이 다른 동작에 제약을 받지 않도록 하며 또한 램프신호의 전압 왜곡을 없앨 수 있는 상호연관 이중 샘플링(Correlated Double Sampling, CDS) 회로 및 이를 구비하는 CMOS 이미지 센서가 개시된다. 상기 CDS 회로는, CMOS 이미지 센서 내에 포함되는 픽셀 센서의 출력단에 일단이 연결되는 커패시터, 및 포지티브 입력단자에는 램프신호가 커패시터를 경유하지 않고 직접 인가되고 네거티브 입력단자에는 상기 커패시터의 타단이 연결되는 비교기를 구비하는 것을 특징으로 한다.
Abstract:
A correlation double sampling circuit reducing the influence of a parasitic capacitor and increasing the sensitivity of the video signal is provided to reduce the influence of the parasitic capacitor by directly connecting the output end of a unit pixel circuit. A first capacitor inputs ramp signal. A comparator(350) uses lamp signal and output signal of unit pixel circuit by using a differential amplifier(351). The comparator compares the output signal and lamp signal. The one input end of the differential amplifier applies the output signal of the unit pixel circuit. The other input terminal of the differential amplifier is connected to one end of the first capacitor.
Abstract:
An interface for removing an influence of parasitic capacitance and a method thereof are provided to prevent distortion of a digital image signal by removing the influence of parasitic capacitance. An interface(62) includes a first and second capacitors, a first operational amplifier(AM1), a second operational amplifier(AM3), and a switch array. The first operational amplifier includes a first input terminal connected to a first bus and a second input terminal connected to a first power source. The second operational amplifier includes a third input terminal connected to a second bus and a fourth input terminal connected to the first power source. The switch array is arranged to connect the first capacitor between the first power source and the first input terminal and to connect the second capacitor between the first power source and the third input terminal in a sampling process. The switch array is arranged to connect the first capacitor between an output terminal of the first operational amplifier and the first input terminal and to connect the second capacitor between an output terminal of the second operational amplifier and the third input terminal.
Abstract:
레이아웃 면적, 스위칭 잡음 및 램프신호의 전압 왜곡을 줄일 수 있고, 오프셋 전압을 인가하는 타이밍이 다른 동작에 제약을 받지 않도록 하며, 또한 리셋(Reset) 전압과 신호 전압의 차이를 저장하는 커패시터의 안정적인 동작을 제공하는 상호연관 이중 샘플링(Correlated Double Sampling, CDS) 회로가 개시된다. 본 발명에 따른 CDS 회로는 제 1 스위치, 플로팅 방지 커패시터, 신호 저장 커패시터, 비교기 및 제 2 스위치를 구비한다. 제 1 스위치는 CMOS 이미지 센서 내에 포함되는 픽셀 센서의 출력 신호 전달을 제어 한다. 플로팅 방지 커패시터는 상기 제 1 스위치의 출력과 전원 소스 사이에 연결된다. 신호 저장 커패시터는 상기 제 1 스위치의 상기 출력에 일단이 연결된다. 비교기는 포지티브 입력단자에는 램프신호가 커패시터를 경유하지 않고 직접 인가되고 네거티브 입력단자에는 상기 신호 저장 커패시터의 타단이 연결된다. 제 2 스위치는 상기 비교기의 상기 네거티브 입력단자와 상기 비교기의 출력 사이에 연결된다. 본 발명에 따른 CDS 회로는 플로팅 방지 커패시터를 부가 하여 리셋(Reset) 전압과 신호 전압의 차이를 저장하는 신호 저장 커패시터의 안정적인 동작을 보장한다.
Abstract:
상호연관 이중 샘플링 회로가 개시된다. 본 발명의 일 실시예에 따른 상호연관 이중 샘플링 회는 제1 커패시터 및 비교기를 구비한다. 제1 커패시터는 일단으로 램프 신호를 입력받는다. 비교기는 내부적으로 구비되는 차동 증폭기를 이용하여 상기 램프 신호 및 단위 화소 회로의 출력 신호를 입력받고, 상기 출력 신호와 상기 램프 신호를 비교하는 동작을 수행한다. 차동 증폭기의 일 입력단은 상기 단위 화소 회로의 출력 신호를 직접 인가받고, 상기 다른 입력단은 상기 제1 커패시터의 다른 일단과 연결된다. 본 발명의 일 실시예에 따른 상호연관 이중 샘플링 회로는 단위 화소 회로의 출력단을 상호연관 이중 샘플링 회로의 입력단에 직접 연결시킴으로써, 기생 커패시터의 영향을 감소시킬 수 있다. 또한, 기생 커패시터의 영향 감소로 인하여, 출력되는 영상 신호의 감도를 증가시킬 수 있다.
Abstract:
본 발명은 영상신호를 샘플링하고 증폭하는 샘플링회로에 관한 것으로, 특히 상기 샘플링회로에 포함된 증폭기의 출력단자와 네가티브 입력단자 사이에 설치된 피드백 클램프블록을 구비하는 샘플링회로, 영상신호를 샘플링하고 증폭하는 영상신호증폭회로 및 상기 영상신호증폭회로를 구비하는 이미지센서를 개시한다. 상기 샘플링회로는 적어도 하나의 스위치, 적어도 하나의 커패시터 및 증폭기를 이용하여 입력신호를 샘플링 하는 기능을 수행하며, 상기 샘플링회로는 상기 증폭기의 출력단자와 네가티브 입력단자 사이에 연결된 클램프블록을 더 구비하고, 상기 클램프블록은 샘플링 시 상기 증폭기의 출력단자의 전압준위와 네가티브 입력단자의 전압준위의 최대 차이를 일정하게 유지하는 기능을 수행한다.
Abstract:
레이아웃 면적을 크게 줄일 수 있고 또한 오프셋 전압을 인가하는 타이밍이 다른 동작에 제약을 받지 않도록 하며 또한 램프신호의 전압 왜곡을 없앨 수 있는 상호연관 이중 샘플링(Correlated Double Sampling, CDS) 회로 및 이를 구비하는 CMOS 이미지 센서가 개시된다. 상기 CDS 회로는, CMOS 이미지 센서 내에 포함되는 픽셀 센서의 출력단에 일단이 연결되는 커패시터, 및 포지티브 입력단자에는 램프신호가 커패시터를 경유하지 않고 직접 인가되고 네거티브 입력단자에는 상기 커패시터의 타단이 연결되는 비교기를 구비하는 것을 특징으로 한다.