반도체 장치, 반도체 시스템 및 반도체 장치의 동작 방법
    1.
    发明公开
    반도체 장치, 반도체 시스템 및 반도체 장치의 동작 방법 审中-实审
    半导体器件,半导体系统和半导体器件的操作方法

    公开(公告)号:KR1020170088750A

    公开(公告)日:2017-08-02

    申请号:KR1020170000609

    申请日:2017-01-03

    CPC classification number: G06F1/3237 G06F1/04 G06F1/3275 Y02D10/128

    Abstract: 반도체장치, 반도체시스템및 반도체장치의동작방법이제공된다. 반도체장치는, 제1 부모클럭소오스(parent clock source)로부터클럭신호를제공받는제1 클럭소오스(clock source)를제어하는제1 클럭제어회로(clock control circuit), 제1 IP 블록(Intellectual Property block)으로부터수신된제1 IP블록클럭요청에대한응답으로상기제1 클럭제어회로에제1 클럭요청을전송하는제1 채널관리회로(channel management circuit), 제2 부모클럭소오스로부터클럭신호를제공받는제2 클럭소오스를제어하는제2 클럭제어회로, 제2 IP 블록으로부터수신된제2 IP 블록클럭요청에대한응답으로상기제2 클럭제어회로에제2 클럭요청을전송하는제2 채널관리회로및 상기제1 채널관리회로및 상기제2 채널관리회로에전력제어명령을전송하여상기제1 IP 블록및 상기제2 IP 블록의파워상태를제어하는전력관리유닛(Power Management Unit, PMU)을포함하고, 상기제1 채널관리회로는제3 클럭요청을상기제2 채널관리회로에전송하고, 상기제2 채널관리회로는상기제3 클럭요청에대한 ACK를상기제1 채널관리회로에전송한다.

    Abstract translation: 提供了半导体器件,半导体系统以及操作该半导体器件的方法。 该半导体器件包括用于控制第一时钟源,其接收从第一IP块的时钟信号(时钟源)(知识产权块的第一父时钟源(父时钟源)的第一时钟控制电路(时钟控制电路) 第一通道管理电路,用于响应从第一时钟控制电路接收到的第一IP块时钟请求,向第一时钟控制电路发送第一时钟请求, 第二通道控制电路,用于响应于从第二IP块接收到的第二IP块时钟请求,向第二时钟控制电路发送第二时钟请求, 和功率管理单元(电源管理单元,PMU),用于控制所述第一IP块的功率状态,并且通过对所述第一信道管理电路和所述第二信道管理电路发送的功率控制命令的第二IP块 ,第一个通道管理电路 向所述第二信道管理电路请求,所述第二信道管理电路向所述第一信道管理电路发送针对所述第三时钟请求的ACK。

    반도체 장치, 반도체 시스템 및 반도체 장치의 동작 방법
    2.
    发明公开
    반도체 장치, 반도체 시스템 및 반도체 장치의 동작 방법 审中-实审
    半导体器件,半导体系统和半导体器件的操作方法

    公开(公告)号:KR1020170092451A

    公开(公告)日:2017-08-11

    申请号:KR1020170000722

    申请日:2017-01-03

    CPC classification number: G06F1/06 G06F1/08 G06F1/3228 G06F1/3237 Y02D10/128

    Abstract: 반도체장치, 반도체시스템및 반도체장치의동작방법이제공된다. 반도체장치는, 기능유닛(function unit) 및인터페이스유닛(interface unit)을포함하는제1 IP 블록(Intellectual Property block); 및제1 클럭소오스(clock source)를제어하는제1 클럭제어회로(clock control circuit), 상기제1 클럭제어회로에제1 클럭요청을전송하고, 상기제1 클럭소오스로부터클럭신호를제공받는제2 클럭소오스를제어하는제2 클럭제어회로및 상기제1 IP 블록으로부터수신되는 IP 블록클럭요청에대한응답으로상기제2 클럭제어회로에제2 클럭요청을전송하는채널관리회로(channel management circuit)를포함하는클럭관리유닛(Clock Management Unit, CMU)을포함하고, 상기기능유닛은상기제1 IP 블록의동작을제어하고, 상기인터페이스유닛은상기제1 IP 블록과전기적으로접속된제2 IP 블록으로부터제공되는제1 신호를수신하여상기기능유닛에제공한다.

    Abstract translation: 提供了半导体器件,半导体系统以及操作该半导体器件的方法。 一种半导体器件包括:包括功能单元和接口单元的第一IP模块(知识产权模块) 一种用于控制第一时钟源和第二时钟控制电路的第一时钟控制电路,用于向第一时钟控制电路发送第一时钟请求,以及第二时钟信号从第一时钟源接收时钟信号, 第二时钟控制电路,用于控制时钟源和信道管理电路,用于响应于从第一IP块接收到的IP块时钟请求,向第二时钟控制电路发送第二时钟请求 (CMU),其中功能单元控制第一IP块的操作,并且接口单元包括电连接到第一IP块的第二IP块 并将接收到的第一个信号提供给功能单元。

    반도체 장치, 반도체 시스템 및 반도체 장치의 동작 방법
    3.
    发明公开
    반도체 장치, 반도체 시스템 및 반도체 장치의 동작 방법 审中-实审
    半导体器件,半导体系统和半导体器件的操作方法

    公开(公告)号:KR1020170088767A

    公开(公告)日:2017-08-02

    申请号:KR1020170010943

    申请日:2017-01-24

    Abstract: 반도체장치, 반도체시스템및 반도체장치의동작방법이제공된다. 반도체장치는, 제1 클럭소오스(clock source)를제어하는제1 클럭제어회로(clock control circuit); IP 블록(Intellectual Property block)으로부터수신된 IP 블록클럭요청에대한응답으로상기제1 클럭제어회로에제1 클럭요청을전송하고, 상기제1 클럭소오스로부터제1 클럭신호를제공받는제2 클럭소오스를제어하는제2 클럭제어회로; 및상기제1 클럭소오스로부터출력된제1 클럭신호및 상기제2 클럭소오스로부터출력된제2 클럭신호를입력받고상기제1 클럭신호또는상기제2 클럭신호를출력핀에출력하는클럭신호출력회로를포함한다.

    Abstract translation: 提供了半导体器件,半导体系统以及操作该半导体器件的方法。 该半导体器件包括:第一时钟控制电路,用于控制第一时钟源; 第二时钟源,用于接收来自第一时钟源的第一时钟信号,以及第二时钟源,用于响应于从IP块接收到的IP块时钟请求而从第一时钟源接收第一时钟信号 第二时钟控制电路,用于控制第二时钟控制电路; 以及时钟信号输出电路,用于接收从第一时钟源输出的第一时钟信号和从第二时钟源输出的第二时钟信号,并将第一时钟信号或第二时钟信号输出到输出引脚, 它包括。

    반도체 장치
    4.
    发明公开
    반도체 장치 审中-实审
    半导体器件

    公开(公告)号:KR1020170088768A

    公开(公告)日:2017-08-02

    申请号:KR1020170010945

    申请日:2017-01-24

    CPC classification number: G06F1/06 G06F1/10 G06F1/3203 Y02D10/17

    Abstract: 반도체장치가제공된다. 상기반도체장치는, 제1 클럭제어회로(clock control circuit)와제1 클럭게이팅회로(clock gating circuit)를포함하는제1 클럭생성부, 및제2 클럭제어회로를포함하는제2 클럭생성부를포함하고, 상기제2 클럭제어회로는상기제1 클럭제어회로에제1 요청신호를전송하고, 상기제1 클럭제어회로는상기제2 클럭제어회로에제1 응답신호를전송하고, 상기제1 요청신호가로우레벨(low level)인경우, 상기제1 클럭제어회로는상기제1 클럭게이팅회로의게이팅동작을활성화하고, 상기제1 응답신호는로우레벨이고, 상기제1 요청신호가하이레벨(high level)로트랜지션된경우, 상기제1 클럭제어회로는상기제1 클럭게이팅회로의게이팅동작을비활성화하고, 상기제1 응답신호는하이레벨로트랜지션된다.

    Abstract translation: 提供了一种半导体器件。 该半导体器件包括:第一时钟发生器,包括第一时钟控制电路和第一时钟门控电路;以及第二时钟发生器,包括第二时钟控制电路, 其中第二时钟控制电路传送第一请求信号至第一时钟控制电路,且第一时钟控制电路传送第一响应信号至第二时钟控制电路, 当第一时钟信号处于低电平并且第一响应信号处于低电平并且第一请求信号处于高电平时,第一时钟控制电路激活第一时钟门控电路的选通操作 )。第一时钟控制电路停用第一时钟门控电路的门控操作,并且第一响应信号转变为高电平。

    반도체 장치
    5.
    发明公开
    반도체 장치 审中-实审
    半导体器件

    公开(公告)号:KR1020170088758A

    公开(公告)日:2017-08-02

    申请号:KR1020170007002

    申请日:2017-01-16

    CPC classification number: G06F1/04 G06F1/3237 Y02D10/128

    Abstract: 반도체장치가제공된다. 상기반도체장치는, 제1 제어회로와제1 클럭게이팅회로를포함하는제1 클럭생성부, 상기제1 클럭생성부와풀 핸드쉐이크(full handshake) 방식에따라통신하는제1 채널관리부, 제2 제어회로와제2 클럭게이팅회로를포함하는제2 클럭생성부, 및상기제2 클럭생성부와풀 핸드쉐이크방식에따라통신하는제2 채널관리부를포함하고, 상기제1 클럭게이팅회로는제1 클럭을출력하고, 상기제2 클럭게이팅회로는상기제1 클럭과다른제2 클럭을출력한다.

    Abstract translation: 提供了一种半导体器件。 该半导体装置包括:第一控制电路与所述第一时钟发生器的第一时钟门控电路,用于根据所述第一时钟发生器和一个完整的握手(完整的握手)系统,其包括第二通信与第一信道管理单元 所述控制电路和所述第二门控时钟的第二时钟发生单元,并具有完全权利要求包括的第二信道管理单元中的第二时钟产生单元,并且所述第一时钟按照握手方法,其电路包括第一选通电路,用于通信 并且第二时钟门控电路输出不同于第一时钟的第二时钟。

Patent Agency Ranking