-
-
公开(公告)号:KR1019970013633A
公开(公告)日:1997-03-29
申请号:KR1019950027246
申请日:1995-08-29
Applicant: 삼성전자주식회사
IPC: H03B5/00
Abstract: 본 발명은 공정상수에 영향을 받는 MVCO의 목표주파수의 오류신호를 다시 MVCO의 입력단자로 피드백시킴으로써 목표주파수 가변요소인 전류를 자동으로 조정하여 목표주파수의 오류방지를 무조건정으로 구현할 수 있는 회로에 관한 것인 바, 그 특징적인 구성으로는 2조의 증폭기를 연결하여 루프를 구성하여 특정의 주파수를 목표주파수로 발전시키는 목표주파수 발진수단과, 상기 목표주파수 발진수단의 목표주파수에 기준이 되는 고정주파수를 발생시키는 고정주파수 발진수단과, 상기 고정주파수 발진수단의 고정주파수를 기준으로 상기 목표주파수 발진수단의 출력주파수를 비교하여 목표주파수 발진수단의 목표주파수에 대한 오류주파수를 검출해내는 위상비교수단과, 상기 위상비교수단에서 검출되는 목표주파수의 오류주파수를 에러전압으 변환하는 적분수단과, 상기 적분수단에서 변환된 에러전압에 해당하는 신호를 상기 목표주파수 발진수단의 목표주파수에 관계되는 입력단자로 다시 피드백시키는 자동전압 조정감지수단으로 구성함에 있다.
-
公开(公告)号:KR1019960011406B1
公开(公告)日:1996-08-22
申请号:KR1019940007533
申请日:1994-04-11
Applicant: 삼성전자주식회사
IPC: H03F3/183
Abstract: The amplifier for improving an output impedance by using a negative feedback, includes a differential amplifier having a couple of transistors whose emitters are linked to each other, a constant current power source linked between the emitter and an earth, a constant voltage power source linked between one collector of the transistor and the earth, a bias load linked between an active load and the earth to convert input voltage into output current, the active load linked between the other collector of the transistors and a power source Vcc to have a negative feedback circuit. The amplifier increases the output impedance of the OTA.
Abstract translation: 用于通过使用负反馈来改善输出阻抗的放大器包括:差分放大器,其具有发射极彼此连接的一对晶体管,连接在发射极和地之间的恒流电源; 晶体管和地之间的一个集电极,一个有源负载和地之间的偏置负载,将输入电压转换为输出电流,将晶体管的另一个集电极与电源Vcc相连的有源负载与负电源Vcc 。 放大器增加了OTA的输出阻抗。
-
公开(公告)号:KR1019950030470A
公开(公告)日:1995-11-24
申请号:KR1019940007533
申请日:1994-04-11
Applicant: 삼성전자주식회사
IPC: H03F3/183
Abstract: 본 발명은 개선된 연산 트랜스콘덕턴스 증폭기에 관한 것으로, 에미터가 공통 접속된 트랜지스터쌍을 갖는 차동증폭기와, 에미터와 접지상이에 연결되는 정전류원과, 트랜지터쌍의 한 트랜지스터의 콜랙터와 접지 사이에 연결되는 정전압원과, 트랜지스터쌍의 타 트랜지스터의 콜랙터와 전원(Vcc)사이에 연결되는 능동부하수단과, 능동부하수단과 접지사이에 연결되는 바이어스저항을 구비하여 입력전압을 전류신호로 출력하는 연산 트랜스콘덕턴스 증폭기(OTA)에 있어서, 능동부하수단이 다이오드 연결되어 콜랙터-베이스간 전압을 제로로 하는 제1트랜지스터와, 제1트랜지스터와 베이스가 공통 접속되고 콜랙터가 바이어스저항에 연결되는 제2트랜지스터와, 제1트랜지스터와 상기 차동증폭기의 사이에 연결되어 베이스가 바이어스저항과 제2트랜지 터의 연결점에 접속되는 제3트랜지스터를 포함하는 부궤환회로를 구비하여 OTA의 출력저항을 증가시키는 것을 특징으로 한다.
-
公开(公告)号:KR1019940023004A
公开(公告)日:1994-10-22
申请号:KR1019930004739
申请日:1993-03-25
Applicant: 삼성전자주식회사
IPC: H03F3/00
Abstract: 본 발명은 소신호 입력을 받는 차동 입력 트랜지스터와, 차동 입력 트랜지스터의 콜렉터에 연결된 증폭된 신호 출력부와, 증폭이득 제어를 위한 제어전압을 받는 트랜지스터의 콜렉터에 노드(P2)에서 공히 캐소드가 연결된 한쌍의 다이오드 및 저항수단 그리고 이 저항의 타탄에 노드(P1)에서 공히 애노드가 연결된 한쌍의 또 다른 다이오드와, 상기 제어 전압의 가변으로 이에 대응하여 상기 다이오드의 가변되는 내부 저항과 함께 증폭도를 결정하는 상기 입력 트랜지스터의 에미터에 연결된 저항을 포함하고, 이 에미터에 연결된 저항에 의한 일정한 전류가 입력 트랜지스터의 콜렉터에 연결된 저항(R
27 ,R
28 )에 흘러 일정한 출력 직류 전압 레벨을 유지하도록 한 것을 특징으로 하는 신호증폭회로에 관한 것.-
-
-
-
-
公开(公告)号:KR100504109B1
公开(公告)日:2005-10-14
申请号:KR1019980000312
申请日:1998-01-08
Applicant: 삼성전자주식회사
IPC: H03M1/14
Abstract: 본 발명에 따른 아날로그-디지털 변환기는 다른 기준 전압들을 발생하는 기준 전압 발생 회로와; 상기 기준 전압들을 각각 제공받는 그리고 입력 신호를 공통으로 제공받는 프리-앰프들로 구성되는 프리-앰프 블럭과; 동작 주파수에 따라 상기 프리-앰프들의 출력들을 래치하기 위한 래치 블럭을 포함하되, 상기 각 프리-앰프는 제 1 클럭 신호에 응답해서 대응하는 기준 전압과 상기 입력 신호의 차를 샘플링하는 제 1 비교기 및; 제 2 클럭 신호에 응답해서 대응하는 기준 전압과 상기 입력 신호의 차를 샘플링하는 제 2 비교기로 구성되고, 상기 제 1 및 제 2 비교기들은 상기 제 1 및 제 2 클럭 신호들에 응답해서 일련의 자동 제로 구간 및 증폭 구간에 따라 번갈아 동작함과 아울러 상기 제 1 및 제 2 클럭 신호들은 상기 동작 주파수에 비해서 낮은 주파수를 갖는다.
-
-
-
-
-
-
-
-
-