Abstract:
PURPOSE: A multiprocessor system and a cache management method thereof are provided to maintain the cache consistency and reduce the write and/or read latency. CONSTITUTION: A system bus (140) connects master devices (110-130) and at least one slave device (150). At least one of the master devices has cache memories (111,121). The system bus processes a data read or write request corresponding to transaction from the at least one of the master devices to the slave device prior to the completion of snooping operation for the master devices. The transaction is write transaction. The system bus records write data corresponding to the wire transaction in the slave device.
Abstract:
PURPOSE: In different display devices, the same image can be viewed in real time. CONSTITUTION: A first buffer part receives data for a frame of an image from the outside by slice unit. A second buffer part receives data for the slice from the first buffer part and stores data for a plurality of slices. A control unit controls the first and second buffer parts and checks data for slice received in the first buffer part every designated time interval.
Abstract:
본 발명에 메모리 관리 유닛에서 가상 주소를 물리 주소로 변환하는 방법은, 메모리 접근 요청을 가상 주소와 함께 수신하는 단계, 상기 가상 주소에 대응하는 페이지 디스크립터가 복수의 물리 주소에 대한 페이지 디스크립터들을 저장하기 위한 변환 색인 버퍼(TLB)에 이미 존재하는지 결정하는 단계, 그리고 상기 변환 색인 버퍼(TLB)에 상기 가상 주소에 대응하는 페이지 디스크립터가 존재하지 않는 경우, 상기 가상 주소에 대응하는 페이지 디스크립터가 복수의 물리 주소에 대한 페이지 디스크립터들을 저장하기 위한 프리패치 버퍼에 존재하는지 검출하는 단계를 포함하되, 상기 프리패치 버퍼에 상기 가상 주소에 대응하는 페이지 디스크립터가 존재하지 않는 경우에는, 상기 가상 주소에 대응하는 페이지 디스크립터를 메모리 장치로부터 패치하� � 상기 프리패치 버퍼에 업데이트하는 단계, 상기 페이지 디스크립터를 사용하여 상기 가상 주소를 물리 주소로 변환하는 단계, 그리고 상기 검출 결과에 따라 상기 페이지 디스크립터로 상기 변환 색인 버퍼(TLB)를 업데이트하는 단계를 포함한다.
Abstract:
본 발명의 실시 예에 따른 시스템 온 칩은 복수의 채널을 통해 데이터를 전송하는 고 대역폭 메모리; 및 상기 고 대역폭 메모리의 대역폭보다 작은 대역폭을 갖고, 하나 또는 그 이상의 채널을 통해 데이터를 전송하는 저 대역폭 메모리; 및 상기 고 대역폭 메모리와 상기 저 대역폭 메모리 사이의 채널 인터리빙 동작(channel interleaving operation)을 제어하는 응용 프로세서(AP)를 포함하되, 상기 응용 프로세서는 채널 인터리빙 동작을 통해 상기 저 대역폭 메모리의 일부 저장 공간을 고 대역폭 영역(high bandwidth region)으로 사용한다. 상기 고 대역폭 메모리는 WideIO 메모리이고, 상기 저 대역폭 메모리는 LPDDRx 메모리이다.
Abstract:
The present invention relates to a mobile device. The mobile device of the present invention is composed of a storage; a buffer memory divided into a swap victim buffer and a normal data region; and an application processor configured to compress page data and store the page data in the swap victim buffer when the swap of the page data stored in the normal data region is required. The application processor swaps data stored in the swap victim buffer to the storage when the data stored in the swap victim buffer satisfies a certain condition.