멀티프로세서 시스템 및 그것의 캐쉬 관리 방법
    1.
    发明公开
    멀티프로세서 시스템 및 그것의 캐쉬 관리 방법 审中-实审
    多处理器系统及其高速缓存存储器的管理方法

    公开(公告)号:KR1020130117086A

    公开(公告)日:2013-10-25

    申请号:KR1020120039804

    申请日:2012-04-17

    Inventor: 박일 주영표

    CPC classification number: G06F12/0831

    Abstract: PURPOSE: A multiprocessor system and a cache management method thereof are provided to maintain the cache consistency and reduce the write and/or read latency. CONSTITUTION: A system bus (140) connects master devices (110-130) and at least one slave device (150). At least one of the master devices has cache memories (111,121). The system bus processes a data read or write request corresponding to transaction from the at least one of the master devices to the slave device prior to the completion of snooping operation for the master devices. The transaction is write transaction. The system bus records write data corresponding to the wire transaction in the slave device.

    Abstract translation: 目的:提供多处理器系统及其缓存管理方法以保持高速缓存的一致性并减少写入和/或读取延迟。 构成:系统总线(140)连接主设备(110-130)和至少一个从设备(150)。 至少一个主设备具有高速缓冲存储器(111,121)。 在主设备的窥探操作完成之前,系统总线处理与至少一个主设备到从设备的事务相对应的数据读或写请求。 事务是写事务。 系统总线记录从属设备中对应于线路事务的写入数据。

    디스플레이 시스템 및 그것의 디스플레이 장치
    2.
    发明公开
    디스플레이 시스템 및 그것의 디스플레이 장치 无效
    显示系统及其显示装置

    公开(公告)号:KR1020130111072A

    公开(公告)日:2013-10-10

    申请号:KR1020120033572

    申请日:2012-03-30

    Inventor: 전우형 박일

    Abstract: PURPOSE: In different display devices, the same image can be viewed in real time. CONSTITUTION: A first buffer part receives data for a frame of an image from the outside by slice unit. A second buffer part receives data for the slice from the first buffer part and stores data for a plurality of slices. A control unit controls the first and second buffer parts and checks data for slice received in the first buffer part every designated time interval.

    Abstract translation: 目的:在不同的显示设备中,可以实时查看相同的图像。 构成:第一缓冲部分从外部逐个片段接收图像帧的数据。 第二缓冲部分从第一缓冲部分接收切片的数据,并存储多个切片的数据。 控制单元控制第一和第二缓冲器部分,并且每指定时间间隔检查在第一缓冲器部分中接收的切片的数据。

    시스템 온 칩 및 그것의 주소 변환 방법
    6.
    发明公开
    시스템 온 칩 및 그것의 주소 변환 방법 审中-实审
    系统片上和地址翻译方法

    公开(公告)号:KR1020150031402A

    公开(公告)日:2015-03-24

    申请号:KR1020140117790

    申请日:2014-09-04

    Abstract: 본 발명에 메모리 관리 유닛에서 가상 주소를 물리 주소로 변환하는 방법은, 메모리 접근 요청을 가상 주소와 함께 수신하는 단계, 상기 가상 주소에 대응하는 페이지 디스크립터가 복수의 물리 주소에 대한 페이지 디스크립터들을 저장하기 위한 변환 색인 버퍼(TLB)에 이미 존재하는지 결정하는 단계, 그리고 상기 변환 색인 버퍼(TLB)에 상기 가상 주소에 대응하는 페이지 디스크립터가 존재하지 않는 경우, 상기 가상 주소에 대응하는 페이지 디스크립터가 복수의 물리 주소에 대한 페이지 디스크립터들을 저장하기 위한 프리패치 버퍼에 존재하는지 검출하는 단계를 포함하되, 상기 프리패치 버퍼에 상기 가상 주소에 대응하는 페이지 디스크립터가 존재하지 않는 경우에는, 상기 가상 주소에 대응하는 페이지 디스크립터를 메모리 장치로부터 패치하� � 상기 프리패치 버퍼에 업데이트하는 단계, 상기 페이지 디스크립터를 사용하여 상기 가상 주소를 물리 주소로 변환하는 단계, 그리고 상기 검출 결과에 따라 상기 페이지 디스크립터로 상기 변환 색인 버퍼(TLB)를 업데이트하는 단계를 포함한다.

    Abstract translation: 公开了片上系统及其地址的翻译方法。 将虚拟地址转换为存储器管理单元中的物理地址的方法包括以下步骤:接收作为虚拟地址的存储器访问请求; 确定在所述翻译后备缓冲器(TLB)中是否存在与所述虚拟地址相对应的页描述符,所述翻译后备缓冲器存储有多个物理地址的页描述符; 并且当与所述虚拟地址相对应的页面描述符不存在于所述翻译后备缓冲器(TLB)中时,进一步确定与所述虚拟地址相对应的页描述符是否存在于预取缓冲器中,所述存储器管理单元上的预取缓冲器和 存储多个物理地址的页面描述符; 并且当与所述预取缓冲器中不存在与所述虚拟地址对应的页描述符时,在外部存储器中进一步更新与所述虚拟地址相对应的页描述符的所述预取缓冲器; 使用所述页描述符执行所述虚拟地址到物理地址的转换; 以及响应于所述确定,用所述页面描述符更新所述翻译后备缓冲器。

    고 대역폭 메모리 및 저 대역폭 메모리에 연결되는 응용 프로세서를 포함하는 반도체 장치 및 그것의 채널 인터리빙 방법
    7.
    发明公开
    고 대역폭 메모리 및 저 대역폭 메모리에 연결되는 응용 프로세서를 포함하는 반도체 장치 및 그것의 채널 인터리빙 방법 审中-实审
    包括应用处理器的半导体器件,与高带宽存储器和低带宽存储器连接,以及用于其通道交换的方法

    公开(公告)号:KR1020150031400A

    公开(公告)日:2015-03-24

    申请号:KR1020140115316

    申请日:2014-09-01

    CPC classification number: G06F12/0607 Y02D10/13

    Abstract: 본 발명의 실시 예에 따른 시스템 온 칩은 복수의 채널을 통해 데이터를 전송하는 고 대역폭 메모리; 및 상기 고 대역폭 메모리의 대역폭보다 작은 대역폭을 갖고, 하나 또는 그 이상의 채널을 통해 데이터를 전송하는 저 대역폭 메모리; 및 상기 고 대역폭 메모리와 상기 저 대역폭 메모리 사이의 채널 인터리빙 동작(channel interleaving operation)을 제어하는 응용 프로세서(AP)를 포함하되, 상기 응용 프로세서는 채널 인터리빙 동작을 통해 상기 저 대역폭 메모리의 일부 저장 공간을 고 대역폭 영역(high bandwidth region)으로 사용한다. 상기 고 대역폭 메모리는 WideIO 메모리이고, 상기 저 대역폭 메모리는 LPDDRx 메모리이다.

    Abstract translation: 根据本发明的实施例的片上系统,其可以通过在不同种类的存储器之间执行信道交织操作来保持高数据传输速度和扩大存储器大小,包括:高带宽存储器,经由多个 渠道; 低带宽存储器,具有比高带宽存储器更低的带宽并经由一个或多个信道发送数据; 以及控制高带宽存储器和低带宽存储器之间的信道交织操作的应用处理器(AP),其中应用处理器经由信道交织操作使用低带宽存储器的部分存储空间作为高带宽区域 。 高带宽存储器是WideIO存储器,低带宽存储器是LPDDRx存储器。

    모바일 장치 및 그것의 스왑을 통한 데이터 관리 방법
    8.
    发明公开
    모바일 장치 및 그것의 스왑을 통한 데이터 관리 방법 审中-实审
    移动设备和使用其切换来管理数据的方法

    公开(公告)号:KR1020140075416A

    公开(公告)日:2014-06-19

    申请号:KR1020120143722

    申请日:2012-12-11

    Inventor: 최진혁 박일

    Abstract: The present invention relates to a mobile device. The mobile device of the present invention is composed of a storage; a buffer memory divided into a swap victim buffer and a normal data region; and an application processor configured to compress page data and store the page data in the swap victim buffer when the swap of the page data stored in the normal data region is required. The application processor swaps data stored in the swap victim buffer to the storage when the data stored in the swap victim buffer satisfies a certain condition.

    Abstract translation: 移动设备技术领域本发明涉及移动设备。 本发明的移动设备由存储器构成; 被分成交换受害缓冲器和正常数据区域的缓冲存储器; 以及应用处理器,被配置为当需要存储在正常数据区域中的页面数据的交换时,压缩页面数据并将页面数据存储在交换受害缓冲器中。 当存储在交换受害缓冲器中的数据满足一定条件时,应用处理器将存储在交换受害缓冲器中的数据交换到存储器。

Patent Agency Ranking