KR102237574B1 - System-on-chip and electronic device having the same

    公开(公告)号:KR102237574B1

    公开(公告)日:2021-04-07

    申请号:KR1020150060403A

    申请日:2015-04-29

    CPC classification number: H03K19/0013 H03K19/0016

    Abstract: 시스템-온-칩은 파워 스위치, 로직 블록, 메모리 장치, 및 버퍼를 포함한다. 파워 스위치는 제1 전원 라인과 가상 전원 라인 사이에 연결되고, 스위치 제어 신호에 응답하여 개폐된다. 로직 블록은 가상 전원 라인과 접지 라인 사이에 연결된다. 메모리 장치는 제2 전원 라인과 접지 라인 사이에 연결된다. 버퍼는 제2 전원 라인과 접지 라인 사이에 연결되고, 슬립 신호에 기초하여 스위치 제어 신호를 생성한다.

    파워 게이팅 회로 및 이를 포함하는 전자 시스템
    2.
    发明公开
    파워 게이팅 회로 및 이를 포함하는 전자 시스템 审中-实审
    功率增益电路和包含该功率的电子系统

    公开(公告)号:KR1020150064844A

    公开(公告)日:2015-06-12

    申请号:KR1020130149652

    申请日:2013-12-04

    Inventor: 전재한

    Abstract: 본발명의일 실시예에따르면입력슬립신호를버퍼링하여제1 슬립신호를생성하는제1 체인버퍼, 상기제1 슬립신호를버퍼링하여제2 슬립신호를생성하는제2 체인버퍼, 및상기제1 슬립신호에따라제어되는복수의제1 스위치셀들을포함하는제1 스위치블락을포함하는파워게이팅회로가제공된다.

    Abstract translation: 根据本发明的一个实施例,提供了一种功率门控电路,其包括通过缓冲输入滑差信号产生第一滑差信号的第一链式缓冲器,通过缓冲第一滑差信号产生第二滑差信号的第二链式缓冲器 以及第一开关块,其包括根据第一滑移信号被控制的多个第一开关单元。

    프로브용 커넥터 및 이를 채용한 초음파 진단 장치
    3.
    发明授权
    프로브용 커넥터 및 이를 채용한 초음파 진단 장치 有权
    用于探针的连接器和采用该探针的超声诊断装置

    公开(公告)号:KR101332810B1

    公开(公告)日:2013-11-27

    申请号:KR1020110145014

    申请日:2011-12-28

    Inventor: 전재한 한호산

    CPC classification number: A61B8/44 A61B8/4433

    Abstract: 프로브용 커넥터 및 이를 채용한 초음파 진단 장치가 개시된다. 개시된 프로브용 커넥터는 초음파 프로브에서 연장된 케이블의 끝단에 마련된 수커넥터와, 초음파 진단 장치의 본체에 마련된 암커넥터를 포함하며, 수커넥터는 하우징 내에 세워진 상태로 적층되어 배치되며 복수의 신호 핀들이 각각 마련된 복수의 제1 접속 PCB들을 포함하며, 암커넥터는 케이스 내부에 세워진 상태로 적층되며 수커넥터의 복수의 신호 핀들과 접촉하는 복수의 핀들이 각각 마련된 복수의 제2 접속 PCB들을 포함한다.

    시스템-온-칩 및 이를 포함하는 전자 장치

    公开(公告)号:KR102237574B1

    公开(公告)日:2021-04-07

    申请号:KR1020150060403

    申请日:2015-04-29

    Abstract: 시스템-온-칩은파워스위치, 로직블록, 메모리장치, 및버퍼를포함한다. 파워스위치는제1 전원라인과가상전원라인사이에연결되고, 스위치제어신호에응답하여개폐된다. 로직블록은가상전원라인과접지라인사이에연결된다. 메모리장치는제2 전원라인과접지라인사이에연결된다. 버퍼는제2 전원라인과접지라인사이에연결되고, 슬립신호에기초하여스위치제어신호를생성한다.

    전력 제어 회로, 이를 포함하는 반도체 장치 및 상기 전력 제어 회로의 동작방법
    5.
    发明公开
    전력 제어 회로, 이를 포함하는 반도체 장치 및 상기 전력 제어 회로의 동작방법 无效
    功率控制电路,包括其的半导体器件以及功率控制电路的驱动方法

    公开(公告)号:KR1020130030096A

    公开(公告)日:2013-03-26

    申请号:KR1020110093638

    申请日:2011-09-16

    CPC classification number: H03K19/0016 H03K19/00361 Y10T307/461 Y10T307/951

    Abstract: PURPOSE: A power control circuit, a semiconductor device including the same, and an operating method thereof are provided to reduce noises by controlling a switching time difference of a power gating cell. CONSTITUTION: A plurality of first power gating cells(210) receive a mode conversion signal in parallel. At least one second power gating cell(220) is connected to one of the first power gating cells. A plurality of third power gating cells(230) are serially connected to a second power gating cell. A plurality of fourth power gating cells(240) are connected to the final third power gating cell in parallel. The mode conversion signal is transmitted to the fourth power gating cells via the first to third power gating cells. The first to fourth power gating cells switch power supply in response to the mode conversion signal.

    Abstract translation: 目的:提供功率控制电路,包括该功率控制电路的半导体器件及其操作方法,以通过控制电源门控单元的切换时间差来减少噪声。 构成:多个第一电源门控单元(210)并行接收模式转换信号。 至少一个第二电源门控单元(220)连接到第一电源门控单元中的一个。 多个第三电源门控单元(230)串联连接到第二电源门控单元。 多个第四电源门控单元(240)并联连接到最终的第三电源门控单元。 模式转换信号经由第一至第三电源门控单元传输到第四电源门控单元。 第一至第四电源门控单元根据模式转换信号切换电源。

    시스템-온-칩 및 이를 포함하는 전자 장치
    8.
    发明公开
    시스템-온-칩 및 이를 포함하는 전자 장치 审中-实审
    - 具有相同功能的片上系统和电子设备

    公开(公告)号:KR1020160128678A

    公开(公告)日:2016-11-08

    申请号:KR1020150060403

    申请日:2015-04-29

    CPC classification number: G11C11/417 G11C5/14 G11C5/148 G11C7/1006

    Abstract: 시스템-온-칩은파워스위치, 로직블록, 메모리장치, 및버퍼를포함한다. 파워스위치는제1 전원라인과가상전원라인사이에연결되고, 스위치제어신호에응답하여개폐된다. 로직블록은가상전원라인과접지라인사이에연결된다. 메모리장치는제2 전원라인과접지라인사이에연결된다. 버퍼는제2 전원라인과접지라인사이에연결되고, 슬립신호에기초하여스위치제어신호를생성한다.

    Abstract translation: 提供了片上系统和包括片上系统的电子设备。 片上系统包括电源开关,逻辑块,存储器件和缓冲器。 电源开关耦合在第一电源线和虚拟电源线之间,并且响应于开关控制信号而导通。 逻辑块耦合在虚拟电源线和地线之间。 存储器件耦合在第二电源线和接地线之间。 缓冲器耦合在第二电源线和接地线之间,并且基于睡眠信号产生开关控制信号。

    파워 게이팅 회로 및 집적 회로
    9.
    发明公开
    파워 게이팅 회로 및 집적 회로 审中-实审
    电力馈电电路和集成电路

    公开(公告)号:KR1020150112148A

    公开(公告)日:2015-10-07

    申请号:KR1020140035652

    申请日:2014-03-27

    Inventor: 전재한

    CPC classification number: H03K17/165 G05F1/465 H03K17/6871

    Abstract: 가상전원라인에연결된회로블록을포함하는집적회로의파워게이팅회로는, 제1 전원라인과가상전원라인사이에연결되고, 제1 전원라인에연결된바디를가지는제1 트랜지스터, 및제2 전원라인에연결된소스및 제1 전원라인에연결된바디를가지는제2 트랜지스터를포함하고, 제어신호를버퍼링하여제1 트랜지스터에버퍼링된제어신호를인가하는버퍼를포함한다. 이에따라, 작은사이즈의파워게이팅회로를이용하여집적회로의누설전류가감소될수 있다.

    Abstract translation: 包括连接到虚拟电源线的电路块的集成电路的电源门控电路包括:第一晶体管,其连接在第一电力线和虚拟电力线之间,并且具有连接到第一电力线的主体,以及 缓冲器,包括具有连接到第二电力线的源极和连接到第一电力线的主体的第二晶体管,以及缓冲控制信号以将缓冲的控制信号施加到第一晶体管。 因此,可以通过使用小尺寸的电源门控电路来减小集成电路的漏电流。

    액티브 클럭 쉴딩 구조의 회로 및 이를 포함하는 반도체집적 회로
    10.
    发明授权
    액티브 클럭 쉴딩 구조의 회로 및 이를 포함하는 반도체집적 회로 有权
    具有有源时钟屏蔽结构的电路,以及包括其的半导体集成电路

    公开(公告)号:KR101477512B1

    公开(公告)日:2014-12-31

    申请号:KR1020080025055

    申请日:2008-03-18

    CPC classification number: H04B15/02 H04B2215/064

    Abstract: 액티브클럭쉴딩구조의회로는클럭신호를수신하여논리연산을수행하는논리회로, 파워게이팅신호에응답하여논리회로를액티브모드또는슬립모드로전환하는파워게이팅회로, 클럭신호를전송하는클럭신호전송라인, 및파워게이팅신호를전송하고클럭신호전송라인의쉴딩라인쌍으로동작하는적어도하나이상의파워게이팅신호전송라인들을포함한다. 따라서, 액티브클럭쉴딩구조의회로는내부에클럭신호전송라인의쉴딩라인쌍을별도로구비하지않아도신호라인들간의노이즈커플링을방지할수 있다.

Patent Agency Ranking