전자 장치, 서버 및 그 제어 방법
    1.
    发明申请

    公开(公告)号:WO2019139420A1

    公开(公告)日:2019-07-18

    申请号:PCT/KR2019/000490

    申请日:2019-01-11

    CPC classification number: G06F21/32 H04L9/08

    Abstract: 전자 장치를 개시한다. 본 장치는 태그 정보가 저장된 저장부, 통신부, 센서에 의해 센싱된 생체 데이터로부터 생체 코드열을 획득하고, 생체 코드열 및 태그 정보가 암호화된 제1 암호문, 제1 마스킹 코드 및 제1 마스킹 코드가 암호화된 제1 마스킹 암호 코드를 통신부를 통해 서버로 전송하며, 서버로부터 수신된 제2 암호문에 포함된 태그 정보가 저장된 태그 정보에 기초하여 획득된 값으로 식별되면, 제2 암호문을 복호화하여 제2 암호문에서 디스턴스 값 및 제2 마스킹 코드를 더한 값을 획득하고, 획득된 값을 통신부를 통해 서버로 전송하는 프로세서를 포함할 수 있으며, 디스턴스 값은, 생체 코드열 및 서버에 기저장된 생체 코드열 간의 디스턴스 값을 포함하며, 제2 마스킹 코드는, 서버가 제1 마스킹 코드에 기초하여 획득한 코드를 포함하도록 구현될 수 있다.

    스위칭 소자의 글리치 감소 장치 및 방법
    5.
    发明公开
    스위칭 소자의 글리치 감소 장치 및 방법 有权
    用于在开关装置中减少玻璃的装置和方法

    公开(公告)号:KR1020070088206A

    公开(公告)日:2007-08-29

    申请号:KR1020060018521

    申请日:2006-02-25

    Inventor: 정진혁

    CPC classification number: H03K17/165 H03K17/687

    Abstract: An apparatus and a method for reducing a glitch in a switching device are provided to improve a DNL(Differential NonLinearity) characteristic and to reduce the glitch generated from an output of the switching device composed of segments. An apparatus for reducing a glitch in a switching device includes a latch(100), at least two switching element segment units(120), a glitch detection unit(130), and a voltage current converter unit(140). The latch(100) latches a digital input signal. Two switching element segment units(120) switch the digital signal outputted from the latch(100). The glitch detection unit(130) detects the glitch generated to an output of the switching element segment units(120). The voltage current converter(140) drives a latch control signal which controls overlapping of the latch output signal to reduce the size of the glitch detected in the glitch detection unit(130).

    Abstract translation: 提供了一种用于减小开关装置中的毛刺的装置和方法,以改善DNL(差分非线性)特性并减少由段构成的开关装置的输出产生的毛刺。 一种用于减少开关装置中的毛刺的装置,包括闩锁(100),至少两个开关元件段单元(120),毛刺检测单元(130)和电压电流转换器单元(140)。 锁存器(100)锁存数字输入信号。 两个开关元件段单元(120)切换从锁存器(100)输出的数字信号。 毛刺检测单元(130)检测对切换元件段单元(120)的输出产生的毛刺。 电压电流转换器(140)驱动锁存控制信号,其控制锁存器输出信号的重叠以减小在毛刺检测单元(130)中检测到的毛刺的尺寸。

    LDO 레귤레이터 및 이를 구비하는 반도체 장치
    6.
    发明公开
    LDO 레귤레이터 및 이를 구비하는 반도체 장치 有权
    LDO调节器和具有相同功能的半导体器件

    公开(公告)号:KR1020100111446A

    公开(公告)日:2010-10-15

    申请号:KR1020090029881

    申请日:2009-04-07

    Inventor: 김광호 정진혁

    CPC classification number: G05F1/56 G06F1/26

    Abstract: PURPOSE: An LDO regulator and a semiconductor device having the same are provided to prevent the malfunction and loss of a load by preventing the current of an overshooting voltage and an inrush current. CONSTITUTION: An output node(OUTN) is connected to a load(200). A pass transistor(PASSTr) applies power supply voltage to the output node. A controller delays a regulator enable signal. The controller generates a load enable signal. The controller increases the gate voltage of the pass transistor. The controller reduces the current formed by the turn-on of the pass transistor.

    Abstract translation: 目的:提供一种LDO调节器和具有该LDO调节器的半导体器件,以通过防止过冲电压和浪涌电流的电流来防止负载的故障和损失。 构成:输出节点(OUTN)连接到负载(200)。 传输晶体管(PASSTr)向输出节点施加电源电压。 控制器延迟稳压器使能信号。 控制器产生一个负载使能信号。 控制器增加了通过晶体管的栅极电压。 该控制器减少由通过晶体管的导通形成的电流。

    웨어러블 장치 및 그 제어 방법
    7.
    发明公开
    웨어러블 장치 및 그 제어 방법 审中-实审
    可穿戴设备及其控制方法

    公开(公告)号:KR1020170054861A

    公开(公告)日:2017-05-18

    申请号:KR1020150157528

    申请日:2015-11-10

    Abstract: 웨어러블장치및 그제어방법이개시된다. 본발명에따른웨어러블장치는시간정보를디스플레이하는디스플레이부, 영상을촬영하는촬영부, 사용자의모션을감지하는센서부및 센서부를통해감지된센싱값에기초하여사용자모션을분석하고, 사용자모션이영상촬영조건을만족하면, 영상촬영을수행하도록촬영부를제어하는프로세서를포함한다. 이에따라, 사용자는웨어러블장치를이용하여쉽고편리하게영상촬영을수행할수 있다.

    Abstract translation: 公开了一种可穿戴设备及其控制方法。 根据本发明的可佩戴装置基于由显示单元所感测的感测值,记录单元,用于记录的图像,传感器单元,用于感测用户的运动以及用于显示时间信息和分析用户的运动的传感器,用户运动 并且如果满足图像拍摄条件,则控制拍摄部分执行拍摄。 因此,用户可以使用可穿戴设备容易且方便地执行图像拍摄。

    LDO 레귤레이터 및 이를 구비하는 반도체 장치
    8.
    发明授权
    LDO 레귤레이터 및 이를 구비하는 반도체 장치 有权
    LDO调节器和具有相同功能的半导体器件

    公开(公告)号:KR101620345B1

    公开(公告)日:2016-05-12

    申请号:KR1020090029881

    申请日:2009-04-07

    Inventor: 김광호 정진혁

    CPC classification number: G05F1/56 G06F1/26

    Abstract: LDO 레귤레이터및 이를구비하는반도체장치가개시된다. 본발명의실시예에따른 LDO 레귤레이터는, 전원전압을레귤레이팅하여부하에인가하는 LDO 레귤레이터(Low Drop Out regulator)로,상기부하와연결되는출력노드; 상기전원전압을상기출력노드로인가하는패스트랜지스터; 및레귤레이터인에이블신호를제 1 지연시간만큼지연시켜상기부하를활성화하는부하인에이블신호를생성하고, 상기레귤레이터인에이블신호가수신된후 상기제 1 지연시간동안상기패스트랜지스터의게이트전압을상승시켜상기패스트랜지스터의턴-온에의하여형성되는전류를감소시키는제어부를구비한다.

    스위칭 소자의 글리치 감소 장치 및 방법
    9.
    发明授权
    스위칭 소자의 글리치 감소 장치 및 방법 有权
    用于减少开关装置中的毛刺的装置和方法

    公开(公告)号:KR100761838B1

    公开(公告)日:2007-09-28

    申请号:KR1020060018521

    申请日:2006-02-25

    Inventor: 정진혁

    CPC classification number: H03K17/165 H03K17/687

    Abstract: 스위칭소자의 글리치 감소 장치 및 방법가 개시된다. 그 스위칭소자의 글리치 감소 장치는 디지털 입력신호를 래치하는 래치; 그 래치로부터 출력되는 디지털 신호를 스위칭하는 적어도 두 개의 스위칭소자 세그먼트부; 그 스위칭소자 세그먼트부의 출력에 발생되는 글리치를 검출하는 글리치검출부; 및 그 글리치검출부에서 검출된 글리치 크기를 줄이도록 상기 래치 출력신호의 오버래핑을 제어하는 래치제어신호를 구동하는 전압전류변환부를 포함함을 특징으로 한다.
    본 발명에 의하면, 세그먼트로 된 스위칭소자의 출력에서 발생하는 글리치를 줄일 수 있으며, DNL특성을 향상시킬 수 있다.

    반도체 장치 및 그것의 바디 바이어스 방법
    10.
    发明公开
    반도체 장치 및 그것의 바디 바이어스 방법 审中-实审
    半导体器件及其偏心方法

    公开(公告)号:KR1020140074668A

    公开(公告)日:2014-06-18

    申请号:KR1020120142892

    申请日:2012-12-10

    CPC classification number: G05F3/02 G05F3/205

    Abstract: A semiconductor device according to the present invention comprises: a function block including multiple transistors; a temperature detector which detects the driving temperature of the function block on a real-time basis; and a body bias generator which generates a body-bias voltage to adaptively adjust the leakage current of the transistors based on the driving temperature detected by the temperature detector.

    Abstract translation: 根据本发明的半导体器件包括:包括多个晶体管的功能块; 温度检测器,其实时检测功能块的驱动温度; 以及体偏置发生器,其基于由温度检测器检测到的驱动温度,生成体偏置电压以自适应地调整晶体管的漏电流。

Patent Agency Ranking