-
公开(公告)号:KR100924012B1
公开(公告)日:2009-10-28
申请号:KR1020080015539
申请日:2008-02-20
Applicant: 서울대학교산학협력단
IPC: H04L12/28
Abstract: 본 발명은 캐스캐이드 버스 매트릭스를 갖는 통신 구조 합성 방법 및 그 시스템에 관한 것으로, 구체적으로 통신을 수행하는 각각의 송신단과 수신단의 연결조건, 상기 각 송신단 및 상기 각 수신단의 성능조건을 입력받는 입력부; 상기 연결조건 중 둘 이상의 연결조건을 포함하는 복수의 그룹을 생성하는 그룹생성부; 상기 생성된 복수의 그룹별로 중간노드를 생성하고, 상기 생성된 중간노드가 상기 연결조건을 만족시키도록 상기 중간노드의 위치 및 종류를 결정하는 통신구조결정부; 및 상기 통신구조결정부에서 생성된 중간노드에 의해 결정되는 통신 구조에 대한 성능평가를 수행하는 성능평가부;를 포함하고, 상기 그룹생성부는 상기 성능평가부에 의한 성능평가 결과 상기 통신구조결정부에서 결정된 통신 구조가 최적의 값이 아니라고 판단되는 경우, 상기 생성된 그룹을 소정의 변형 방법에 따라 변형하여 새로이 생성하는 것을 특징으로 하는 캐스캐이드 버스 매트릭스를 갖는 통신구조합성시스템 및 그에 의해 수행되는 통신구조합성방법에 관한 것이다.
본 발명에 따르면, 복수의 마스터, 슬레이브 간의 통신에 적합한 최적의 통신구조를 생성할 수 있는 장점이 있다.
통신구조합성Abstract translation: 提供了一种用于合成具有级联总线矩阵的通信架构的方法和系统,以产生适于多个主机和从机之间的通信的最佳通信架构。 输入单元(210)接收发送端与进行通信的接收端之间的连接状况,以及各发送端和各接收端的性能状况。 组生成单元(220)生成包括两个以上的连接条件的多个组。 通信结构确定单元(230)通过多个组生成中间节点,并确定中间节点的位置和类型,使得它们满足连接条件。 性能评估单元(240)对由中间节点确定的通信架构执行性能评估。
-
公开(公告)号:KR101039782B1
公开(公告)日:2011-06-09
申请号:KR1020090115191
申请日:2009-11-26
Applicant: 서울대학교산학협력단 , 한양대학교 산학협력단
IPC: G06F12/08 , G06F15/163 , H04L29/02
CPC classification number: G06F13/1642 , G06F2213/0038
Abstract: PURPOSE: A network-on-chip system including an active memory processor is provided to improve performance of a parallel application and has a surface overhead which is smooth in a network interface of a memory tile. CONSTITUTION: An PE(Processing Element)(110) requests an active memory operation with the sharing memory for reducing an access latency of a shared memory(130). An active memory processor(122) is connected through the PEs and a network and stores a code for processing a custom transaction according to the request of the active memory operation. The active memory processor performs calculation about an address or a data saved in shared cache memory or a shared memory based on code and transmits an operation result with PEs.
Abstract translation: 目的:提供一种包括有源存储器处理器的片上系统,以提高并行应用的性能,并具有在存储器磁盘的网络接口中平滑的表面开销。 构成:PE(处理元件)(110)用共享存储器请求有效的存储器操作以减少共享存储器(130)的访问等待时间。 活动存储器处理器(122)通过PE和网络连接,并且根据活动存储器操作的请求存储用于处理自定义事务的代码。 活动存储器处理器基于代码执行关于保存在共享高速缓冲存储器或共享存储器中的地址或数据的计算,并且用PE发送操作结果。
-
公开(公告)号:KR1020110058410A
公开(公告)日:2011-06-01
申请号:KR1020090115191
申请日:2009-11-26
Applicant: 서울대학교산학협력단 , 한양대학교 산학협력단
IPC: G06F12/08 , G06F15/163 , H04L29/02
CPC classification number: G06F13/1642 , G06F2213/0038
Abstract: 본 발명은 네트워크-온-칩에 관한 것으로, 메모리 주변에 위치하고 능동 메모리 연산을 실행하는 능동 메모리 프로세서라고 불리는 프로세서를 구현함으로써, 온-칩 네트워크에서 다수의 메모리 액세스 트랜잭션 및 관련 로컬 프로세싱 엘리먼트 계산을 더 적은 수의 하이-레벨 트랜잭션 및 메모리-근접 계산으로 대체할 수 있는 효과가 있다.
-
公开(公告)号:KR101262352B1
公开(公告)日:2013-05-08
申请号:KR1020120016980
申请日:2012-02-20
Applicant: 서울대학교산학협력단
IPC: G06T7/00
CPC classification number: G06K9/00744 , G06K9/4671 , G06T5/10 , G06T2207/20021
Abstract: PURPOSE: An analysis method for video stream data using evolutionary particle filtering is provided to analyze multi-modal video stream in real time, by extracting dependency relation of video stream. CONSTITUTION: A video stream analysis system generates a particle set showing dominant feature for the video stream data and divides video stream data into segment sets(S1110, S1120). The system performs evolutionary particles filtering the segment set(S1130). The system converts the filtered particle set into a transition probability matrix, by estimating sequence-dependent structure for the filtered particle set(S1140). [Reference numerals] (AA) Start; (BB) End; (S1110) Generate a particle set for video stream data; (S1120) Divide the video stream data to segments using the particle set; (S1130) Perform evolutionary particle filtering for the segment set; (S1140) Convert into a transition probability matrix by estimating a sequence-dependent structure
Abstract translation: 目的:提出使用进化粒子滤波的视频流数据分析方法,通过提取视频流的依赖关系实时分析多模态视频流。 构成:视频流分析系统生成显示视频流数据的主要特征的粒子集,并将视频流数据分割成段集(S1110,S1120)。 该系统执行进化粒子过滤段集(S1130)。 系统通过估算滤波后的粒子集合的序列依赖结构将过滤的粒子集转换为转移概率矩阵(S1140)。 (附图标记)(AA)开始; (BB)结束; (S1110)生成视频流数据的粒子集; (S1120)使用粒子集将视频流数据划分为段; (S1130)对段集执行进化粒子滤波; (S1140)通过估计序列依赖结构转换成转移概率矩阵
-
公开(公告)号:KR1020080077589A
公开(公告)日:2008-08-25
申请号:KR1020080015539
申请日:2008-02-20
Applicant: 서울대학교산학협력단
IPC: H04L12/28
CPC classification number: H04L12/40006
Abstract: A method and a system for synthesizing a communication architecture having a cascade bus matrix are provided to generate optimum communication architecture suitable for communication between a plurality of masters and slaves. An input unit(210) receives connection conditions between a transmission end and a reception end that perform communication, and performance conditions of each transmission end and each reception end. A group generating unit(220) generates a plurality of groups including two or more of the connection conditions. A communication architecture determining unit(230) generates intermediate nodes by the plurality of groups and determines locations and types of the intermediate nodes such that they satisfy the connection conditions. A performance evaluating unit(240) performs performance evaluation on the communication architecture determined by the intermediate nodes.
Abstract translation: 提供了一种用于合成具有级联总线矩阵的通信架构的方法和系统,以产生适于多个主机和从机之间的通信的最佳通信架构。 输入单元(210)接收发送端与进行通信的接收端之间的连接状况,以及各发送端和各接收端的性能状况。 组生成单元(220)生成包括两个以上的连接条件的多个组。 通信结构确定单元(230)通过多个组生成中间节点,并确定中间节点的位置和类型,使得它们满足连接条件。 性能评估单元(240)对由中间节点确定的通信架构执行性能评估。
-
-
-
-